RU99122341A - CIRCUIT UNDERGROUND DIAGRAM - Google Patents

CIRCUIT UNDERGROUND DIAGRAM

Info

Publication number
RU99122341A
RU99122341A RU99122341/09A RU99122341A RU99122341A RU 99122341 A RU99122341 A RU 99122341A RU 99122341/09 A RU99122341/09 A RU 99122341/09A RU 99122341 A RU99122341 A RU 99122341A RU 99122341 A RU99122341 A RU 99122341A
Authority
RU
Russia
Prior art keywords
circuit
signal
circuits
signals
generating
Prior art date
Application number
RU99122341/09A
Other languages
Russian (ru)
Other versions
RU2184425C2 (en
Inventor
Сусуму СУЗУКИ
Масанори КУРИТА
Original Assignee
Фудзитсу Дженерал Лимитед
Filing date
Publication date
Application filed by Фудзитсу Дженерал Лимитед filed Critical Фудзитсу Дженерал Лимитед
Priority to RU99122341A priority Critical patent/RU2184425C2/en
Priority claimed from RU99122341A external-priority patent/RU2184425C2/en
Publication of RU99122341A publication Critical patent/RU99122341A/en
Application granted granted Critical
Publication of RU2184425C2 publication Critical patent/RU2184425C2/en

Links

Claims (7)

1. Схема подчеркивания контуров, отличающаяся тем, что содержит схему аналого-цифрового преобразования (АЦП), предназначенную для преобразования аналоговых цветовых видеосигналов в цифровые цветовые видеосигналы, схему обработки сигналов, предназначенную для выполнения обработки сигналов, такой как преобразование числа элементов изображения, гамма-коррекция и т.п., схему формирования сигнала Y, предназначенную для формирования сигнала Y из выходного сигнала упомянутой схемы обработки сигнала, схему выделения контуров, предназначенную для выделения составляющей контуров из сигнала Y, сформированного упомянутой схемой формирования сигнала Y, и сумматор контуров для формирования цифровых цветовых видеосигналов с подчеркнутыми контурами посредством сложения составляющей контуров, выделенной схемой выделения контуров, с выходным сигналом упомянутой схемы обработки сигналов в устройстве воспроизведения изображения.1. The underline circuit, characterized in that it contains a circuit for analog-to-digital conversion (ADC), designed to convert analog color video signals to digital color video signals, a signal processing circuit designed to perform signal processing, such as converting the number of image elements, gamma correction, etc., a signal conditioning circuit Y for generating a signal Y from an output signal of said signal processing circuit, a circuit for isolating for extracting the component of the loops from the signal Y generated by the aforementioned signal generating circuit Y, and an adder of loops for generating digital color video signals with underlined loops by adding the component of the loops highlighted by the loop extracting circuit with the output signal of said signal processing circuit in the image reproducing device. 2. Схема подчеркивания контуров, отличающаяся тем, что содержит схему аналого-цифрового преобразования (АЦП), предназначенную для преобразования аналоговых цветовых видеосигналов в цифровые цветовые видеосигналы, схему преобразования числа элементов изображения, предназначенную для выполнения преобразования числа элементов изображения на выходном сигнале схемы АЦП, схему гамма-коррекции, предназначенную для выполнения гамма-коррекции на выходном сигнале схемы преобразования числа элементов изображения, схему формирования сигнала Y, предназначенную для формирования сигнала Y из выходного сигнала схемы АЦП, схему выделения контуров, предназначенную для выделения составляющей контуров из сигнала Y, сформированного схемой формирования сигнала Y, и сумматор контуров, предназначенный для формирования цифровых цветовых видеосигналов с подчеркнутыми контурами посредством добавления составляющей контуров, выделенной схемой выделения контуров, к выходному сигналу схемы обработки сигналов. 2. The underline circuit, characterized in that it contains a circuit for analog-to-digital conversion (ADC), designed to convert analog color video signals to digital color video signals, a circuit for converting the number of image elements, designed to perform the conversion of the number of image elements on the output signal of the ADC circuit, a gamma correction circuit designed to perform gamma correction on an output signal of a circuit for converting the number of image elements, a signal generating circuit Y for generating a signal Y from an output signal of an ADC circuit, a circuit for isolating a circuit component from a signal Y generated by a circuit for generating a signal Y, and a circuit adder for generating digital color video signals with underlined circuits by adding a circuit component highlighted the circuit allocation circuit, to the output signal of the signal processing circuit. 3. Схема подчеркивания контуров, отличающаяся тем, что содержит схему аналого-цифрового преобразования (АЦП), предназначенную для преобразования аналоговых цветовых видеосигналов в цифровые цветовые видеосигналы, схему преобразования числа элементов изображения, предназначенную для выполнения преобразования числа элементов изображения на выходном сигнале схемы АЦП, схему гамма-коррекции, предназначенную для выполнения гамма-коррекции на выходном сигнале схемы преобразования числа элементов изображения, схему формирования сигнала Y, предназначенную для формирования сигнала Y из выходного сигнала схемы АЦП, схему выделения контуров, предназначенную для выделения составляющей контуров из сигнала Y, сформированного схемой формирования сигнала Y, и сумматор контуров, предназначенный для формирования цифровых цветовых видеосигналов с подчеркнутыми контурами посредством добавления составляющей контуров, выделенной схемой выделения контуров, к выходному сигналу схемы обработки сигналов в устройстве воспроизведения изображений. 3. The underline circuit, characterized in that it contains a circuit for analog-to-digital conversion (ADC), designed to convert analog color video signals to digital color video signals, a circuit for converting the number of image elements, designed to convert the number of image elements on the output signal of the ADC circuit, a gamma correction circuit designed to perform gamma correction on an output signal of a circuit for converting the number of image elements, a signal generating circuit Y for generating a signal Y from an output signal of an ADC circuit, a circuit for isolating a circuit component from a signal Y generated by a circuit for generating a signal Y, and a circuit adder for generating digital color video signals with underlined circuits by adding a circuit component highlighted the circuit allocation circuit, to the output signal of the signal processing circuit in the image reproducing device. 4. Схема подчеркивания контуров по пп.1, 2 или 3, отличающаяся тем, что содержит схему выделения вертикальных контуров, предназначенную для выделения составляющих вертикальных контуров на основании сигналов Y, сформированных схемой формирования сигнала Y, состоящей из первой и второй памяти строк, предназначенных для последовательной задержки на одну строку, и сигнала Y, сформированного схемой формирования сигнала Y, и соответственно задержанных сигналов Y из первой и второй памяти строк, схему установки частоты подчеркивания контуров, предназначенную для формирования двух видов задержанных сигналов Y для установки частоты подчеркивания контуров на основании сигналов Y, задержанных первой памятью строк, причем, по меньшей мере, четыре элемента задержки на 1 точку растра соединены последовательно, схема установки частоты подчеркивания контуров выполнена с возможностью формирования двух видов задержанных сигналов Y для установки частоты подчеркивания контуров, состоящих из сигнала Y, задержанного на n точек растра, из первого элемента задержки на 1 точку растра и сигнала Y, задержанного на 2n точек растра, из второго элемента задержки на 1 точку растра, схему выделения горизонтальных контуров, предназначенную для выделения составляющей горизонтальных контуров на основании сигнала Y, сформированного первой памятью строк, и двух видов сигналов Y, сформированных схемой установки частоты подчеркивания контуров, и схему синтеза контуров для синтеза составляющих контуров, сформированных, соответственно, схемой выделения вертикальных контуров и схемой выделения горизонтальных контуров. 4. The underline circuit according to claims 1, 2 or 3, characterized in that it contains a vertical contour extraction circuit designed to isolate the components of the vertical contours based on the Y signals generated by the Y signal generation circuit consisting of the first and second memory lines for sequential delay by one line, and the signal Y, formed by the circuit for generating the signal Y, and accordingly the delayed signals Y from the first and second memory lines, the circuit for setting the frequency of underlining the contours, designated for generating two types of delayed signals Y for setting the frequency of underlining the contours based on the signals Y, delayed by the first line memory, at least four delay elements per 1 raster point are connected in series, the circuit for setting the frequency of underlining circuits is made with the possibility of forming two types delayed Y signals to set the frequency of underlining circuits consisting of a signal Y, delayed by n raster points, from the first delay element to 1 raster point and signal Y, for a second raster dots on 2n points, from the second delay element per 1 raster point, a horizontal contour extraction circuit designed to extract a horizontal contour component based on a signal Y formed by the first line memory and two types of Y signals formed by a circuit for setting the frequency of underlining the contours, and a circuit synthesis circuit for synthesizing component circuits formed, respectively, by a circuit for selecting vertical circuits and a circuit for selecting horizontal circuits. 5. Схема подчеркивания контуров по п.4, отличающаяся тем, что соединенные последовательно четыре элемента задержки на одну точку растра выполнены с возможностью выдачи сигнала Y, задержанного на 2 точки растра, с выхода второго элемента задержки на 1 точку растра, и сигнала Y, задержанного на 4 точки растра, с выхода четвертого элемента задержки на 1 точку растра. 5. The underline circuit according to claim 4, characterized in that the four delay elements connected in series to one raster point are configured to output a signal Y delayed by 2 raster points from the output of the second delay element to 1 raster point, and a signal Y, delayed by 4 raster points, from the output of the fourth delay element to 1 raster point. 6. Схема подчеркивания контуров по пп.1 - 4 или 5, отличающаяся тем, что содержит блок кольцевого сердечника для подавления во введенной выделенной составляющей контуров и сигнале, подавляющем составляющие контуров тех составляющих контуров, которые ниже определенного уровня. 6. The circuit for underlining the circuits according to claims 1 to 4 or 5, characterized in that it contains a ring core block for suppressing the circuits and the signal suppressing the circuit components that are below a certain level in the inputted selected component. 7. Схема подчеркивания контуров по пп.1 - 5 или 6, отличающаяся тем, что содержит регулятор усиления составляющей контуров, предназначенный для регулировки размера составляющих контуров, выделенных схемой выделения контуров, между схемой выделения контуров и сумматором контуров, и схему умножения на коэффициент для умножения сигнала на выходе регулятора усиления составляющих контуров на коэффициенты Kr, Kg и Kb меньше 1, на которые умножались сигналы R, G, В в схеме формирования сигнала Y, при этом схема АЦП преобразует аналоговые сигналы R, G, В в цифровые сигналы, а схема формирования сигнала Y формирует сигналы Y посредством сложения значений, полученных при умножении цифровых сигналов R, G, В на коэффициенты Kr, Kg и Kb, соответственно. 7. The circuit for underlining the circuits according to claims 1 to 5 or 6, characterized in that it contains a gain regulator for the component circuits, designed to adjust the size of the component circuits selected by the circuit allocation circuit between the circuit allocation circuit and the adder circuits, and a multiplier by a coefficient for multiplying the signal at the output of the gain control of the component circuits by the coefficients Kr, Kg and Kb less than 1, by which the signals R, G, B were multiplied in the signal generation circuit Y, while the ADC circuit converts the analog signals R, G, B to c digital signals, and the signal conditioning circuit Y generates Y signals by adding the values obtained by multiplying the digital signals R, G, B by the coefficients Kr, Kg and Kb, respectively.
RU99122341A 1997-03-25 1997-03-25 Edge sharpening circuit RU2184425C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU99122341A RU2184425C2 (en) 1997-03-25 1997-03-25 Edge sharpening circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU99122341A RU2184425C2 (en) 1997-03-25 1997-03-25 Edge sharpening circuit

Publications (2)

Publication Number Publication Date
RU99122341A true RU99122341A (en) 2001-08-27
RU2184425C2 RU2184425C2 (en) 2002-06-27

Family

ID=20226167

Family Applications (1)

Application Number Title Priority Date Filing Date
RU99122341A RU2184425C2 (en) 1997-03-25 1997-03-25 Edge sharpening circuit

Country Status (1)

Country Link
RU (1) RU2184425C2 (en)

Similar Documents

Publication Publication Date Title
KR0145307B1 (en) A ghost cancelling circuit
US5940138A (en) Analog signal process with dither pattern
KR840006741A (en) Analog-to-digital converters for television receivers
EP0653839A4 (en) Rate converter and imaging apparatus.
KR840001422A (en) Digital color tv signal demodulator
JPS54118724A (en) S/n improvement device for television video signal
JPS54104230A (en) Processing circuit for vertical synchronizing signal
RU99122341A (en) CIRCUIT UNDERGROUND DIAGRAM
JP2751447B2 (en) Noise reduction device
RU99122614A (en) CIRCUIT UNDERGROUND DIAGRAM
KR920000982B1 (en) Digital television system
RU99122344A (en) CIRCUIT UNDERGROUND DIAGRAM
EP0103355A2 (en) Analog to digital converting system for a video signal
JPS5569845A (en) Picture scanning conversion system
JPS56102180A (en) Picture signal encoding system
JPS60207189A (en) Image signal processor
JP2535241B2 (en) Ghost removal device
JPS55102966A (en) Half-tone reproduction circuit for facsimile or the like
JPS646612Y2 (en)
JPS5592083A (en) Outline compensation circuit
KR940002416B1 (en) Synchronizing signal inserting method and circuit
JP3788900B2 (en) Radar equipment
KR100209889B1 (en) A/d converter
TW324093B (en) Contour highlight circuit (2)
KR950007903B1 (en) Ghost canceller