Claims (2)
1. Коммутационное устройство, содержащее выносную нормально разомкнутую кнопку управления, цепь дозирования энергии питания, времязадающий элемент задержки, силовой оптотиристор, ограничительный восьмой резистор, первый ключевой биполярный транзистор n-p-n-типа, цепь подготовки включения и защиты, а также разделительный второй выпрямительный диод, при этом цепь дозирования энергии питания содержит биполярный транзистор p-n-p-типа, первый и второй резисторы, первый выпрямительный диод и зарядный конденсатор, причем первый вывод первого резистора и эмиттер биполярного транзистора p-n-p-типа подключены к положительному выводу источника питания, второй вывод первого резистора и первый вывод второго резистора подключены к базе биполярного транзистора p-n-p-типа, второй вывод второго резистора подключен к одному из выводов выносной нормально разомкнутой кнопки управления, другой вывод которой подключен к общей шине, анод первого выпрямительного диода подключен к коллектору биполярного транзистора p-n-p-типа, а катод первого выпрямительного диода - к первому выводу зарядного конденсатора, второй вывод которого подключен к общей шине; времязадающий элемент задержки содержит третий, четвертый, пятый, шестой и седьмой резисторы, однопереходный транзистор, первый полевой транзистор с управляющим p-n-переходом и каналом р-типа, первый времязадающий конденсатор, а также входную цепь (светодиод) первого оптотиристора, причем первые выводы третьего и четвертого резисторов соединены между собой и подключены между катодом первого выпрямительного диода и первым выводом зарядного конденсатора цепи дозирования энергии питания, второй вывод третьего резистора подключен к эмиттеру однопереходного транзистора и первому выводу первого времязадающего конденсатора, второй вывод которого подключен к общей шине, второй вывод четвертого резистора подключен ко второй базе однопереходного транзистора, первый вывод пятого резистора подключен к первой базе однопереходного транзистора, а его второй вывод - к истоку первого полевого транзистора с управляющим p-n-переходом и каналом р-типа, сток которого подключен к входной цепи (аноду светодиода) первого оптотиристора, выход которой (катод светодиода) подключен к общей шине, первый вывод шестого резистора подключен к коллектору биполярного транзистора p-n-p-типа цепи дозирования энергии питания, второй его вывод соединен с затвором первого полевого транзистора с управляющим p-n-переходом и каналом р-типа и первым выводом седьмого резистора, второй вывод которого подключен к общей шине; цепь подготовки включения и защиты содержит девятый, десятый, одиннадцатый и двенадцатый резисторы, второй времязадающий конденсатор, третий выпрямительный диод, второй полевой транзистор с управляющим p-n-переходом и каналом р-типа, входную и выходную цепи второго оптотиристора, а также выходную цепь первого оптотиристора, причем к первому выводу девятого резистора подключены первый вывод второго времязадающего конденсатора и катод третьего выпрямительного диода, ко второму выводу девятого резистора подключены затвор второго полевого транзистора с управляющим p-n-переходом и каналом р-типа и первый вывод десятого резистора, исток второго полевого транзистора с управляющим p-n-переходом и каналом р-типа подключен к истоку первого полевого транзистора с управляющим p-n-переходом и каналом р-типа и второму выводу пятого резистора, а сток второго полевого транзистора с управляющим p-n-переходом и каналом р-типа - ко входной цепи (аноду светодиода) второго оптотиристора, первый вывод одиннадцатого резистора подключен к управляющему напряжению, его второй вывод соединен с анодом третьего выпрямительного диода, с выходной цепью (анодом) первого оптотиристора и выходной цепью (анодом) второго оптотиристора, катод выходной цепи первого оптотиристора подключен к первому выводу двенадцатого резистора, при этом катод светодиода входной цепи второго оптотиристора, второй вывод десятого резистора, второй вывод второго времязадающего конденсатора, катод выходной цепи второго оптотиристора и второй вывод двенадцатого резистора подключены к общей шине; база первого ключевого биполярного транзистора n-p-n-типа подключена к катоду выходной цепи первого оптотиристора и первому выводу двенадцатого резистора, эмиттер первого ключевого биполярного транзистора n-p-n-типа соединен с общей шиной; кроме того, первый вывод ограничительного восьмого резистора подключен к шине питания, его второй вывод подключен к аноду светодиода входной цепи силового оптотиристора, выходная цепь которого подключена к нагрузке, отличающееся тем, что разделительный второй выпрямительный диод включен между стоком первого полевого транзистора с управляющим р-n-переходом и каналом р-типа и анодом входной цепи первого оптотиристора времязадающего элемента задержки, причем анод разделительного второго выпрямительного диода подключен к стоку первого полевого транзистора с управляющим р-n-переходом и каналом р-типа, дополнительно введены цепь включения и самоблокировки, содержащая первый аналоговый таймер, тринадцатый, четырнадцатый, пятнадцатый, шестнадцатый и семнадцатый резисторы, четвертый конденсатор, четвертый выпрямительный диод и второй ключевой биполярный транзистор n-p-n-типа, а также цепь включения клапана снижения расхода, содержащая второй аналоговый таймер, восемнадцатый, девятнадцатый, двадцатый, двадцать первый, двадцать второй и двадцать третий резисторы, шестой конденсатор, пятый выпрямительный диод, третий ключевой биполярный транзистор n-p-n-типа и четвертый оптотиристор, при этом первый вывод тринадцатого резистора подключен к коллектору первого ключевого биполярного транзистора n-р-n-типа, второй вывод тринадцатого резистора подключен к первому выводу четвертого конденсатора, первому выводу четырнадцатого резистора, а также к первому и второму инверсному аналоговым входам первого аналогового таймера, второй вывод четвертого конденсатора подключен к общей шине, второй вывод четырнадцатого резистора и инверсный цифровой вход первого аналогового таймера подключены к шине питания, первый вывод пятнадцатого резистора и первый вывод семнадцатого резистора подключены к низкоомному выходу первого аналогового таймера, второй вывод семнадцатого резистора подключен к аноду входной цепи (светодиода) первого оптотиристора времязадающего элемента задержки, второй вывод пятнадцатого резистора подключен к аноду четвертого выпрямительного диода, катод которого подключен к базе второго ключевого биполярного транзистора n-p-n-типа и к первому выводу шестнадцатого резистора, эмиттер второго ключевого биполярного транзистора n-p-n-типа и второй вывод шестнадцатого резистора подключены к общей шине, а коллектор второго ключевого биполярного транзистора n-p-n-типа подключен к нагрузке; кроме того, первый вывод восемнадцатого резистора подключен ко второму инверсному аналоговому входу второго аналогового таймера и аноду третьего выпрямительного диода цепи подготовки включения и защиты, первый вывод девятнадцатого резистора и инверсный цифровой вход второго аналогового таймера подключены к шине питания, второй вывод девятнадцатого резистора соединен с первым аналоговым входом второго аналогового таймера и первым выводом шестого конденсатора, второй вывод которого подключен к общей шине, низкоомный выход второго аналогового таймера подключен к первому выводу двадцать первого резистора, второй вывод которого соединен с анодом пятого выпрямительного диода и высокоомным выходом первого аналогового таймера цепи включения и самоблокировки, катод пятого выпрямительного диода соединен с первым выводом двадцать второго резистора и базой третьего ключевого биполярного транзистора n-р-n-типа, второй вывод двадцать второго резистора и эмиттер третьего ключевого биполярного транзистора n-р-n-типа подключены к общей шине, коллектор этого транзистора подключен ко второму выводу двадцать третьего резистора, первый вывод которого подключен к катоду светодиода входной цепи четвертого оптотиристора, анод светодиода входной цепи этого тиристора подключен к шине питания, а выходная цепь четвертого оптотиристора подключена к нагрузке, причем высокоомный выход второго аналогового таймера подключен к первому выводу двадцатого резистора, второй вывод которого подключен к первому аналоговому входу второго аналогового таймера, а выводы питания и общие выводы первого и второго аналоговых таймеров подключены соответственно к шине питания и к общей шине.1. A switching device containing a normally open remote control button, a power energy dosing circuit, a delay timing element, a power opto-thyristor, an eighth limiting resistor, an npn type first key bipolar transistor, an on-board preparation and protection circuit, and a second isolation rectifier diode this circuit dosing energy supply contains a pnp-type bipolar transistor, first and second resistors, a first rectifier diode and a charging capacitor, and the first output of the first the pnp-type bipolar transistor and emitter are connected to the positive terminal of the power source, the second resistor first terminal and the second resistor terminal are connected to the pnp-type bipolar transistor base, the second terminal of the second resistor is connected to one of the terminals of the remote normally open control button, the other terminal which is connected to a common bus, the anode of the first rectifier diode is connected to the collector of a pnp-type bipolar transistor, and the cathode of the first rectifier diode is connected to the first output of the charging cond nsatora, a second end connected to a common bus; the delay time setting element contains a third, fourth, fifth, sixth and seventh resistors, a single junction transistor, a first field effect transistor with a pn junction control and a p-type channel, a first time-lag capacitor, and an input circuit (LED) of the first opto-thyristor, and the first conclusions of the third and the fourth resistor are interconnected and connected between the cathode of the first rectifier diode and the first output of the charging capacitor of the power energy dosing circuit, the second output of the third resistor is connected to the emitter ru of a single-junction transistor and the first output of the first timing capacitor, the second output of which is connected to a common bus, the second output of the fourth resistor is connected to the second base of the single-junction transistor, the first output of the fifth resistor is connected to the first base of the single-junction transistor, and its second output to the source of the first field-effect transistor with a control pn junction and a p-type channel, the drain of which is connected to the input circuit (LED anode) of the first opto-thyristor, the output of which (LED cathode) is connected to a common bus , the first terminal of the sixth resistor is connected to the collector of a pnp-type bipolar transistor of the power metering circuit, its second terminal is connected to the gate of the first field-effect transistor with the pn-junction control and the p-channel and the first terminal of the seventh resistor, the second terminal of which is connected to the common bus ; the preparation and switching circuit contains the ninth, tenth, eleventh and twelfth resistors, a second time-setting capacitor, a third rectifier diode, a second field-effect transistor with a pn junction control and a p-type channel, the input and output circuits of the second opto-thyristor, and also the output circuit of the first opto-thyristor moreover, the first terminal of the second time-setting capacitor and the cathode of the third rectifier diode are connected to the first terminal of the ninth resistor, and the gate of the second field voltage is connected to the second terminal of the ninth resistor about the transistor with the control pn junction and the p-type channel and the first output of the tenth resistor, the source of the second field-effect transistor with the control pn junction and the p-type channel is connected to the source of the first field-effect transistor with the control pn junction and the p-type channel and the second the output of the fifth resistor, and the drain of the second field-effect transistor with the control pn junction and the p-type channel to the input circuit (LED anode) of the second opto-thyristor, the first output of the eleventh resistor is connected to the control voltage, its second output is connected to the anode m of the third rectifier diode, with the output circuit (anode) of the first opto-thyristor and the output circuit (anode) of the second opto-thyristor, the cathode of the output circuit of the first opto-thyristor is connected to the first output of the twelfth resistor, while the cathode of the input circuit LED of the second opto-thyristor, the second output of the tenth resistor, the second output the second timing capacitor, the cathode of the output circuit of the second optothyristor and the second terminal of the twelfth resistor are connected to a common bus; the base of the first n-p-n-type bipolar transistor is connected to the cathode of the output circuit of the first opto-thyristor and the first output of the twelfth resistor, the emitter of the first n-p-n-type bipolar transistor is connected to a common bus; in addition, the first output of the limiting eighth resistor is connected to the power bus, its second output is connected to the anode of the LED of the input circuit of the power opto-thyristor, the output circuit of which is connected to the load, characterized in that the isolation second rectifier diode is connected between the drain of the first field-effect transistor with the control p- the n-junction and the p-type channel and the anode of the input circuit of the first optothyristor of the time-delay element, and the anode of the separation of the second rectifier diode is connected to the drain of the first a transistor with a pn junction control and a p-type channel, an additional switching and self-locking circuit is introduced, containing the first analog timer, the thirteenth, fourteenth, fifteenth, sixteenth and seventeenth resistors, the fourth capacitor, the fourth rectifier diode, and the second npn key bipolar transistor -type, as well as a turn-on valve for a flow reduction valve, containing a second analog timer, eighteenth, nineteenth, twentieth, twenty-first, twenty-second and twenty-third resistors, sixth cond nsator, fifth rectifier diode, third npn type key bipolar transistor and fourth opto-thyristor, with the first terminal of the thirteenth resistor connected to the collector of the first n-p-n-type bipolar transistor, the second terminal of the thirteenth resistor connected to the first terminal of the fourth capacitor, the first the output of the fourteenth resistor, as well as the first and second inverse analog inputs of the first analog timer, the second output of the fourth capacitor is connected to a common bus, the second output of the fourteenth cut the torus and the inverse digital input of the first analog timer are connected to the power bus, the first pin of the fifteenth resistor and the first pin of the seventeenth resistor are connected to the low-impedance output of the first analog timer, the second pin of the seventeenth resistor is connected to the anode of the input circuit (LED) of the first opto-thyristor of the timing delay element, the second pin of the fifteenth resistor is connected to the anode of the fourth rectifier diode, the cathode of which is connected to the base of the second npn type key bipolar transistor and to the first the output terminal of the sixteenth resistor, the emitter of the second n-p-n-type bipolar transistor and the second terminal of the sixteenth resistor are connected to the common bus, and the collector of the second n-p-n-type bipolar transistor is connected to the load; in addition, the first output of the eighteenth resistor is connected to the second inverse analog input of the second analog timer and the anode of the third rectifier diode of the preparation circuit for inclusion and protection, the first output of the nineteenth resistor and the inverse digital input of the second analog timer are connected to the power bus, the second output of the nineteenth resistor is connected to the first the analog input of the second analog timer and the first output of the sixth capacitor, the second output of which is connected to a common bus, the low-impedance output of the second the analog timer is connected to the first terminal of the twenty-first resistor, the second terminal of which is connected to the anode of the fifth rectifier diode and the high-resistance output of the first analog timer of the switching and self-locking circuit, the cathode of the fifth rectifier diode is connected to the first terminal of the twenty second resistor and the base of the third key bipolar transistor np -n-type, the second terminal of the twenty-second resistor and the emitter of the third key bipolar transistor n-p-n-type are connected to a common bus, the collector of this transistor is connected connected to the second terminal of the twenty-third resistor, the first terminal of which is connected to the cathode of the LED of the input circuit of the fourth opto-thyristor, the anode of the LED of the input circuit of this thyristor is connected to the power bus, and the output circuit of the fourth opto-thyristor is connected to the load, and the high-resistance output of the second analog timer is connected to the first terminal twentieth resistor, the second output of which is connected to the first analog input of the second analog timer, and the power leads and the common conclusions of the first and second analog timers By connecting respectively to the power bus and common bus.
2. Коммутационное устройство по п.1, отличающееся тем, что в состав цепи подготовки включения и защиты дополнительно введен шестой выпрямительный диод, причем анод этого диода подключен к затвору второго полевого транзистора с управляющим p-n-переходом и каналом р-типа, а катод соединен с катодом светодиода входной цепи силового оптотиристора. 2. The switching device according to claim 1, characterized in that the sixth rectifying diode is additionally introduced into the circuit for preparing the switching on and protection, the anode of this diode being connected to the gate of the second field-effect transistor with a pn-junction control and a p-type channel, and the cathode is connected with the cathode of the LED input circuit of the power optothyristor.