RU96124397A - Схема управления шумоподавлением - Google Patents

Схема управления шумоподавлением

Info

Publication number
RU96124397A
RU96124397A RU96124397/09A RU96124397A RU96124397A RU 96124397 A RU96124397 A RU 96124397A RU 96124397/09 A RU96124397/09 A RU 96124397/09A RU 96124397 A RU96124397 A RU 96124397A RU 96124397 A RU96124397 A RU 96124397A
Authority
RU
Russia
Prior art keywords
signal
noise reduction
pulse
output
capacitor
Prior art date
Application number
RU96124397/09A
Other languages
English (en)
Other versions
RU2199819C2 (ru
Inventor
Кюм Донг-дзин
Чой Дзин-саб
Юнг Дак-янг
Original Assignee
Самсунг Электроникс Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1019950069721A external-priority patent/KR0170274B1/ko
Application filed by Самсунг Электроникс Ко., Лтд. filed Critical Самсунг Электроникс Ко., Лтд.
Publication of RU96124397A publication Critical patent/RU96124397A/ru
Application granted granted Critical
Publication of RU2199819C2 publication Critical patent/RU2199819C2/ru

Links

Claims (15)

1. Схема управления шумоподавлением для управления шумоподавлением по меньшей мере на одном выходном оконечном устройстве посредством каждого сигнала управления шумоподавлением, отличающаяся тем, что имеет средство формирования импульсов, предназначенное для приема каждого сигнала шумоподавления и формирования управляющего импульса; средство формирования сигналов заряда и разряда, предназначенное для приема управляющего импульса и формирования сигнала заряда и разряда и сигнала управления переключением; управляющее средство, предназначенное для приема сигнала заряда и разряда и управления операцией шумоподавления в соответствии с сигналом управления переключением, и средство формирования сигналов переключения, предназначенное для приема сигнала шумоподавления, формирования сигнала переключения в соответствии с сигналом управления переключением средства формирования сигналов заряда и разряда и для подачи сигнала переключения на управляющее средство.
2. Схема управления шумоподавлением по п.1, отличающаяся тем, что имеет средство преобразования напряжения в ток, предназначенное для приема сигнала заряда и разряда, осуществления преобразования напряжения в ток над сигналом заряда и разряда и подачи преобразованного сигнала тока на управляющее средство.
3. Схема управления шумоподавлением по п. 1, отличающаяся тем, что средство формирования импульсов содержит множество первых генераторов импульсов, предназначенных для приема каждого сигнала шумоподавления; первый логический элемент ИЛИ, предназначенный для получения логической величины ИЛИ положительных сигналов первых генераторов импульсов, и второй логический элемент ИЛИ, предназначенный для получения логической величины ИЛИ отрицательных сигналов первых генераторов импульсов.
4. Схема управления шумоподавлением по п.3, отличающаяся тем, что каждый генератор импульсов принимает сигнал шумоподавления в качестве входного сигнала, осуществляет логическую операцию И над исходным сигналом и сигналом, который проходит через первый инвертор, а затем задерживается на элементе задержки в течение положительного перепада сигнала шумоподавления, и формирует первый импульсный сигнал, причем каждый генератор импульсов осуществляет логическую операцию И над сигналом, который проходит через первый инвертор, и сигналом, который задерживается на элементе задержки, а затем проходит через второй инвертор, и формирует второй импульсный сигнал.
5. Схема управления шумоподавлением по п.4, отличающаяся тем, что управляющие импульсные сигналы формируют и подают в качестве управляющего сигнала средства формирования сигналов заряда и разряда путем осуществления логической операции ИЛИ над первым и вторым импульсными сигналами, сформированными в каждом первом генераторе импульсов.
6. Схема управления шумоподавлением по п.1, отличающаяся тем, что средство формирования сигналов заряда и разряда содержит первый компаратор, предназначенный для приема импульсов, сформированных в средстве формирования импульсов, и формирования напряжения заряда в конденсаторе в состоянии включения шумоподавления и напряжения разряда конденсатора в состоянии отключения шумоподавления для формирования логического сигнала "высокого" уровня, если потенциал конденсатора выше, чем первое опорное напряжение; второй компаратор, предназначенный для формирования логического сигнала "низкого" уровня, если потенциал конденсатора ниже, чем первое опорное напряжение; второй и третий генераторы импульсов, предназначенные для приема выходных сигналов первого и второго компараторов, формирования заданных импульсов и, следовательно, формирования управляющих сигналов; логический элемент ИЛИ, предназначенный для выполнения логических операций над выходными сигналами второго и третьего генераторов импульсов и формирования другого управляющего сигнала.
7. Схема управления шумоподавлением по п.6, отличающаяся тем, что второй генератор импульсов осуществляет логическую операцию ИЛИ над входным сигналом и сигналом, который проходит через инвертор и элемент задержки, и формирует импульс, если первый компаратор устанавливается на "высокий" уровень.
8. Схема управления шумоподавлением по п.6, отличающаяся тем, что второй генератор импульсов осуществляет логическую операцию И над входным сигналом, который инвертируется в инверторе, и сигналом, который проходит через элемент задержки, а затем через другой инвертор, и формирует третий управляющий сигнал, если второй компаратор устанавливается на "низкий" уровень.
9. Схема управления шумоподавлением по п.6, отличающаяся тем, что средство формирования сигналов заряда и разряда дополнительно содержит первый триггер задержки, предназначенный для установления выхода Q на высокий уровень, чтобы разрядить конденсатор, когда импульс, сформированный в течение положительного перепада, является входным, при этом потенциал конденсатора выше, чем первое опорное напряжение, и, следовательно, уровень выходного сигнала первого компаратора "высокий", и для окончания процесса разряда после сброса импульсом, сформированным во втором генераторе импульсов, когда потенциал конденсатора ниже, чем второе опорное напряжение на втором компараторе; второй триггер задержки, предназначенный для разряда конденсатора в соответствии с постоянной времени, когда выход Q устанавливается на низкий уровень, при этом потенциал конденсатора выше, чем первое опорное напряжение, и, следовательно, уровень выходного сигнала указанного компаратора "высокий" после ввода сигнала, сформированного в течение отрицательного перепада в средстве формирования импульсов; и третий триггер задержки, предназначенный для заряда конденсатора путем установления выхода QB на низкий уровень, когда импульс, сформированный в течение отрицательного перепада, является входным, при этом потенциал конденсатора ниже, чем первое опорное напряжение, и, следовательно, уровень выходного сигнала первого компаратора "низкий", и для окончания процесса заряда после формирования импульса во втором генераторе импульсов и разряда конденсатора в соответствии с постоянной времени, когда потенциал конденсатора выше, чем первое опорное напряжение.
10. Схема управления шумоподавлением по п.1, отличающаяся тем, что средство формирования сигналов переключения содержит столько генераторов сигналов переключения, сколько имеется выходных оконечных устройств, предназначенных для приема сигнала шумоподавления, сигналов управления переключением средства формирования сигналов заряда и разряда и импульсного сигнала средства формирования импульсов, и выдает сигналы переключения.
11. Схема управления шумоподавлением по п.10, отличающаяся тем, что каждый генератор сигналов переключения содержит средства, предназначенные для выполнения логических операций над сигналом шумоподавления, первым управляющим сигналом, отображающим потенциал конденсатора, и над сигналами управления переключением, и первый и второй триггеры задержки, принимающие сигналы от средств для выполнения логических операций и формирующие сигналы переключения.
12. Схема управления шумоподавлением по п.11, отличающаяся тем, что синхровывод первого триггера задержки соединен с выходом логического элемента И, который осуществляет логическую операцию И над выходным сигналом инвертора, на который подается первый управляющий сигнал, а его вывод сброса соединен с выходом логического элемента И-НЕ, который осуществляет логическую операцию И-НЕ над выходным сигналом инвертора, предназначенного для инвертирования сигнала шумоподавления, и третьим управляющим сигналом.
13. Схема управления шумоподавлением по п.11, отличающаяся тем, что синхровывод второго триггера задержки соединен с выходом логического элемента И, который осуществляет логическую операцию И над сигналом шумоподавления и вторым управляющим сигналом, а его вывод сброса соединен с выходом логического элемента И-НЕ, который осуществляет логическую операцию И-НЕ над выходным сигналом инвертора, предназначенного для инвертирования сигнала шумоподавления, и отрицательным импульсом средства формирования импульсов.
14. Схема управления шумоподавлением по п.2, отличающаяся тем, что управляющее средство содержит первый и второй переключатели, предназначенные для приема сигналов переключения из средства формирования импульсов переключения и для выдачи сигналов переключения на выходное оконечное устройство посредством выполнения логических операций над выходным током средства преобразования напряжения в ток и опорным током, при этом первый переключатель устанавливается на "низкий" уровень, когда сигнал включения шумоподавления, первый управляющий сигнал и четвертый управляющий сигнал являются входными, и устанавливается на "высокий" уровень, когда сигнал отключения шумоподавления и третий управляющий сигнал являются входными, таким образом отключаясь и включаясь соответственно, и при этом второй переключатель устанавливается на "высокий" уровень, когда сигнал включения шумоподавления и второй управляющий сигнал являются входными, и на "низкий" уровень, когда сигнал отключения шумоподавления и отрицательный импульсный сигнал средства формирования импульсов являются входными, таким образом включаясь и отключаясь соответственно.
15. Схема управления шумоподавлением по п.14, отличающаяся тем, что средство формирования сигналов заряда и разряда контролирует потенциал конденсатора, когда уровень сигнала шумоподавления "высокий", и разряжает конденсатор, если его потенциал "высокий", так что конденсатор повторно заряжается, тогда как в случае, когда уровень сигнала шумоподавления "низкий" и потенциал конденсатора низкий, средство формирования сигналов заряда и разряда предварительно заряжает конденсатор, так что конденсатор разряжается.
RU96124397/09A 1995-12-30 1996-12-27 Схема управления шумоподавлением RU2199819C2 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019950069721A KR0170274B1 (ko) 1995-12-30 1995-12-30 뮤트 제어 회로
KR95-69721 1995-12-30

Publications (2)

Publication Number Publication Date
RU96124397A true RU96124397A (ru) 1999-02-20
RU2199819C2 RU2199819C2 (ru) 2003-02-27

Family

ID=19448549

Family Applications (1)

Application Number Title Priority Date Filing Date
RU96124397/09A RU2199819C2 (ru) 1995-12-30 1996-12-27 Схема управления шумоподавлением

Country Status (7)

Country Link
US (1) US5838803A (ru)
JP (1) JPH09219627A (ru)
KR (1) KR0170274B1 (ru)
CN (1) CN1115778C (ru)
DE (1) DE19654295B4 (ru)
RU (1) RU2199819C2 (ru)
TW (1) TW368778B (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015130959A3 (en) * 2014-02-26 2015-11-12 Texas Instruments Incorporated Switching mode power supply with adaptively randomized spread spectrum

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6154548A (en) * 1997-09-27 2000-11-28 Ati Technologies Audio mute control signal generating circuit
EP1168535B1 (en) 1999-04-05 2006-11-29 Sharp Kabushiki Kaisha Semiconductor laser device and its manufacturing method, optical communication system and optical sensor system
US6681020B1 (en) * 1999-04-09 2004-01-20 Vxi Corporation Microphone circuit with mute and keep alive function
JP3481558B2 (ja) * 2000-05-30 2003-12-22 松下電器産業株式会社 ミュート装置およびミュート方法
US20060023896A1 (en) * 2004-07-28 2006-02-02 Ginsberg Mark G Apparatus and method for controlling output signals from an amplifier when changing state
US7913968B2 (en) 2005-10-21 2011-03-29 Action Wobble, Inc. Action wobble spring mounting assembly and method of manufacture
JP4874881B2 (ja) * 2007-07-02 2012-02-15 株式会社東芝 集積回路装置及びオーディオシステム
CN109459622B (zh) * 2018-10-24 2021-02-05 江南大学 一种低功耗cmos静噪检测器

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS544014A (en) * 1977-06-10 1979-01-12 Pioneer Electronic Corp Muutuning circuit for electronic tuning receiver
JPS5672510A (en) * 1979-11-20 1981-06-16 Toshiba Corp Muting circuit
JPS5728409A (en) * 1980-07-28 1982-02-16 Sony Corp Muting circuit
DE3629536C2 (de) * 1986-08-29 1995-09-21 Broadcast Television Syst Schaltung zur pegelabhängigen Rauschverminderung
KR910006360B1 (ko) * 1988-08-23 1991-08-21 삼성전자 주식회사 디지탈 오디오기기의 뮤트회로

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015130959A3 (en) * 2014-02-26 2015-11-12 Texas Instruments Incorporated Switching mode power supply with adaptively randomized spread spectrum
US9680375B2 (en) 2014-02-26 2017-06-13 Texas Instruments Incorporated Switching mode power supply with adaptively randomized spread spectrum

Similar Documents

Publication Publication Date Title
KR0162148B1 (ko) 프로그램 가능한 듀티 사이클 컨버터 및 변환 방법
JPS6160667B2 (ru)
US7049801B2 (en) Adaptive dual-slope frequency controller for adjusting power conversion
RU96124397A (ru) Схема управления шумоподавлением
GB2234929A (en) Power supply circuit for discharge machining
KR0170274B1 (ko) 뮤트 제어 회로
JP3222308B2 (ja) 電気信号遅延回路
US20230238880A1 (en) Timer circuit
SU1334310A1 (ru) Устройство дл управлени транзисторами двухтактного преобразовател
SU1034152A1 (ru) Генератор импульсов
SU1534685A1 (ru) Устройство управлени стабилизирующим преобразователем
SU1269231A1 (ru) Управл емый высоковольтный источник питани
SU1372604A1 (ru) Генератор импульсов
JPS5636225A (en) Phase comparing circuit
SU549882A2 (ru) Низкочастотный генератор пилообразного напр жени
RU1785011C (ru) Устройство дл моделировани импульсных помех
SU1046918A1 (ru) Генератор импульсов
SU1190470A1 (ru) Одновибратор
SU725205A1 (ru) Генератор импульсов
KR910004790Y1 (ko) Vt전압 제어회로
KR930005610B1 (ko) 버스트게이트 펄스 발생회로
KR100399961B1 (ko) 고전압 발생회로
US8294496B2 (en) Sawtooth oscillator
SU1413700A1 (ru) Генератор
SU1716591A1 (ru) Широтно-импульсный регул тор напр жени