RU2692573C1 - Токовый пороговый логический элемент "неравнозначность" - Google Patents

Токовый пороговый логический элемент "неравнозначность" Download PDF

Info

Publication number
RU2692573C1
RU2692573C1 RU2018146804A RU2018146804A RU2692573C1 RU 2692573 C1 RU2692573 C1 RU 2692573C1 RU 2018146804 A RU2018146804 A RU 2018146804A RU 2018146804 A RU2018146804 A RU 2018146804A RU 2692573 C1 RU2692573 C1 RU 2692573C1
Authority
RU
Russia
Prior art keywords
additional
transistors
input
current
current mirror
Prior art date
Application number
RU2018146804A
Other languages
English (en)
Inventor
Николай Владимирович Бутырлагин
Николай Иванович Чернов
Николай Николаевич Прокопенко
Владислав Яковлевич Югай
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) filed Critical федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ)
Priority to RU2018146804A priority Critical patent/RU2692573C1/ru
Application granted granted Critical
Publication of RU2692573C1 publication Critical patent/RU2692573C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)

Abstract

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат: создание токового порогового логического элемента «Неравнозначность», в котором внутреннее преобразование информации производится в токовой форме сигналов, что позволяет повысить быстродействие устройств преобразования информации. Для этого предложен токовый пороговый логический элемент «Неравнозначность», который содержит первый и второй входы устройства, выход устройства, первый, второй и третий входные транзисторы, которые подключены к первому источнику напряжения смещения, четвертый, пятый и шестой входные транзисторы другого типа проводимости, которые подключены ко второму источнику напряжения смещения, также в схему введены дополнительное токовое зеркало, первый, второй, третий и четвертый дополнительные транзисторы, первый и второй дополнительные источники напряжения смещения, первый, второй и третий дополнительные источники опорного тока. 1 з.п. ф-лы, 5 ил., 1 табл.

Description

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления, передачи цифровой информации и т.п.
В различных вычислительных и управляющих системах широко используются логические элементы «Неравнозначность» (ЛЭ), реализованные на основе эмиттерно-связанной логики [1-14], работающие по законам булевой алгебры и имеющие по выходу два логических состояния «0» и «1», характеризующихся низким и высоким потенциалами.
В работе [15], а также монографиях соавтора настоящей заявки [16-17] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока I0. Заявляемое устройство «Неравнозначность» относится к этому типу логических элементов.
Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патенте US 5.742.154 («Multi-stage current feedback amplifier», МПК H03F 3/30, 1998 г.). Он содержит (фиг. 1) первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4, второй 5 и третий 6 входные транзисторы с объединенными базами, которые подключены к первому 7 источнику напряжения смещения, четвертый 8, пятый 9 и шестой 10 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 11 источнику напряжения смещения, причем эмиттеры первого 4 и четвертого 8 входных транзисторов объединены, эмиттеры второго 5 и пятого 9 входных транзисторов объединены, эмиттеры третьего 6 и шестого 10 входных транзисторов объединены, первое 12 и второе 13 токовые зеркала, согласованные с первой 14 шиной источника питания, причём выход второго 13 токового зеркала связан с выходом 3 устройства, третье 15 и четвертое 16 токовые зеркала согласованы со второй 17 шиной источника питания, третье 15 токовое зеркало содержит выход 18, вспомогательный 19 источник опорного тока.
Существенный недостаток известного логического элемента состоит в том, что он не предоставляет возможность работы с токовыми пороговыми сигналами, что в конечном итоге приводит к снижению его быстродействия. Это не позволяет создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов. В первую очередь это связано с тем, что известная схема имеет погрешности преобразования сигналов, происходящие на каждой операции, эти погрешности неизбежно суммируются в выходном сигнале и могут приводить к заметным общим отклонениям от уровней опорных сигналов. Применение пороговых функций и соответствующих им пороговых элементов, кроме реализации заданной логической функции, обеспечивает масштабирование и нормализацию уровней выходных сигналов и тем самым устраняет все погрешности сигналов, возникающие до порогового элемента.
Основная задача предлагаемого изобретения состоит в создании токового порогового логического элемента «Неравнозначность», в котором внутреннее преобразование информации производится в токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [16-17].
Поставленная задача решается тем, что в логическом элементе (фиг.1), содержащем первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4, второй 5 и третий 6 входные транзисторы с объединенными базами, которые подключены к первому 7 источнику напряжения смещения, четвертый 8, пятый 9 и шестой 10 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 11 источнику напряжения смещения, причем эмиттеры первого 4 и четвертого 8 входных транзисторов объединены, эмиттеры второго 5 и пятого 9 входных транзисторов объединены, эмиттеры третьего 6 и шестого 10 входных транзисторов объединены, первое 12 и второе 13 токовые зеркала, согласованные с первой 14 шиной источника питания, причём выход второго 13 токового зеркала связан с выходом 3 устройства, третье 15 и четвертое 16 токовые зеркала согласованы со второй 17 шиной источника питания, третье 15 токовое зеркало содержит выход 18, вспомогательный 19 источник опорного тока, предусмотрены новые элементы и связи – третье 15 токовое зеркало содержит дополнительный 20 выход, в схему введены дополнительное 21 токовое зеркало, первый 22, второй 23, третий 24 и четвертый 25 дополнительные транзисторы, первый 26 и второй 27 дополнительные источники напряжения смещения, первый 28, второй 29 и третий 30 дополнительные источники опорного тока, первый 1 и второй 2 входы устройства подключены ко входу третьего 15 токового зеркала, первый 19 выход третьего 15 токового зеркала соединён со входом дополнительного 21 токового зеркала, которое согласовано с первой 14 шиной источника питания, второй 20 выход третьего 15 токового зеркала согласован с первой 14 шиной источника питания через вспомогательный 18 источник опорного тока и соединён с объединёнными эмиттерами первого 4 и четвертого 8 входных транзисторов, а также базой первого 22 дополнительного транзистора, база второго 23 дополнительного транзистора подключена к первому 26 дополнительному источнику напряжения смещения, эмиттеры первого 22 и второго 23 дополнительных транзисторов объединены и согласованы со второй 17 шиной источника питания через первый 28 дополнительный источник опорного тока, выход дополнительного 21 токового зеркала согласован со второй 17 шиной источника питания через второй 29 дополнительный источник опорного тока и соединён с объединёнными эмиттерами второго 5 и пятого 9 входных транзисторов, а также базой третьего 24 дополнительного транзистора, база четвертого 25 дополнительного транзистора подключена ко второму 27 дополнительному источнику напряжения смещения, эмиттеры третьего 24 и четвертого 25 дополнительных транзисторов объединены и согласованы с первой 14 шиной источника питания через третий 30 дополнительный источник опорного тока, коллектор второго 23 дополнительного транзистора подключен ко входу первого 12 токового зеркала, коллектор четвертого 25 дополнительного транзистора подключен ко входу четвертого 16 токового зеркала, выходы первого 12 и четвертого 16 токовых зеркал объединены и подключены к объединённым эмиттерам третьего 6 и шестого 10 входных транзисторов, коллекторы первого 4, второго 5, третьего 6 входных и третьего 24 дополнительного транзисторов согласованы со второй 17 шиной источника питания, коллекторы четвертого 8, пятого 9 входных и первого 22 дополнительного транзисторов согласованы с первой 14 шиной источника питания, выход первого 12 токового зеркала вместе с выходом четвертого 16 токового зеркала подключены к объединенным эмиттерам третьего 6 и шестого 10 транзисторов, коллектор шестого 10 входного транзистора подключен ко входу второго 13 токового зеркала.
На фиг. 1 показана схема прототипа, а на фиг. 2 – схема заявляемого токового порогового логического элемента «Неравнозначность» на биполярных транзисторах в соответствии с п.1 формулы изобретения.
На фиг. 3 показана схема заявляемого устройства на полевых транзисторах в соответствии с п. 2 формулы изобретения.
На фиг. 4 представлена схема токового порогового логического элемента «Неравнозначность» фиг. 3 в среде компьютерного моделирования Cadence на моделях полевых транзисторов XB06.
На фиг. 5 приведены осциллограммы входных и выходных сигналов схемы элемента «Неравнозначность» фиг. 4.
Токовый пороговый логический элемент «Неравнозначность» (фиг. 2) содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4, второй 5 и третий 6 входные транзисторы с объединенными базами, которые подключены к первому 7 источнику напряжения смещения, четвертый 8, пятый 9 и шестой 10 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 11 источнику напряжения смещения, причем эмиттеры первого 4 и четвертого 8 входных транзисторов объединены, эмиттеры второго 5 и пятого 9 входных транзисторов объединены, эмиттеры третьего 6 и шестого 10 входных транзисторов объединены, первое 12 и второе 13 токовые зеркала, согласованные с первой 14 шиной источника питания, причём выход второго 13 токового зеркала связан с выходом 3 устройства, третье 15 и четвертое 16 токовые зеркала согласованы со второй 17 шиной источника питания, третье 15 токовое зеркало содержит выход 18, вспомогательный 19 источник опорного тока. Третье 15 токовое зеркало содержит дополнительный 20 выход, в схему введены дополнительное 21 токовое зеркало, первый 22, второй 23, третий 24 и четвертый 25 дополнительные транзисторы, первый 26 и второй 27 дополнительные источники напряжения смещения, первый 28, второй 29 и третий 30 дополнительные источники опорного тока, первый 1 и второй 2 входы устройства подключены ко входу третьего 15 токового зеркала, первый 19 выход третьего 15 токового зеркала соединён со входом дополнительного 21 токового зеркала, которое согласовано с первой 14 шиной источника питания, второй 20 выход третьего 15 токового зеркала согласован с первой 14 шиной источника питания через вспомогательный 18 источник опорного тока и соединён с объединёнными эмиттерами первого 4 и четвертого 8 входных транзисторов, а также базой первого 22 дополнительного транзистора, база второго 23 дополнительного транзистора подключена к первому 26 дополнительному источнику напряжения смещения, эмиттеры первого 22 и второго 23 дополнительных транзисторов объединены и согласованы со второй 17 шиной источника питания через первый 28 дополнительный источник опорного тока, выход дополнительного 21 токового зеркала согласован со второй 17 шиной источника питания через второй 29 дополнительный источник опорного тока и соединён с объединёнными эмиттерами второго 5 и пятого 9 входных транзисторов, а также базой третьего 24 дополнительного транзистора, база четвертого 25 дополнительного транзистора подключена ко второму 27 дополнительному источнику напряжения смещения, эмиттеры третьего 24 и четвертого 25 дополнительных транзисторов объединены и согласованы с первой 14 шиной источника питания через третий 30 дополнительный источник опорного тока, коллектор второго 23 дополнительного транзистора подключен ко входу первого 12 токового зеркала, коллектор четвертого 25 дополнительного транзистора подключен ко входу четвертого 16 токового зеркала, выходы первого 12 и четвертого 16 токовых зеркал объединены и подключены к объединённым эмиттерам третьего 6 и шестого 10 входных транзисторов, коллекторы первого 4, второго 5, третьего 6 входных и третьего 24 дополнительного транзисторов согласованы со второй 17 шиной источника питания, коллекторы четвертого 8, пятого 9 входных и первого 22 дополнительного транзисторов согласованы с первой 14 шиной источника питания, выход первого 12 токового зеркала вместе с выходом четвертого 16 токового зеркала подключены к объединенным эмиттерам третьего 6 и шестого 10 транзисторов, коллектор шестого 10 входного транзистора подключен ко входу второго 13 токового зеркала.
На фиг. 3, в соответствии с п. 2 формулы изобретения, в качестве первого 4, второго 5, третьего 6, четвертого 8, пятого 9 и шестого 10 входных транзисторов, а также первого 22, второго 23, третьего 24 и четвертого 25 дополнительных транзисторов используются полевые транзисторы, причём исток каждого из полевых транзисторов соответствует эмиттеру, затвор – базе, а сток – коллектору биполярного транзистора [18].
Рассмотрим работу предлагаемой схемы ЛЭ фиг.2.
Функция «Неравнозначность» на основе пороговых функций может быть реализован следующим выражением:
y=((x1+x2)>0)-(x1+x2>1).
Для схемотехнической реализации (фиг. 2) вычисляем сумму значений аргументов и с помощью компараторов (ДК) сравниваем со значениями 0,5I0, 1,5 I0, т.е. реализуем операции sign((x1+x2)>0,5I0) и sign((x1+x2)>1,5I0), а затем производим вычитание выходных токов ДК. Корректировка порога на 0,5I0 обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. Третье 15 и дополнительное 21 токовые зеркала формируют два сигнала суммы аргументов с разным направлением токов для упрощения схемы вычисления разности в выходном сигнале. Для этой же цели использованы ДК с различным типом проводимости каналов транзисторов.
Таблица истинности функции «Неравнозначность»:
x1 x2 y
0 0 0
0 1 1
1 0 1
1 1 0
Входные переменные «x1» и «x2» суммируются и в виде втекающего тока поступают на вход третьего 15 токового зеркала. Выходной сигнал с выхода 18 третьего 15 токового зеркала подается на вход дополнительного 21 токового зеркала и преобразуется в равный ему втекающий ток, а затем передаётся на объединённые эмиттеры второго 5 и пятого 9 входных транзисторов, а также на базу третьего 24 дополнительного входного транзистора, где вычитается втекающего тока второго 29 дополнительного источника опорного тока. Режимы работы второго 5 и пятого 9 входных транзисторов задаются значениями напряжений первого 7 и второго 11 источников напряжения смещения. Третий 24 и четвертый 25 дополнительные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу третьего 24 дополнительного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  (x1+x2) c пороговым уровнем 0,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При положительной разности сигналов (x1+x2)–0,5 ток третьего 30 дополнительного источника опорного тока через коллектор четвертого 25 дополнительного транзистора в виде кванта тока подается на вход четвертого 16 токового зеркала. Выходной сигнал с выхода четвертого 16 токового зеркала подается на объединённые эмиттеры третьего 6 и шестого 10 входных транзисторов. Режимы работы третьего 6 и шестого 10 входных транзисторов задаются значениями напряжений первого 7 и второго 11 источников напряжения смещения. Выходной сигнал с дополнительного 20 выхода третьего 15 токового зеркала подается на объединённые эмиттеры первого 4 и четвертого 8 входных транзисторов, а также на базу первого 22 дополнительного входного транзистора, где вычитается втекающий ток вспомогательного 19 источника опорного тока. Режимы работы первого 4 и четвертого 8 входных транзисторов задаются значениями напряжений первого 7 и второго 11 источников напряжения смещения. Первый 22 и второй 23 дополнительные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу первого 22 дополнительного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной (x1+x2) c пороговым уровнем 1,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При положительной разности сигналов (x1+x2)–1,5 ток первого 28 дополнительного источника опорного тока через коллектор второго 23 дополнительного транзистора в виде кванта тока подается на первое 12 токовое зеркало. Далее сигнал преобразуется в равный ему втекающий ток и вычитается из выходного тока четвертого 16 токового зеркала, а через коллектор шестого 10 входного транзистора полученная разность передаётся на вход второго 13 токового зеркала, где преобразуется в равный ему втекающий ток и передаётся на выход 3 устройства.
В схеме на фиг. 3 двухполюсник 31 служит для обнаружения наличия кванта тока в выходной цепи в процессе экспериментальных исследований.
Показанные на фиг. 5 результаты моделирования подтверждают указанные свойства заявляемой схемы.
Таким образом, рассмотренное схемотехническое решение токового порогового логического элемента «Неравнозначность» характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых входах и выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.
БИБЛИОГРАФИЧЕСКИЙ СПИСОК
1. Патент US 5.742.154, 1998 г.
2. Патентная заявка US 2007/0018694, 2007 г.
3. Патент US 6.414.519, 2002 г.
4. Патент US 6.566.912, 2003 г.
5. Патент US 6.700.413, 2004 г.
6. Патентная заявка US 2004/0263210, 2004 г.
7. Патент US 6.680.625, 2004 г.
8. Патент SU 1621164, 1991 г.
9. Патент US 6.573.758, 2003 г.
10. Патент US 5.155.387, 1992 г.
11. Патент US 4.713.790, 1987 г.
12. Патент US 5.608.741, 1997 г.
13. Патент US 4.185.210, fig.2, 1980 г.
14. Патент US 3.040.192, fig.1. 1962 г.
15. Малюгин В. Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. № 4. С. 84-93.
16. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. – Таганрог: ТРТУ, 2001. – 147с.
17. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие Таганрог. – ТРТУ, 2004г., 118с.
18. Хоровиц П., Хилл У. Искусство схемотехники: Пер. с англ. - Изд. 2-е. - М.: Издательство БИНОМ 2014. - с. 126.

Claims (2)

1. Токовый пороговый логический элемент «Неравнозначность», содержащий первый (1) и второй (2) входы устройства, выход (3) устройства, первый (4), второй (5) и третий (6) входные транзисторы с объединенными базами, которые подключены к первому (7) источнику напряжения смещения, четвертый (8), пятый (9) и шестой (10) входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму (11) источнику напряжения смещения, причем эмиттеры первого (4) и четвертого (8) входных транзисторов объединены, эмиттеры второго (5) и пятого (9) входных транзисторов объединены, эмиттеры третьего (6) и шестого (10) входных транзисторов объединены, первое (12) и второе (13) токовые зеркала, согласованные с первой (14) шиной источника питания, причём выход второго (13) токового зеркала связан с выходом (3) устройства, третье (15) и четвертое (16) токовые зеркала согласованы со второй (17) шиной источника питания, третье (15) токовое зеркало содержит выход (18), вспомогательный (19) источник опорного тока, отличающийся тем, что третье (15) токовое зеркало содержит дополнительный (20) выход, в схему введены дополнительное (21) токовое зеркало, первый (22), второй (23), третий (24) и четвертый (25) дополнительные транзисторы, первый (26) и второй (27) дополнительные источники напряжения смещения, первый (28), второй (29) и третий (30) дополнительные источники опорного тока, первый (1) и второй (2) входы устройства подключены к входу третьего (15) токового зеркала, первый (19) выход третьего (15) токового зеркала соединён с входом дополнительного (21) токового зеркала, которое согласовано с первой (14) шиной источника питания, второй (20) выход третьего (15) токового зеркала согласован с первой (14) шиной источника питания через вспомогательный (18) источник опорного тока и соединён с объединёнными эмиттерами первого (4) и четвертого (8) входных транзисторов, а также базой первого (22) дополнительного транзистора, база второго (23) дополнительного транзистора подключена к первому (26) дополнительному источнику напряжения смещения, эмиттеры первого (22) и второго (23) дополнительных транзисторов объединены и согласованы со второй (17) шиной источника питания через первый (28) дополнительный источник опорного тока, выход дополнительного (21) токового зеркала согласован со второй (17) шиной источника питания через второй (29) дополнительный источник опорного тока и соединён с объединёнными эмиттерами второго (5) и пятого (9) входных транзисторов, а также базой третьего (24) дополнительного транзистора, база четвертого (25) дополнительного транзистора подключена ко второму (27) дополнительному источнику напряжения смещения, эмиттеры третьего (24) и четвертого (25) дополнительных транзисторов объединены и согласованы с первой (14) шиной источника питания через третий (30) дополнительный источник опорного тока, коллектор второго (23) дополнительного транзистора подключен к входу первого (12) токового зеркала, коллектор четвертого (25) дополнительного транзистора подключен к входу четвертого (16) токового зеркала, выходы первого (12) и четвертого (16) токовых зеркал объединены и подключены к объединённым эмиттерам третьего (6) и шестого (10) входных транзисторов, коллекторы первого (4), второго (5), третьего (6) входных и третьего (24) дополнительного транзисторов согласованы со второй (17) шиной источника питания, коллекторы четвертого (8), пятого (9) входных и первого (22) дополнительного транзисторов согласованы с первой (14) шиной источника питания, выход первого (12) токового зеркала вместе с выходом четвертого (16) токового зеркала подключены к объединенным эмиттерам третьего (6) и шестого (10) транзисторов, коллектор шестого (10) входного транзистора подключен ко входу второго (13) токового зеркала.
2. Токовый пороговый логический элемент «Неравнозначность» по п. 1, отличающийся тем, что в качестве первого (4), второго (5), третьего (6), четвертого (8), пятого (9) и шестого (10) входных транзисторов, а также первого (22), второго (23), третьего (24) и четвертого (25) дополнительных транзисторов используются полевые транзисторы, причём исток каждого из полевых транзисторов соответствует эмиттеру, затвор – базе, а сток – коллектору биполярного транзистора.
RU2018146804A 2018-12-27 2018-12-27 Токовый пороговый логический элемент "неравнозначность" RU2692573C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2018146804A RU2692573C1 (ru) 2018-12-27 2018-12-27 Токовый пороговый логический элемент "неравнозначность"

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2018146804A RU2692573C1 (ru) 2018-12-27 2018-12-27 Токовый пороговый логический элемент "неравнозначность"

Publications (1)

Publication Number Publication Date
RU2692573C1 true RU2692573C1 (ru) 2019-06-25

Family

ID=67038099

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2018146804A RU2692573C1 (ru) 2018-12-27 2018-12-27 Токовый пороговый логический элемент "неравнозначность"

Country Status (1)

Country Link
RU (1) RU2692573C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2776031C1 (ru) * 2021-12-21 2022-07-12 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Токовый пороговый элемент левого циклического сдвига

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5A (en) * 1836-08-10 Thomas blancharjq
US5742154A (en) * 1995-06-30 1998-04-21 Maxim Integrated Products Multi-stage current feedback amplifier
RU2506695C1 (ru) * 2012-09-13 2014-02-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Логический элемент "исключающее или" с многозначным внутренним представлением сигналов
RU2549142C1 (ru) * 2014-04-15 2015-04-20 Федеральное Государственное Бюджетное Образовательное Учреждение Высшего Профессионального Образования "Донской Государственный Технический Университет" (Дгту) Логический элемент сравнения на равенство двух многозначных переменных
RU2553071C1 (ru) * 2014-07-15 2015-06-10 Федеральное Государственное Бюджетное Образовательное Учреждение Высшего Профессионального Образования "Донской Государственный Технический Университет" (Дгту) Многозначный логический элемент обратного циклического сдвига

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5A (en) * 1836-08-10 Thomas blancharjq
US5742154A (en) * 1995-06-30 1998-04-21 Maxim Integrated Products Multi-stage current feedback amplifier
RU2506695C1 (ru) * 2012-09-13 2014-02-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Логический элемент "исключающее или" с многозначным внутренним представлением сигналов
RU2549142C1 (ru) * 2014-04-15 2015-04-20 Федеральное Государственное Бюджетное Образовательное Учреждение Высшего Профессионального Образования "Донской Государственный Технический Университет" (Дгту) Логический элемент сравнения на равенство двух многозначных переменных
RU2553071C1 (ru) * 2014-07-15 2015-06-10 Федеральное Государственное Бюджетное Образовательное Учреждение Высшего Профессионального Образования "Донской Государственный Технический Университет" (Дгту) Многозначный логический элемент обратного циклического сдвига

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2776031C1 (ru) * 2021-12-21 2022-07-12 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Токовый пороговый элемент левого циклического сдвига
RU2784374C1 (ru) * 2022-07-17 2022-11-24 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Токовый пороговый троичный d-триггер

Similar Documents

Publication Publication Date Title
RU2615069C1 (ru) Rs-триггер
CN102291103A (zh) 动态体偏置型c类反相器及其应用
RU2712412C1 (ru) Токовый пороговый логический элемент "равнозначность"
RU2549142C1 (ru) Логический элемент сравнения на равенство двух многозначных переменных
RU2701108C1 (ru) Токовый пороговый логический элемент "неравнозначность"
RU2692573C1 (ru) Токовый пороговый логический элемент "неравнозначность"
RU2693590C1 (ru) Токовый пороговый логический элемент обратного циклического сдвига
RU2553071C1 (ru) Многозначный логический элемент обратного циклического сдвига
RU2506695C1 (ru) Логический элемент "исключающее или" с многозначным внутренним представлением сигналов
RU2547225C1 (ru) Многозначный логический элемент циклического сдвига
RU2547233C1 (ru) Логический элемент нестрогого сравнения на неравенство двух многозначных переменных
RU2554557C1 (ru) Многозначный логический элемент обратного циклического сдвига
RU2390916C1 (ru) Прецизионный операционный усилитель
RU2725165C1 (ru) Токовый пороговый элемент "сумматор по модулю три"
RU2693639C1 (ru) Токовый пороговый логический элемент прямого циклического сдвига
RU2546085C1 (ru) ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ
RU2723672C1 (ru) Токовый пороговый параллельный троичный компаратор
RU2546078C1 (ru) МНОГОЗНАЧНЫЙ СУММАТОР ПО МОДУЛЮ k
RU2695979C1 (ru) Двоичный токовый пороговый rs-триггер
RU2513717C1 (ru) Логический элемент "2-и" с многозначным внутренним представлением сигналов
RU2727145C1 (ru) Токовый пороговый троичный элемент "минимум"
RU2604682C1 (ru) Rs-триггер
RU2729887C1 (ru) Токовый пороговый троичный элемент
RU2568385C1 (ru) k-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ "МАКСИМУМ"
RU2321159C1 (ru) Каскодный дифференциальный усилитель