RU2616877C1 - Цифровой генератор гармонических сигналов - Google Patents

Цифровой генератор гармонических сигналов Download PDF

Info

Publication number
RU2616877C1
RU2616877C1 RU2015152417A RU2015152417A RU2616877C1 RU 2616877 C1 RU2616877 C1 RU 2616877C1 RU 2015152417 A RU2015152417 A RU 2015152417A RU 2015152417 A RU2015152417 A RU 2015152417A RU 2616877 C1 RU2616877 C1 RU 2616877C1
Authority
RU
Russia
Prior art keywords
sine
cosine
increments
input
adders
Prior art date
Application number
RU2015152417A
Other languages
English (en)
Inventor
Инга Николаевна Булатникова
Наталья Николаевна Гершунина
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего образования "Кубанский государственный технологический университет" (ФГБОУ ВО "КубГТУ")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего образования "Кубанский государственный технологический университет" (ФГБОУ ВО "КубГТУ") filed Critical Федеральное государственное бюджетное образовательное учреждение высшего образования "Кубанский государственный технологический университет" (ФГБОУ ВО "КубГТУ")
Priority to RU2015152417A priority Critical patent/RU2616877C1/ru
Application granted granted Critical
Publication of RU2616877C1 publication Critical patent/RU2616877C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/1803Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop the counter or frequency divider being connected to a cycle or pulse swallowing circuit

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относится к области информационно-вычислительной техники и может найти применение в испытательных системах, спектральных анализаторах. Технический результат - повышение точности воспроизведения цифровых отсчетов гармонических сигналов при последовательном увеличении аргумента. Цифровой генератор гармонических сигналов содержит генератор тактовых импульсов, блок управления, сумматор приращений синуса, сумматор приращений косинуса, формирователь знаков квадрантов, реверсивные счетчики синуса и косинуса, счетчик аргумента, дешифратор, а также содержит в качестве младших разрядов одноразрядные сумматоры, размещенные в сумматорах приращений синуса и косинуса, связанные по входу со старшим разрядом одноименных реверсивных счетчиков синуса и косинуса. 2 ил.

Description

Изобретение относится к области информационно-вычислительной техники и может найти применение в испытательных системах, спектральных анализаторах и системах автоматизации научных исследований.
Известен цифровой вычислитель синуса и косинуса [АС 419896 СССР, 1974], содержащий счетчик аргумента, вход которого соединен со входом устройства и первым входом блока управления, генератор тактовых импульсов, выход которого соединен с вторым входом блока управления, первый, второй, третий и четвертый выходы которого подключены к первому и второму входам соответственно сумматора приращений синуса и сумматора приращений косинуса, формирователь знаков квадрата. Его выход соединен с первыми входами реверсивных счетчиков синуса и косинуса, вход - с первым выходом счетчика аргумента.
Его недостатком является техническая сложность.
Наиболее близким техническим решением к заявляемому является цифровой вычислитель синуса и косинуса по [АС 682905 СССР, 1979], содержащий дешифратор, вход которого подключен ко второму выходу счетчика аргумента, выход - к третьему входу блока управления. Выходы сумматоров синуса и косинуса подсоединены ко вторым входам реверсивных счетчиков синуса и косинуса, а третьи входы - к их выходам соответственно.
Его недостатком является низкая точность функционального преобразования по закону синуса и косинуса.
Задачей настоящего изобретения является повышение точности функционирования.
Технический результат - точное воспроизведение цифровых отсчетов гармонических сигналов при последовательном увеличении аргумента.
Технический результат достигается предложенным цифровым генератором, содержащим дешифратор, счетчик аргумента, вход которого соединен с входом устройства и первым входом блока управления, генератор тактовых импульсов, выход которого подключен к второму входу блока управления, первый, второй, третий и четвертый выходы которого подсоединены к первому и второму входам соответственно сумматора приращений синуса и сумматора приращений косинуса, формирователь знаков квадранта, выходы которого соединены с первыми и третьими входами реверсивных счетчиков синуса и косинуса, а вход - с выходом счетчика аргумента, причем выходы сумматоров приращений синуса и косинуса подключены к вторым входам реверсивных счетчиков синуса и косинуса, а третьи входы сумматоров приращений синуса и косинуса - к выходам соответственно реверсивных счетчиков косинуса и синуса.
В сумматоры приращений синуса и косинуса добавлены в качестве младших, (s+1)-х разрядов одноразрядные сумматоры, управляемые старшими разрядами реверсивных счетчиков синуса и косинуса, соответственно. Это позволит обеспечить точное воспроизведение цифровых отсчетов синуса и косинуса.
Это является новым техническим решением в технике цифровых вычислительных устройств, поскольку результаты проведенного заявителем анализа аналогов и прототипа не позволили выявить признаки, тождественные всем существенным признакам данного изобретения.
Предложенный цифровой генератор имеет изобретательский уровень, так как из опубликованных научных данных и существующих технических решений явным образом не следует, что заявляемая совокупность блоков, узлов и связей между ними позволяет повысить точность функционирования.
Предложенный цифровой генератор промышленно применим, поскольку его техническая реализация возможна с использованием типовых элементов микроэлектронной техники (интегральных логических элементов).
На фиг. 1 изображена структурная схема цифрового генератора гармонических сигналов, на фиг. 2 - то же для его блока управления.
Цифровой генератор гармонических сигналов содержит генератор тактовых импульсов 1, блок 2 управления, сумматоры приращений синуса 3 и косинуса 4, формирователь 5 знаков квадрантов, реверсивные счетчики синуса 6 и косинуса 7, счетчик 8 аргумента, дешифратор 9, одноразрядные сумматоры 22 и 23, находящиеся в составе каждого из сумматоров 3 и 4 в качестве их младшего, (s+1)-го разряда. Остальные s разрядов каждого из сумматоров приращений 3 и 4 составляют сумматоры 22' и 23' соответственно.
Блок 2 управления содержит делитель 10 частоты, первый 11 и второй 12 распределители импульсов, логические элементы И 13 и ИЛИ 14, входы блока управления 15, 16, 17, выходы - 18, 19, 20, 21.
В основу принципа действия предлагаемого генератора положены формулы, обеспечивающие повышение точности за счет численного интегрирования дифуравнений по методу трапеций [Булатникова И.Н. Целочисленные алгоритмы генерации гармонических сигналов // Изв. вузов, Северо-Кавказский регион, Техн. науки, 2005, №3, с. 13-17].
Их сущность заключается в следующем. Обозначим
Figure 00000001
и
Figure 00000002
, М - масштабный коэффициент
Figure 00000003
(s - разрядность результата), i - номер итерации и одновременно величина аргумента в масштабе 1:М.
Тогда приращения величин Si и Ci на единичном интервале (i, i+1) будут следующими:
Figure 00000004
Figure 00000005
Формулы (1) и (2) получены на основе усреднения производных в начале и конце единичного интервала между соседними итерациями. При этом учтено, что производная от синуса равна косинусу, а производная от косинуса равна минус синус.
Упрощая, имеем систему уравнений
Figure 00000006
Figure 00000007
Решая ее относительно ΔSi и ΔCi, получаем
Figure 00000008
Figure 00000009
Упростим знаменатель (4М2>>1), и, разделив на 4М2, имеем
Figure 00000010
Figure 00000011
Окончательно, учтя, что
Figure 00000003
, имеем
Figure 00000012
Figure 00000013
где S - разрядность выходных результатов; i - номер итерации и цена одного импульса аргумента в масштабе 1:2S.
Алгоритмы (9) и (10) позволяют формировать отчеты с помощью сумматоров приращений синуса 3 и косинуса 4, а также реверсивных счетчиков синуса 6 и косинуса 7.
Приращения для этих счетчиков (+1, -1 младшего разряда) формируются как сигналы переполнения сумматоров. Реверсивные счетчики синуса и косинуса подсчитывают значение функции, прибавляя или вычитая приращения из текущего значения функции в зависимости от квадранта. Так, для функции синуса в первом и третьем квадрантах реверсивный счетчик должен быть включен на сложение, а во втором и четвертом - на вычитание, для функции косинуса во втором и четвертом квадрантах - на сложение и в первом и в третьем - на вычитание. Устройство работает следующим образом.
При поступлении импульса на вход вычислителя запускается первый распределитель 11 импульсов в блоке 2 управления. Первый импульс с распределителя 11 импульсов поступает на первый вход логического элемента 13 И, на второй вход которого подается разрешение с дешифратора 9, соответствующее ряду значений аргумента, при которых происходит дополнительный цикл расчета. Дешифратор 9 служит корректирующей цепью для обеспечения соответствия значений синуса и косинуса аргумента.
Импульс с логического элемента 13 И через логический элемент 14 ИЛИ запускает второй распределитель 12 импульсов, при каждом запуске которого формируются четыре сдвинутых во времени импульса, обеспечивающих один цикл расчета функций синуса и косинуса.
Второй импульс с первого распределителя 11 импульсов через логический элемент 14 ИЛИ запускает второй распределитель 12 импульсов, при каждом запуске которого формируются четыре сдвинутых во времени импульса, обеспечивающих один цикл расчета функций синуса и косинуса.
Второй импульс с первого распределителя 11 импульсов через элемент 14 ИЛИ обеспечивает второй цикл расчета. Формирование значений функций синуса и косинуса осуществляется по тактам второго распределителя 12 импульсов. По первому и второму импульсам второго распределителя 12 производится управление суммированием числа, поступающим из реверсивного счетчика 7 косинуса.
Импульс переноса старшего разряда сумматора приращения 3 синуса, возникающий при переполнении сумматора, поступает в реверсивный счетчик 6 синуса.
Управление переключением осуществляется формирователем 5 знаков квадрантов. Третьим и четвертым тактами со второго распределителя 12 импульсов осуществляется управление суммированием числа, содержащего в сумматоре приращений 4 косинуса с числом, поступающим из реверсивного счетчика 6 синуса. Импульс переноса старшего разряда сумматора приращений 4 косинуса, возникающий при переполнении сумматора, поступает в реверсивный счетчик 7 косинуса, который включается на вычитание на углах 0, π и на сложение
Figure 00000014
,
Figure 00000015
.
Третьим импульсом с первого распределителя 11 импульсов обеспечивается установ начальных значений функций в реверсивных счетчиках 6, 7 и сумматорах приращений 3, 4 синуса и косинуса в момент смены квадранта. Одновременно, в реверсивных счетчиках синуса 6 и косинуса 7 сигналы переполнения подаются в младшие, (s+1)-ые разряды одноименных сумматоров приращений 3 и 4, т.е. на одноразрядные сумматоры 22 и 23, соответственно, состыкованные с s-разрядными сумматорами 22/ и 23/.
Сумматоры приращений 3,4 приращений синуса и косинуса являются типовыми и для своей работы требуют два такта сдвинутых во времени, для суммирования и записи результата суммирования в регистр хранения, чем обеспечивается режим накопления.
Блок 2 управления содержит делитель 10 частоты импульсов от генератора 1 тактовых импульсов. Деление частоты необходимо для осуществления вычислительного процесса. Так, частота импульсов с делителя 10 частоты на второй распределитель 12 импульсов может быть выбрана, например, в четыре раза большей, чем на первый распределитель 11 импульсов.
Использование дополнительных одноразрядных сумматоров позволило в два раза снизить максимальную абсолютную погрешность цифрового генерирования гармонических сигналов.

Claims (1)

  1. Цифровой генератор гармонических сигналов, содержащий дешифратор, счетчик аргумента, вход которого соединен с входом устройства и первым входом блока управления, генератор тактовых импульсов, выход которого подключен к второму входу блока управления, первый и второй, третий и четвертый выходы которого подсоединены к первому и второму входам соответственно сумматора приращений синуса и сумматора приращений косинуса, формирователь знаков квадрантов, выходы которого соединены с первыми и третьими входами реверсивных счетчиков синуса и косинуса, а вход - с выходом счетчика аргумента, причем выходы сумматоров приращений синуса и косинуса подключены к вторым входам реверсивных счетчиков синуса и косинуса, а третьи входы сумматоров приращений синуса и косинуса - к выходам соответственно реверсивных счетчиков косинуса и синуса, отличающийся тем, что дополнительно содержит в качестве младших разрядов одноразрядные сумматоры, размещенные в сумматорах приращений синуса и косинуса, связанные по входу со старшим разрядом одноименных реверсивных счетчиков синуса и косинуса, соответственно.
RU2015152417A 2015-12-07 2015-12-07 Цифровой генератор гармонических сигналов RU2616877C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2015152417A RU2616877C1 (ru) 2015-12-07 2015-12-07 Цифровой генератор гармонических сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2015152417A RU2616877C1 (ru) 2015-12-07 2015-12-07 Цифровой генератор гармонических сигналов

Publications (1)

Publication Number Publication Date
RU2616877C1 true RU2616877C1 (ru) 2017-04-18

Family

ID=58642782

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2015152417A RU2616877C1 (ru) 2015-12-07 2015-12-07 Цифровой генератор гармонических сигналов

Country Status (1)

Country Link
RU (1) RU2616877C1 (ru)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU682905A1 (ru) * 1977-05-17 1979-08-30 Предприятие П/Я А-3327 Цифровой вычислитель синуса и косинуса
US5070310A (en) * 1990-08-31 1991-12-03 Motorola, Inc. Multiple latched accumulator fractional N synthesis
RU2239281C2 (ru) * 2003-01-04 2004-10-27 Государственное образовательное учреждение высшего профессионального образования "Военный институт радиоэлектроники" Цифровой синтезатор гармонических колебаний
RU2571549C1 (ru) * 2014-06-10 2015-12-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Уральский государственный университет" (национальный исследовательский университет) (ФГБОУ ВПО "ЮУрГУ" (НИУ)) Способ интегрирующего аналого-цифрового преобразования

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU682905A1 (ru) * 1977-05-17 1979-08-30 Предприятие П/Я А-3327 Цифровой вычислитель синуса и косинуса
US5070310A (en) * 1990-08-31 1991-12-03 Motorola, Inc. Multiple latched accumulator fractional N synthesis
RU2239281C2 (ru) * 2003-01-04 2004-10-27 Государственное образовательное учреждение высшего профессионального образования "Военный институт радиоэлектроники" Цифровой синтезатор гармонических колебаний
RU2571549C1 (ru) * 2014-06-10 2015-12-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Уральский государственный университет" (национальный исследовательский университет) (ФГБОУ ВПО "ЮУрГУ" (НИУ)) Способ интегрирующего аналого-цифрового преобразования

Similar Documents

Publication Publication Date Title
RU2500017C1 (ru) Накапливающий сумматор по модулю
RU180966U1 (ru) Вероятностное арифметическое устройство
RU2402025C2 (ru) Способ измерения частоты (варианты) и устройство для его осуществления (варианты)
RU2616877C1 (ru) Цифровой генератор гармонических сигналов
CN203942513U (zh) 基于fpga的可调高精度小数分频电路
RU2602674C1 (ru) Устройство для вычисления функций
RU2730047C1 (ru) Цифровой частотомер
CN102749090A (zh) 一种降低光纤陀螺温度漂移的方法
CN102361445B (zh) 基于数字频率合成器的高精度协议脉冲发生器
CN204065237U (zh) 授时用时基参数测量装置
CN105045087A (zh) 高精度星时校准方法
CN104539289A (zh) 一种原子频标频率短期稳定度的评估方法和装置
CN104316047A (zh) 一种利用gps自主提高敏感器数据时标精度的方法
RU2534929C2 (ru) Способ дискретного задания фазового сдвига между двумя монохроматическими гармоническими изначально синхронными сигналами, и устройство для его осуществления
RU197391U1 (ru) Цифровой частотомер
RU2642370C1 (ru) Устройство для вычисления логарифмических функций
RU2670389C1 (ru) Цифровой интегратор
RU98262U1 (ru) Цифровой синтезатор частот
RU188000U1 (ru) Вероятностное устройство нахождения аналитической вероятности для полной группы несовместных событий в неориентированном графе
SU942037A1 (ru) Веро тностный коррелометр
RU2229158C1 (ru) Вычислитель оценки математического ожидания
RU2625609C1 (ru) Синусно-косинусный цифровой преобразователь
Wadke et al. Design and Implementation of High Precision Time to Digital Converter Readout System
RU2255366C1 (ru) Устройство для измерения серий временных интервалов
FI62603C (fi) Specialdatamaskin foer behandling av statistiska uppgifter

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20181208