RU2500017C1 - Накапливающий сумматор по модулю - Google Patents

Накапливающий сумматор по модулю Download PDF

Info

Publication number
RU2500017C1
RU2500017C1 RU2012123295/08A RU2012123295A RU2500017C1 RU 2500017 C1 RU2500017 C1 RU 2500017C1 RU 2012123295/08 A RU2012123295/08 A RU 2012123295/08A RU 2012123295 A RU2012123295 A RU 2012123295A RU 2500017 C1 RU2500017 C1 RU 2500017C1
Authority
RU
Russia
Prior art keywords
adder
input
inputs
information
register
Prior art date
Application number
RU2012123295/08A
Other languages
English (en)
Inventor
Вячеслав Иванович Петренко
Юрий Владимирович Кузьминов
Original Assignee
Федеральное государственное автономное образовательное учреждение высшего профессионального образования "Северо-Кавказский федеральный университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное автономное образовательное учреждение высшего профессионального образования "Северо-Кавказский федеральный университет" filed Critical Федеральное государственное автономное образовательное учреждение высшего профессионального образования "Северо-Кавказский федеральный университет"
Priority to RU2012123295/08A priority Critical patent/RU2500017C1/ru
Application granted granted Critical
Publication of RU2500017C1 publication Critical patent/RU2500017C1/ru

Links

Abstract

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах цифровой обработки сигналов и в криптографических приложениях. Техническим результатом является расширение функциональных возможностей за счет введения операции суммирования по модулю. Устройство содержит n-разрядный и (n+1)-разрядный сумматоры, мультиплексор и регистр. 1 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах цифровой обработки сигналов и в криптографических приложениях.
Известен накапливающий сумматор (Тарабрин Б.В. Справочник по интегральным микросхемам / Б.В. Тарабрин, С.В. Якубовский, Н.А. Барканов и др. Под ред. Б.В. Тарабрина. - 2-е изд., перераб. и доп. - М.: Энергия, 1981., рис.5-250, стр.741), содержащий 3 сумматора и 3 регистра.
Недостатком данного сумматора является ограниченные функциональные возможности, а именно отсутствие операции суммирования по модулю.
Наиболее близким по технической сущности к заявляемому изобретению является накопительный сумматор, содержащий регистр и сумматор (Наумкина Л.Г. Цифровая схемотехника. Конспект лекций по дисциплине «Схемотехника» - М.: «Горная книга». Издательство Московского государственного горного университета, 2008, рис.6.9, стр.228).
Недостатком данного устройства является ограниченные функциональные возможности, а именно отсутствие операции суммирования по модулю.
Цель изобретения - расширение функциональных возможностей устройства за счет введения операции суммирования по модулю.
Для достижения поставленной цели в накапливающий сумматор по модулю, содержащий n-разрядный сумматор и n-разрядный регистр, причем вторые информационные входы сумматора являются информационными входами устройства, а информационные выходы регистра являются информационными выходами устройства и соединены с первыми информационными входами n-разрядного сумматора, тактовый вход регистра является тактовым входом устройства, вход обнуления регистра является входом обнуления устройства, а вход переноса n-разрядного сумматора является входом переноса устройства, введены (n+1)-разрядный сумматор и n-разрядный мультиплексор, причем 1…n информационные выходы n-разрядного сумматора соединены с первыми 1…n информационными входами (n+1)-разрядного сумматора и вторыми 1…n информационными входами мультиплексора, выход переноса n-разрядного сумматора соединен с первым (n+1) информационным входом (n+1)-разрядного сумматора, вторые 1…n+1 информационные входы которого являются входами кода модуля в инверсном виде, на вход переноса (n+1)-разрядного сумматора подается логическая единица, выход переноса (n+1)-разрядного сумматора соединен с управляющим входом мультиплексора, а 1…n информационные выходы соединены с первыми 1…n информационными входами мультиплексора, информационные выходы которого соединены со входами записи регистра.
Сущность изобретения заключается в реализации следующего способа накопительного суммирования чисел Аi по модулю Р. Поступающие на вход накапливающего сумматора целые числа Ai (i=1,2,3,…), 0≤Аi<Р, потактово суммируются с числами, записанными в его памяти на предыдущем такте. До первого такта память устройства обнулена. Результат суммирования Ai+Ai-1 приводится по модулю Р следующим образом. Если (S=Ai+Ai-1)<P, то выполняется обычное суммирование S=Ai+Ai-1 и эта сумма S является результатом. Если же (S=Ai+Ai-1)≥P, а по исходному условию сумма S не может превышать 2Р-2, то из суммы S вычитается значение Р и результат является суммой (Ai+Ai-1) mod P. Полученный результат записывается в память устройства и на следующем такте используется в качестве значения числа Ai-1.
На фиг.1 представлена схема накапливающего сумматора по модулю.
Накапливающий сумматор по модулю содержит 2 сумматора 1 и 2, причем сумматор 1 является n-разрядным, а сумматор 2 является (n+1)-разрядным, мультиплексор 3 и регистр 4. На вход 5 последовательно, синхронно с тактовыми импульсами, подаваемыми на вход 9, подается последовательность чисел Аi, на вход 6 подается нулевой сигнал, на вход 7 подается код модуля в инверсном виде, на вход 8 подается логическая единица, вход 10 служит для обнуления накапливающего сумматора перед началом работы. Выход 11 является выходом устройства. Выходы регистра 4 соединены с выходом 11 устройства и с первыми входами сумматора 1, выходы сумматора 1 соединены с первыми входами сумматора 2 и вторыми входами мультиплексора 3. Информационные выходы сумматора 2 соединены с первыми входами мультиплексора 3, а выход переноса сумматора 2 - с управляющим входом мультиплексора 3. Выходы мультиплексора 3 соединены со входами записи регистра 4. Входы 5 подачи кода числа устройства соединены со вторыми информационными входами сумматора 1.
Накапливающий сумматор по модулю работает следующим образом.
Перед началом работы на вход 10 устройства подается импульс, который обнуляет содержимое регистра 4. На вход 9 устройства поступают тактовые импульсы, которые синхронизируют работу устройства. С каждым тактовым импульсом на вход 5 поступают коды чисел Аi, поступающие на входы (В1…Вn) сумматора 1. Разрядность входного числа равна n. На первые входы сумматора 1 поступает код числа с выхода элемента памяти устройства - регистра 4. На первом такте таким числом является «0». С выхода сумматора 1 код суммы поступает на первые входы сумматора 2 и на вторые входы (Y1…Yn) мультиплексора 3. На вторые входы сумматора 2 (B1…Bn+1) поступает инверсный код модуля, а на вход переноса 8 - логическая единица. Сумматор 2 выполняет операцию вычитания из кода числа, поступающего с выхода сумматора 1, кода модуля Р, поступающего со входа 7 устройства. В случае, если уменьшаемое число больше или равно Р, на выходах сумматора 2 (S1…Sn) появится разность чисел, а на выходе переноса РО сумматора 2 появится логическая единица, которая поступает на управляющий вход мультиплексора 3, под воздействием которой на выход мультиплексора будут скоммутированы вторые входы (Y1…Yn). Если же уменьшаемое число меньше Р, то на выходе переноса РО образуется нулевой сигнал, и на выходы мультиплексора будут скоммутированы его первые входы (Х1…Xn). Под воздействием тактового импульса число с выхода мультиплексора записывается в регистр 4. Данное число на следующем такте работы выступает в качестве первого слагаемого А, в сумматоре 1 и результата вычисления S на данном такте, поступающего на выход 11 устройства. Таким образом, на каждом такте работы в регистре формируется сумма всех поступивших на предыдущих тактах чисел Аi по модулю Р.

Claims (1)

  1. Накапливающий сумматор по модулю, содержащий n-разрядный сумматор и n-разрядный регистр, причем вторые информационные входы сумматора являются информационными входами устройства, а информационные выходы регистра являются информационными выходами устройства и соединены с первыми информационными входами n-разрядного сумматора, тактовый вход регистра является тактовым входом устройства, вход обнуления регистра является входом обнуления устройства, а вход переноса n-разрядного сумматора является входом переноса устройства, отличающийся тем, что в него введены (n+1)-разрядный сумматор и n-разрядный мультиплексор, причем 1…n информационные выходы n-разрядного сумматора соединены с первыми 1…n информационными входами (n+1)-разрядного сумматора и вторыми 1…n информационными входами мультиплексора, выход переноса n-разрядного сумматора соединен с первым (n+1) информационным входом (n+1)-разрядного сумматора, вторые 1…n+1 информационные входы которого являются входами кода модуля в инверсном виде, на вход переноса (n+1)-разрядного сумматора подается логическая единица, выход переноса (n+1)-разрядного сумматора соединен с управляющим входом мультиплексора, а 1…n информационные выходы соединены с первыми 1…n информационными входами мультиплексора, информационные выходы которого соединены со входами записи регистра.
RU2012123295/08A 2012-06-05 2012-06-05 Накапливающий сумматор по модулю RU2500017C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012123295/08A RU2500017C1 (ru) 2012-06-05 2012-06-05 Накапливающий сумматор по модулю

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012123295/08A RU2500017C1 (ru) 2012-06-05 2012-06-05 Накапливающий сумматор по модулю

Publications (1)

Publication Number Publication Date
RU2500017C1 true RU2500017C1 (ru) 2013-11-27

Family

ID=49710598

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012123295/08A RU2500017C1 (ru) 2012-06-05 2012-06-05 Накапливающий сумматор по модулю

Country Status (1)

Country Link
RU (1) RU2500017C1 (ru)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2637988C1 (ru) * 2016-10-07 2017-12-08 ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ КАЗЕННОЕ ВОЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МИНИСТЕРСТВА ОБОРОНЫ РОССИЙСКОЙ ФЕДЕРАЦИИ Устройство сложения (вычитания) N чисел с настраиваемым модулем
RU2703676C1 (ru) * 2019-03-11 2019-10-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Сумматор по модулю три
RU2753594C1 (ru) * 2020-12-29 2021-08-18 Акционерное общество "Концерн "Созвездие" Накапливающий сумматор для синтезаторов частот
RU2754122C1 (ru) * 2020-12-29 2021-08-26 Акционерное общество "Концерн "Созвездие" Быстродействующий накапливающий сумматор по модулю произвольного натурального числа
RU2763988C1 (ru) * 2021-04-13 2022-01-12 Акционерное общество "Концерн "Созвездие" Накапливающий сумматор-вычитатель по модулю произвольного натурального числа
RU2764876C1 (ru) * 2021-04-13 2022-01-21 Акционерное общество "Концерн "Созвездие" Накапливающий сумматор-вычитатель по модулю произвольного натурального числа
RU2785032C1 (ru) * 2022-10-03 2022-12-02 федеральное государственное автономное образовательное учреждение высшего образования "Северо-Кавказский федеральный университет" Накапливающий сумматор для синтезаторов частот

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1597880A1 (ru) * 1988-05-16 1990-10-07 Предприятие П/Я Г-4367 Накапливающий сумматор
RU2110087C1 (ru) * 1996-03-14 1998-04-27 Воронежский государственный университет Устройство для сложения чисел по модулю

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1597880A1 (ru) * 1988-05-16 1990-10-07 Предприятие П/Я Г-4367 Накапливающий сумматор
RU2110087C1 (ru) * 1996-03-14 1998-04-27 Воронежский государственный университет Устройство для сложения чисел по модулю

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2637988C1 (ru) * 2016-10-07 2017-12-08 ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ КАЗЕННОЕ ВОЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МИНИСТЕРСТВА ОБОРОНЫ РОССИЙСКОЙ ФЕДЕРАЦИИ Устройство сложения (вычитания) N чисел с настраиваемым модулем
RU2703676C1 (ru) * 2019-03-11 2019-10-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Сумматор по модулю три
RU2753594C1 (ru) * 2020-12-29 2021-08-18 Акционерное общество "Концерн "Созвездие" Накапливающий сумматор для синтезаторов частот
RU2754122C1 (ru) * 2020-12-29 2021-08-26 Акционерное общество "Концерн "Созвездие" Быстродействующий накапливающий сумматор по модулю произвольного натурального числа
RU2763988C1 (ru) * 2021-04-13 2022-01-12 Акционерное общество "Концерн "Созвездие" Накапливающий сумматор-вычитатель по модулю произвольного натурального числа
RU2764876C1 (ru) * 2021-04-13 2022-01-21 Акционерное общество "Концерн "Созвездие" Накапливающий сумматор-вычитатель по модулю произвольного натурального числа
RU2785032C1 (ru) * 2022-10-03 2022-12-02 федеральное государственное автономное образовательное учреждение высшего образования "Северо-Кавказский федеральный университет" Накапливающий сумматор для синтезаторов частот
RU2790638C1 (ru) * 2022-11-02 2023-02-28 федеральное государственное автономное образовательное учреждение высшего образования "Северо-Кавказский федеральный университет" Многоразрядный сумматор по модулю
RU2814657C1 (ru) * 2023-10-24 2024-03-04 федеральное государственное автономное образовательное учреждение высшего образования "Северо-Кавказский федеральный университет" Конвейерный накапливающий сумматор по модулю

Similar Documents

Publication Publication Date Title
RU2500017C1 (ru) Накапливающий сумматор по модулю
US8028015B2 (en) Method and system for large number multiplication
US8903882B2 (en) Method and data processing unit for calculating at least one multiply-sum of two carry-less multiplications of two input operands, data processing program and computer program product
RU2439667C1 (ru) Процессор повышенной достоверности функционирования
JP4883251B1 (ja) 半導体集積回路及び指数算出方法
CN101295237A (zh) 求商和余数的高速除法器
RU2696223C1 (ru) Арифметико-логическое устройство для формирования остатка по произвольному модулю от числа
RU2544748C1 (ru) Накапливающий сумматор
RU2348965C1 (ru) Вычислительное устройство
IL147359A (en) High speed PRBS creation technique
RU75072U1 (ru) Устройство для вычисления тригонометрических функций
RU2661797C1 (ru) Вычислительное устройство
RU2586574C1 (ru) Полиномиальный модулярный вычислитель систем булевых функций с обнаружением ошибок
RU2642366C1 (ru) Накапливающий сумматор
RU2618188C1 (ru) Устройство для вычисления модуля комплексного числа
RU2628175C1 (ru) Арифметико-логическое устройство для вычитания чисел по модулю
RU2791441C1 (ru) Накапливающий сумматор по модулю
RU2785032C1 (ru) Накапливающий сумматор для синтезаторов частот
RU2637988C1 (ru) Устройство сложения (вычитания) N чисел с настраиваемым модулем
RU2595906C1 (ru) Устройство для вычисления функций
RU2410746C1 (ru) Способ и устройство вычитания двоичных кодов
RU2755734C1 (ru) Устройство для умножения чисел по произвольному модулю
RU2445730C2 (ru) Устройство для формирования остатка по произвольному модулю от числа
RU2797164C1 (ru) Конвейерный умножитель по модулю
RU2008117667A (ru) Способ и устройство выполнения сложения, вычитания и логических операций

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20170606