RU2554660C1 - Способ электротермотренировки интегральных микросхем - Google Patents

Способ электротермотренировки интегральных микросхем Download PDF

Info

Publication number
RU2554660C1
RU2554660C1 RU2013154450/28A RU2013154450A RU2554660C1 RU 2554660 C1 RU2554660 C1 RU 2554660C1 RU 2013154450/28 A RU2013154450/28 A RU 2013154450/28A RU 2013154450 A RU2013154450 A RU 2013154450A RU 2554660 C1 RU2554660 C1 RU 2554660C1
Authority
RU
Russia
Prior art keywords
microcircuit
supplied
output
pulse
log
Prior art date
Application number
RU2013154450/28A
Other languages
English (en)
Other versions
RU2013154450A (ru
Original Assignee
Максимов Владимир Алексеевич
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Максимов Владимир Алексеевич filed Critical Максимов Владимир Алексеевич
Priority to RU2013154450/28A priority Critical patent/RU2554660C1/ru
Publication of RU2013154450A publication Critical patent/RU2013154450A/ru
Application granted granted Critical
Publication of RU2554660C1 publication Critical patent/RU2554660C1/ru

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

Изобретение относится к области микроэлектроники и может быть использовано для повышения качества электротермотренировки интегральных микросхем. Технический результат: повышение надежности микросхем. Сущность: на выводы питания и на вывод ″земля″ микросхемы подают последовательности импульсов напряжения. Фронт нарастания импульсов, подаваемых на вывод ″земля″, формируют с задержкой относительно фронта нарастания соответствующего импульса на выводе питания. Спад импульсов на выводе “земля” формируют до начала формирования спада соответствующего импульса на выводе питания. 4 ил.

Description

Изобретение относится к области микроэлектроники и может быть использовано для повышения качества электротермотренировки интегральных микросхем. Сущность изобретения состоит в новом способе электрической активации микросхемы, обеспечивающем переключение максимального числа компонентов.
Известны способы активации компонентов микросхем (Патенты США 5986917, 6352868 др.), в соответствии с которыми в составе микросхемы размещаются дополнительные функциональные узлы, назначение которых состоит в обеспечении возможности доступа к максимальному числу транзисторов с целью их активации во время ЭТТ. Применение данных способов приводит к усложнению устройства, увеличению площади кристалла и связанных с ней технических и стоимостных характеристик изделия.
Известен способ электротермотренировки интегральных микросхем, приведенный в авторском свидетельстве SU 1449950 A1, G01R 31/28, в соответствии с которым на входы микросхемы подаются псевдослучайные последовательности импульсов, выводы питания подключаются к источнику импульсного испытательного воздействия. Потенциал входа ″земля″ остается неизменным. Недостаток способа заключается в неопределенности состояний внутренних узлов микросхемы из-за случайного характера переключения цепей.
Наиболее близким к заявляемому способу является способ проведения ЭТТ в условиях стрессового электрического воздействия на полупроводниковую память, описанный в патенте US 6445630 B2, G11C 7/00. В соответствии с данным способом импульсные испытательные воздействия подаются на управляющие входы микросхемы и вход питания. Потенциал входа ″земли″ устанавливается постоянным. В зависимости от сочетания фаз указанных импульсных воздействий обеспечивается переключение элементов микросхемы.
Недостаток приведенного способа воздействия на компоненты тренируемой микросхемы состоит в узкой области применения, ограниченной комбинационной логикой. Тактируемые триггерные элементы, ячейки памяти запоминающих устройств, конечные автоматы устанавливаются случайным образом в неопределенные внутренние состояния, не изменяющиеся во времени.
Таким образом, неопределенное количество элементов микросхемы (транзисторов) не подвергается тренировке в полном объеме, что снижает эффективность решения задачи повышения надежности выпускаемых изделий.
Целью настоящего изобретения является создание способа электрического воздействия на микросхему при проведении электротермотренировки, обеспечивающего переключение всех узлов микросхемы. Технический результат, получаемый при использовании данного способа, состоит в повышении надежности микросхем за счет увеличения количества элементов, подвергшихся стрессовому воздействию во время проведения ЭТТ.
Поставленная цель достигается тем, что микросхема помещается в условия повышенной температуры окружающей среды, на управляющие входы микросхемы, на входы питания, в том числе, и на входы ″земля″ подается последовательность сигналов, фазовые соотношения которых обеспечивают установку внутренних узлов микросхемы в требуемые состояния.
Сущность способа раскрывается на примере микропроцессорных интегральных схем, изготавливаемых по КМДП технологии.
Базовым элементом цифровой интегральной микросхемы является инвертор, схема и диаграмма работы которого приведена на фиг.1. Инвертор содержит два МДП (Металл-Диэлектрик-Полупроводник) - транзистора p- и n-типа соответственно 1 и 2. Инвертор имеет первую шину питания 3, вторую шину питания 4, на которые в рабочем режиме работы подаются низкий (земля) и высокий (+ питание) потенциалы соответственно. А также управляющий вход 5 и инверсный выход 6.
Уровню ″лог.1″ на управляющем входе 5 инвертора соответствует закрытое состояние транзистора p-типа 1 и открытое состояние транзистора n-типа 2, формирующего на выходной шине 6 уровень низкого потенциала шины 3 ″лог.0″. Аналогично, при воздействии на его управляющий вход 5 уровня ″лог.0″ - на выходе 6 инвертора будет формироваться уровень высокого потенциала шины 4 ″лог.1″ открытым транзистором p-типа 1. Очевидно, что для узлов микросхемы, построенных с использованием только инверторов без обратных связей, применение известного способа активации оправдано и позволяет в полном объеме проводить тренировку всех транзисторов.
В случае, когда в состав интегральной микросхемы входят узлы на многовходовых логических элементах с обратными связями, элементы памяти, запоминающие устройства и т.п., применение известного способа становиться неэффективным. Снижение эффективности иллюстрируется на примере анализа поведения простейшего узла с обратными связями, реализованного в базисе элементов И-НЕ, схема которого изображена на фиг.2.
Схема б) содержит последовательную цепь R-S-триггеров, построенных на двухвходовых вентилях И-НЕ. На входы установки R ¯
Figure 00000001
, S ¯
Figure 00000002
и вход шины питания 4 в соответствии с известным способом подается последовательность импульсов. Физически это может выглядеть, как подсоединение указанных входов к генератору импульсных последовательностей, общая шина которого, в свою очередь соединена с входом ″земля″ 3 устройства.
При воздействии на входы R ¯
Figure 00000003
и S ¯
Figure 00000004
импульсной последовательности при неизменном потенциале шины питания 4, прямые выходы qi и инверсные q ¯ i
Figure 00000005
находятся в неопределенных состояниях, не меняющихся в процессе электротермотренировки. Отсутствие событий переходов между логическими состояниями ″лог.0″ и ″лог.1″ означает исключение из процесса соответствующих элементов микросхемы. Изменением уровня потенциала питания 4 также нельзя добиться определенности внутренних состояний прямых qi и инверсных выходов q ¯ i
Figure 00000006
и, следовательно, нельзя инициировать требуемые переключения.
Очевидно, что данный способ активации тем более не применим для больших интегральных схем со сложной функциональной организацией.
Целью настоящего изобретения является создание способа электрической активации микросхем, обеспечивающего полное прямое ″0-1″ и обратное ″1-0″ переключения всех внутренних узлов.
Технический результат, достигаемый при реализации изобретения, заключается в повышении надежности микросхем в результате увеличения количества элементов микросхемы, подвергающихся тренировке.
Поставленная цель достигается тем, что на микросхему подается импульсная последовательность испытательных воздействий, обеспечивающая полную определенность внутренних состояний микросхемы и переходов между логическими уровнями ″лог.0″ и ″лог.1″.
На фиг.3 приведена блок-схема конфигурации интегральной схемы 7 с управляющими входами 5, входами ″земля″ 3 и питания 4.
На фиг.4 приведена диаграмма импульсных испытательных воздействий, обеспечивающих получение технического результата в соответствии с целью изобретения.
Первое испытательное воздействие 10 прикладывается к входу питания 4 микросхемы, второе 11 - к входу ″земля″ 3. Амплитуда их изменений находится в диапазоне уровней рабочих напряжений микросхемы, соответствующих ″земле″ 8 и питанию 9. На информационные и управляющие входы 5 микросхемы могут подаваться как испытательные воздействия 10, 11, так и фиксированные уровни ″земля″ 8, питание 9.
Диаграмма импульсных испытательных воздействий имеет три характерных режима, которые условно можно обозначить как режимы ″00″, ″01″, ″11″, соответствующие напряжениям, установленным на входах ″земля″ 3 и питания 4 микросхемы.
В режиме ″00″ потенциалы всех внутренних узлов микросхемы, очевидно, установлены в состояние с низким потенциалом ″лог.0″.
После перехода импульсных испытательных воздействий в режим ″01″, при котором к входу питания 4 прикладывается напряжение, соответствующее рабочему, внутренние узлы устанавливаются в логические состояния, определяемые конфигурацией схемы. Таким образом, достигается эффект переключения части внутренних узлов из состояний ″лог.0″ в состояния ″лог.1″.
Следующий за ним режим ″11″, при котором потенциал входа ″земля″ изменяется до рабочего уровня микросхемы, инициирует переключение состояний остальных узлов микросхемы в состояния ″лог.1″. Таким образом, достигается переключение всех внутренних узлов микросхемы из состояния ″лог.0″ в состояние ″лог.1.″
Далее следует переход в режим ″01″. При этом часть узлов не меняет своего состояния, тогда как остальные переходят в ″лог.0″. Следует заметить, что множество новых состояний в текущем режиме может отличаться от множества состояний в предыдущем аналогичном режиме.
Переход в режим ″00″ инициирует процесс переключения остальных внутренних узлов микросхемы в состояния ″лог.0″, тем самым завершая процесс обратного переключения всех узлов.
Таким образом, периодическое импульсное воздействие рассмотренного вида обеспечивает соответствующие циклические изменения состояний узлов микросхемы. При этом меняющиеся потенциалы внутренних узлов не выходят за рамки допустимых рабочих потенциалов в любой момент времени. Это означает, очевидно, что переходы между состояниями осуществляются элементами микросхемы в режимах, подобных режимам работы при их штатной эксплуатации.

Claims (1)

  1. Способ электротермотренировки интегральных микросхем, заключающийся в том, что микросхему помещают в условия повышенной температуры окружающей среды, на выводы питания микросхемы подают последовательность импульсов напряжения, отличающийся тем, что на вывод “земля” микросхемы подают последовательность импульсов напряжения, фронт нарастания которых формируют с задержкой относительно фронта нарастания соответствующего импульса на выводе питания, а спад импульсов на выводе “земля” формируют до начала формирования спада соответствующего импульса на выводе питания.
RU2013154450/28A 2013-12-06 2013-12-06 Способ электротермотренировки интегральных микросхем RU2554660C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2013154450/28A RU2554660C1 (ru) 2013-12-06 2013-12-06 Способ электротермотренировки интегральных микросхем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2013154450/28A RU2554660C1 (ru) 2013-12-06 2013-12-06 Способ электротермотренировки интегральных микросхем

Publications (2)

Publication Number Publication Date
RU2013154450A RU2013154450A (ru) 2015-06-20
RU2554660C1 true RU2554660C1 (ru) 2015-06-27

Family

ID=53433413

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2013154450/28A RU2554660C1 (ru) 2013-12-06 2013-12-06 Способ электротермотренировки интегральных микросхем

Country Status (1)

Country Link
RU (1) RU2554660C1 (ru)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1449950A1 (ru) * 1986-10-08 1989-01-07 Предприятие П/Я В-8177 Способ электротермотренировки интегральных микросхем
JP2001084794A (ja) * 1999-07-12 2001-03-30 Samsung Electronics Co Ltd 交流ストレスのバーンインテスト可能な集積回路及びこれを用いたテスト方法
US6445630B2 (en) * 2000-03-23 2002-09-03 Infineon Technologies Ag Method for carrying out a burn-in process for electrically stressing a semiconductor memory
US6594186B2 (en) * 2001-06-13 2003-07-15 Saiko Epson Corporation Semiconductor memory and burn-in method for the same
JP2005117323A (ja) * 2003-10-07 2005-04-28 Toshiba Corp 信号電圧調整システム、バーンイン方法およびバーンイン装置
US7916519B2 (en) * 2009-02-09 2011-03-29 Vanguard International Semiconductor Corporation Burn-in methods for static random access memories and chips

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1449950A1 (ru) * 1986-10-08 1989-01-07 Предприятие П/Я В-8177 Способ электротермотренировки интегральных микросхем
JP2001084794A (ja) * 1999-07-12 2001-03-30 Samsung Electronics Co Ltd 交流ストレスのバーンインテスト可能な集積回路及びこれを用いたテスト方法
US6445630B2 (en) * 2000-03-23 2002-09-03 Infineon Technologies Ag Method for carrying out a burn-in process for electrically stressing a semiconductor memory
US6594186B2 (en) * 2001-06-13 2003-07-15 Saiko Epson Corporation Semiconductor memory and burn-in method for the same
JP2005117323A (ja) * 2003-10-07 2005-04-28 Toshiba Corp 信号電圧調整システム、バーンイン方法およびバーンイン装置
US7916519B2 (en) * 2009-02-09 2011-03-29 Vanguard International Semiconductor Corporation Burn-in methods for static random access memories and chips

Also Published As

Publication number Publication date
RU2013154450A (ru) 2015-06-20

Similar Documents

Publication Publication Date Title
US8159260B1 (en) Delay chain burn-in for increased repeatability of physically unclonable functions
US20230122803A1 (en) On-chip oscilloscope
US10222412B2 (en) IC degradation management circuit, system and method
US7868706B2 (en) Oscillator device and methods thereof
US8836366B2 (en) Method for testing integrated circuits with hysteresis
US10901025B2 (en) Measuring individual device degradation in CMOS circuits
TW201830868A (zh) 正反器電路和掃描鏈
US9702924B2 (en) Simultaneously measuring degradation in multiple FETs
US7847582B2 (en) Logic circuit including a plurality of master-slave flip-flop circuits
Karmani et al. Design and test challenges in Nano-scale analog and mixed CMOS technology
RU2554660C1 (ru) Способ электротермотренировки интегральных микросхем
Moorthy et al. An efficient test pattern generator for high fault coverage in built-in-self-test applications
Yang et al. Detection of internal stuck-open faults in scan chains
Varghese et al. Test Pattern Generation Using LFSR with Reseeding Scheme for BIST Designs
US10778203B2 (en) Clock generation circuit and charge pumping system
CN110007162B (zh) 用于监测瞬态时间的电路、方法以及系统
Singh Silent error corruption: The new reliability and test challenge
KR102505721B1 (ko) 반도체 장치 및 이를 위한 특성 측정 회로
JP2021038982A (ja) 半導体装置
Arumí et al. Test escapes of stuck-open faults caused by parasitic capacitances and leakage currents
US20050218903A1 (en) Voltage waveform generation circuit
Banerjee et al. Infant mortality tests for analog and mixed-signal circuits
Srinivasan et al. Case study of advanced diagnostic techniques for multi port register file
Bareisa et al. On delay test generation for non-scan sequential circuits at functional level
JP2002214300A (ja) 半導体装置

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20181207