RU2490705C1 - Реляторный модуль - Google Patents

Реляторный модуль Download PDF

Info

Publication number
RU2490705C1
RU2490705C1 RU2012128005/08A RU2012128005A RU2490705C1 RU 2490705 C1 RU2490705 C1 RU 2490705C1 RU 2012128005/08 A RU2012128005/08 A RU 2012128005/08A RU 2012128005 A RU2012128005 A RU 2012128005A RU 2490705 C1 RU2490705 C1 RU 2490705C1
Authority
RU
Russia
Prior art keywords
relator
inputs
input
comparator
outputs
Prior art date
Application number
RU2012128005/08A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев
Александр Александрович Панкратов
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority to RU2012128005/08A priority Critical patent/RU2490705C1/ru
Application granted granted Critical
Publication of RU2490705C1 publication Critical patent/RU2490705C1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др. Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей и быстродействия. Реляторный модуль предназначен для выбора минимального, медианного или максимального из трех входных аналоговых сигналов и может быть использован в системах аналоговой вычислительной техники как средство предварительной обработки информации. Реляторный модуль содержит четыре релятора (11, …, 14), каждый из которых содержит компаратор (2), элемент ИСКЛЮЧАЮЩЕЕ ИЛИ (3), размыкающий и замыкающий ключи (41 и 42). 1 ил., 1 табл.

Description

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.
Известны реляторные модули (см., например, патент РФ 2188453, кл. G06G 7/25, 2002 г.), которые обеспечивают выбор минимального или максимального из трех входных аналоговых сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных реляторных модулей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется выбор медианного из трех входных аналоговых сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип реляторный модуль (патент РФ 2195701, кл. G06G 7/25, 2002 г.), который содержит реляторы и обеспечивает выбор минимального, медианного или максимального из трех входных аналоговых сигналов. При этом максимальное время задержки распространения сигнала в прототипе равно 2τр, где τр есть время задержки релятора.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты, обусловленные тем, что прототип содержит шесть реляторов.
Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей и быстродействия прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в реляторном модуле, содержащем четыре релятора, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, размыкающий и замыкающий ключи, причем первый и второй компараторные входы релятора образованы соответственно неинвертирующим и инвертирующим входами компаратора, подключенного выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом размыкающего и замыкающего ключей, входы которых образуют соответственно первый и второй переключательные входы релятора, а выходы являются соответственно первым и вторым выходами релятора, вход управления четвертого релятора и объединенные входы управления первого, второго, третьего реляторов соединены соответственно с первым и вторым входами управления реляторного модуля, выходы j-го ( j = 3,4 ¯ )
Figure 00000001
релятора объединены, а первый выход первого релятора соединен с первым переключательным входом второго релятора, второй переключательный и первый компараторный входы которого объединены, особенность заключается в том, что первые и вторые компараторные входы первого, третьего реляторов подключены соответственно к второму и третьему входам реляторного модуля, первый вход и выход которого соединены соответственно с первыми компараторными входами второго, четвертого и первым выходом четвертого реляторов, первый и второй компараторные входы первого (третьего) релятора соединены соответственно с его первым (вторым) и вторым (первым) переключательными входами, второй компараторный вход i-го (i∈{2,4}) релятора соединен с выходами (i-1)-го релятора, выходы второго релятора соединены с первым переключательным входом четвертого релятора, подсоединенного вторым переключательным входом к выходам третьего релятора.
На чертеже представлена схема предлагаемого реляторного модуля.
Реляторный модуль содержит реляторы 11, …, 14. Каждый релятор содержит компаратор 2, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 3, размыкающий и замыкающий ключи 41 и 42, причем первый и второй компараторные входы релятора образованы соответственно неинвертирующим и инвертирующим входами компаратора 2, подключенного выходом к первому входу элемента 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом ключей 41 и 42, входы которых образуют соответственно первый и второй переключательные входы релятора, а выходы являются соответственно первым и вторым выходами релятора. Вход управления релятора 14 и объединенные входы управления реляторов 11, 12, 13 соединены соответственно с первым и вторым входами управления реляторного модуля, к выходу которого подключены выходы релятора 14, первый выход релятора 11 соединен с первым переключательным входом релятора 12, второй переключательный и первый компараторный входы которого объединены, первые и вторые компараторные входы реляторов 11, 13 подключены соответственно к второму и третьему входам реляторного модуля, первый вход которого соединен с первыми компараторными входами реляторов 12, 14, первый и второй компараторные входы релятора 11 (13) соединены соответственно с его первым (вторым) и вторым (первым) переключательными входами, второй компараторный вход релятора 1i(i∈{2,4}) соединен с выходами релятора 1i-1, а выходы релятора 12 соединены с первым переключательным входом релятора 14, подсоединенного вторым переключательным входом к выходам релятора 13.
Работа предлагаемого реляторного модуля осуществляется следующим образом. На его первый, второй и третий входы подаются соответственно аналоговые сигналы (напряжения) x1, x2 и x3; на его первом, втором входах управления фиксируются соответственно необходимые управляющие сигналы f1, f2∈{0,1}. Если на входе управления релятора присутствует лог. «0» (лог.«1») и сигнал на его первом компараторном входе больше либо меньше сигнала на его втором компараторном входе, то ключ 41 соответственно разомкнут (замкнут) либо замкнут (разомкнут), а ключ 42 соответственно замкнут (разомкнут) либо разомкнут (замкнут). В представленной ниже таблице приведены все возможные варианты упорядочения сигналов x1, x2, x3, и соответствующие этим вариантам значения сигнала Z на выходе предлагаемого реляторного модуля при некоторых комбинациях значений сигналов f1 и f2. С учетом данных, приведенных в таблице, операция, воспроизводимая предлагаемым модулем, определяется выражением:
Z = { min ( x 1 , x 2 , x 3 )  при f 1 = 0 , f 2 = 1 m e d ( x 1 , x 2 , x 3 )  при f 1 =  f 2 = 0 max ( x 1 , x 2 , x 3 )  при f 1 = 1,  f 2 = 0
Figure 00000002
При этом максимальное время задержки распространения сигнала в предлагаемом модуле равно 2τр, где τр есть время задержки релятора.
Варианты упорядочения Z
f1=0, f2=1 f1=f2=0 f1=1, f2=0
x1<x2<x2 x1 x2 x3
x2<x3<x1 x2 x3 x1
x3<x1<x2 x3 x1 x2
x3<x2<x1 x4 x2 x1
x2<x1<x3 x2 x1 x3
x1<x3<x2 x1 x3 x2
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый реляторный модуль обеспечивает выбор минимального, медианного или максимального из трех входных аналоговых сигналов, имеет быстродействие прототипа и обладает меньшими по сравнению с ним аппаратурными затратами.

Claims (1)

  1. Реляторный модуль, предназначенный для выбора минимального, медианного или максимального из трех входных аналоговых сигналов, содержащий четыре релятора, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, размыкающий и замыкающий ключи, причем первый и второй компараторные входы релятора образованы соответственно неинвертирующим и инвертирующим входами компаратора, подключенного выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом размыкающего и замыкающего ключей, входы которых образуют соответственно первый и второй переключательные входы релятора, а выходы являются соответственно первым и вторым выходами релятора, вход управления четвертого релятора и объединенные входы управления первого, второго, третьего реляторов соединены соответственно с первым и вторым входами управления реляторного модуля, выходы j-го ( j = 3,4 ¯
    Figure 00000003
    ) релятора объединены, а первый выход первого релятора соединен с первым переключательным входом второго релятора, второй переключательный и первый компараторный входы которого объединены, отличающийся тем, что первые и вторые компараторные входы первого, третьего реляторов подключены соответственно к второму и третьему входам реляторного модуля, первый вход и выход которого соединены соответственно с первыми компараторными входами второго, четвертого и первым выходом четвертого реляторов, первый и второй компараторные входы первого (третьего) релятора соединены соответственно с его первым (вторым) и вторым (первым) переключательными входами, второй компараторный вход i-го (i∈{2,4}) релятора соединен с выходами (i-1)-го релятора, выходы второго релятора соединены с первым переключательным входом четвертого релятора, подсоединенного вторым переключательным входом к выходам третьего релятора.
RU2012128005/08A 2012-07-03 2012-07-03 Реляторный модуль RU2490705C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012128005/08A RU2490705C1 (ru) 2012-07-03 2012-07-03 Реляторный модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012128005/08A RU2490705C1 (ru) 2012-07-03 2012-07-03 Реляторный модуль

Publications (1)

Publication Number Publication Date
RU2490705C1 true RU2490705C1 (ru) 2013-08-20

Family

ID=49162979

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012128005/08A RU2490705C1 (ru) 2012-07-03 2012-07-03 Реляторный модуль

Country Status (1)

Country Link
RU (1) RU2490705C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2710866C1 (ru) * 2019-03-22 2020-01-14 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Ранговый фильтр

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5642070A (en) * 1991-06-27 1997-06-24 Canon Kabushiki Kaisha Signal processing circuit and system for detection of absolute value
GB2342732A (en) * 1998-10-16 2000-04-19 Ibm Reevaluation of a Boolean function applicable to event driven transaction processing
RU2195701C1 (ru) * 2001-12-28 2002-12-27 Ульяновский государственный технический университет Реляторный модуль
RU2445697C1 (ru) * 2011-01-31 2012-03-20 Закрытое акционерное общество "ИВЛА-ОПТ" Реляторный модуль

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5642070A (en) * 1991-06-27 1997-06-24 Canon Kabushiki Kaisha Signal processing circuit and system for detection of absolute value
GB2342732A (en) * 1998-10-16 2000-04-19 Ibm Reevaluation of a Boolean function applicable to event driven transaction processing
RU2195701C1 (ru) * 2001-12-28 2002-12-27 Ульяновский государственный технический университет Реляторный модуль
RU2445697C1 (ru) * 2011-01-31 2012-03-20 Закрытое акционерное общество "ИВЛА-ОПТ" Реляторный модуль

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2710866C1 (ru) * 2019-03-22 2020-01-14 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Ранговый фильтр

Similar Documents

Publication Publication Date Title
KR20210058619A (ko) 하이퍼네트워크 훈련 방법 및 장치, 전자 기기, 저장 매체
RU2647639C1 (ru) Логический преобразователь
US11735168B2 (en) Method and apparatus for recognizing voice
RU2602382C1 (ru) Ранговый фильтр
RU2595960C1 (ru) Импульсный селектор
RU2445697C1 (ru) Реляторный модуль
RU2559708C1 (ru) Логический преобразователь
RU2490705C1 (ru) Реляторный модуль
RU2472209C1 (ru) Логический модуль
RU2491625C1 (ru) Реляторный модуль
RU2543307C2 (ru) Ранговый фильтр
RU2542916C1 (ru) Импульсный селектор
RU2542893C1 (ru) Ранговый фильтр
RU2641454C2 (ru) Логический преобразователь
RU2446462C1 (ru) Аналоговый процессор
RU2549151C1 (ru) Логический преобразователь
RU2621376C1 (ru) Логический модуль
RU2490704C1 (ru) Реляторный модуль
RU2710866C1 (ru) Ранговый фильтр
RU2580798C1 (ru) Логический преобразователь
RU2629450C1 (ru) Ранговый фильтр
RU2518664C1 (ru) Реляторный модуль
RU2504826C1 (ru) Логический вычислитель
RU2676424C1 (ru) Аналоговый процессор
RU2549158C1 (ru) Логический преобразователь

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20140704