RU2676424C1 - Аналоговый процессор - Google Patents
Аналоговый процессор Download PDFInfo
- Publication number
- RU2676424C1 RU2676424C1 RU2017140717A RU2017140717A RU2676424C1 RU 2676424 C1 RU2676424 C1 RU 2676424C1 RU 2017140717 A RU2017140717 A RU 2017140717A RU 2017140717 A RU2017140717 A RU 2017140717A RU 2676424 C1 RU2676424 C1 RU 2676424C1
- Authority
- RU
- Russia
- Prior art keywords
- relators
- inputs
- output
- control
- input
- Prior art date
Links
- 238000000034 method Methods 0.000 abstract 1
- 238000007781 pre-processing Methods 0.000 abstract 1
- 239000000126 substance Substances 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06G—ANALOGUE COMPUTERS
- G06G7/00—Devices in which the computing operation is performed by varying electric or magnetic quantities
- G06G7/48—Analogue computers for specific processes, systems or devices, e.g. simulators
- G06G7/52—Analogue computers for specific processes, systems or devices, e.g. simulators for economic systems; for statistics
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30003—Arrangements for executing specific machine instructions
- G06F9/30007—Arrangements for executing specific machine instructions to perform operations on data operands
- G06F9/30021—Compare instructions, e.g. Greater-Than, Equal-To, MINMAX
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
- H03H17/02—Frequency selective networks
- H03H17/0248—Filters characterised by a particular frequency response or filtering method
- H03H17/0261—Non linear filters
- H03H17/0263—Rank order filters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Software Systems (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- General Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Probability & Statistics with Applications (AREA)
- Logic Circuits (AREA)
Abstract
Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано как средство предварительной обработки информации для реализации выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов. Техническим результатом является уменьшение аппаратурных затрат. Устройство содержит десять реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, замыкающий и размыкающий ключи. 2 ил.
Description
Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.
Известны аналоговые процессоры (см., например, фиг. 1 в описании изобретения к патенту РФ 2177643, кл. G06G 7/52, 2001 г.), которые с помощью четырех управляющих сигналов реализуют выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых процессоров, относятся большие аппаратурные затраты, обусловленные тем, что, в частности, упомянутый аналог содержит тридцать девять реляторов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип аналоговый процессор (фиг. 1 в описании изобретения к патенту РФ 2281550, кл. G06G 7/52, 2006 г.), который содержит реляторы и с помощью четырех управляющих сигналов реализует выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты, обусловленные тем, что прототип содержит девятнадцать реляторов.
Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом процессоре, содержащем десять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, особенность заключается в том, что выходы i-го () и j-го () реляторов соединены соответственно с первыми входами (i+1)-го и (j+1)-го реляторов, выходы второго, k-го () и шестого, десятого реляторов подключены соответственно к вторым входам девятого, (2k-13)-го и второго, восьмого реляторов, а выход пятого и вход управления первого реляторов, объединенные входы управления второго, седьмого реляторов соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления третьего, пятого, шестого, восьмого реляторов и объединенным входам управления четвертого, девятого, десятого реляторов.
На фиг. 1 и фиг. 2 представлены соответственно схема предлагаемого аналогового процессора и схема релятора, использованного при построении указанного процессора.
Аналоговый процессор содержит реляторы 11,…,110. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2, присоединенные соответственно к входам ключей 41 и 42. Выходы реляторов 1i () и 1j () соединены соответственно с первыми входами реляторов и 1i+1 и 1j+1, выходы реляторов 12, 1k () и 16, 110 подключены соответственно к вторым входам реляторов 19, 12k-13 и 12, 18, а выход релятора 15 и вход управления релятора 11 объединенные входы управления реляторов 12, 17 соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления реляторов 13, 15, 16, 18 и объединенным входам управления реляторов 14, 19, 110.
Работа предлагаемого аналогового процессора осуществляется следующим образом. На его первом,…,четвертом управляющих входах фиксируются соответственно необходимые управляющие сигналы ƒ1,…,ƒ4∈{0,1}. На первые и вторые входы реляторов 11 17; первые и вторые входы реляторов 16, 110; второй вход релятора 14 подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) х1 и х2; х3 и х4; х5. Если на входе управления релятора присутствует логический "0" (логическая "1") и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора присутствует логический "0" (логическая "1"), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, сигнал на выходе предлагаемого процессора определяется выражением
где символами ∨ и ⋅ обозначены соответственно операции max и min. При этом указанный процессор содержит десять реляторов.
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый процессор с помощью четырех управляющих сигналов реализует выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов и обладает меньшими по сравнению с прототипом аппаратурными затратами.
Claims (1)
- Аналоговый процессор, предназначенный для ранговой обработки аналоговых сигналов, содержащий десять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента исключающее или, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, отличающийся тем, что выходы i-го и j-го реляторов соединены соответственно с первыми входами (i+1)-го и (j+1)-го реляторов, выходы второго, k-го и шестого, десятого реляторов подключены соответственно к вторым входам девятого, (2k-13)-го и второго, восьмого реляторов, а выход пятого и вход управления первого реляторов, объединенные входы управления второго, седьмого реляторов соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления третьего, пятого, шестого, восьмого реляторов и объединенным входам управления четвертого, девятого, десятого реляторов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2017140717A RU2676424C1 (ru) | 2017-11-22 | 2017-11-22 | Аналоговый процессор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2017140717A RU2676424C1 (ru) | 2017-11-22 | 2017-11-22 | Аналоговый процессор |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2676424C1 true RU2676424C1 (ru) | 2018-12-28 |
Family
ID=64958592
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2017140717A RU2676424C1 (ru) | 2017-11-22 | 2017-11-22 | Аналоговый процессор |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2676424C1 (ru) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5737251A (en) * | 1993-01-13 | 1998-04-07 | Sumitomo Metal Industries, Ltd. | Rank order filter |
RU2177643C1 (ru) * | 2000-11-14 | 2001-12-27 | Ульяновский государственный технический университет | Аналоговый процессор |
US20050060358A1 (en) * | 2000-12-20 | 2005-03-17 | Samsung Electronics Co., Ltd. | Device for determining the rank of a sample, an apparatus for determining the rank of a plurality of samples, and the iTH rank ordered filter |
RU2281550C1 (ru) * | 2005-04-22 | 2006-08-10 | Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Аналоговый процессор |
US20070027944A1 (en) * | 2005-07-28 | 2007-02-01 | James Wilson | Instruction based parallel median filtering processor and method |
RU2446462C1 (ru) * | 2011-04-08 | 2012-03-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Аналоговый процессор |
RU2474875C1 (ru) * | 2012-02-08 | 2013-02-10 | Закрытое акционерное общество "ИВЛА-ОПТ" | Аналоговый процессор |
RU2602382C1 (ru) * | 2015-05-12 | 2016-11-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Ранговый фильтр |
-
2017
- 2017-11-22 RU RU2017140717A patent/RU2676424C1/ru not_active IP Right Cessation
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5737251A (en) * | 1993-01-13 | 1998-04-07 | Sumitomo Metal Industries, Ltd. | Rank order filter |
RU2177643C1 (ru) * | 2000-11-14 | 2001-12-27 | Ульяновский государственный технический университет | Аналоговый процессор |
US20050060358A1 (en) * | 2000-12-20 | 2005-03-17 | Samsung Electronics Co., Ltd. | Device for determining the rank of a sample, an apparatus for determining the rank of a plurality of samples, and the iTH rank ordered filter |
RU2281550C1 (ru) * | 2005-04-22 | 2006-08-10 | Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Аналоговый процессор |
US20070027944A1 (en) * | 2005-07-28 | 2007-02-01 | James Wilson | Instruction based parallel median filtering processor and method |
RU2446462C1 (ru) * | 2011-04-08 | 2012-03-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Аналоговый процессор |
RU2474875C1 (ru) * | 2012-02-08 | 2013-02-10 | Закрытое акционерное общество "ИВЛА-ОПТ" | Аналоговый процессор |
RU2602382C1 (ru) * | 2015-05-12 | 2016-11-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Ранговый фильтр |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2602382C1 (ru) | Ранговый фильтр | |
RU2647639C1 (ru) | Логический преобразователь | |
RU2701461C1 (ru) | Мажоритарный модуль | |
RU2595960C1 (ru) | Импульсный селектор | |
RU2621281C1 (ru) | Логический преобразователь | |
RU2474875C1 (ru) | Аналоговый процессор | |
RU2543307C2 (ru) | Ранговый фильтр | |
RU2472209C1 (ru) | Логический модуль | |
RU2676424C1 (ru) | Аналоговый процессор | |
RU2629451C1 (ru) | Логический преобразователь | |
RU2710866C1 (ru) | Ранговый фильтр | |
RU2641454C2 (ru) | Логический преобразователь | |
RU2704735C1 (ru) | Пороговый модуль | |
RU2702968C1 (ru) | Ранговый фильтр | |
RU2446462C1 (ru) | Аналоговый процессор | |
RU2677371C1 (ru) | Устройство сравнения двоичных чисел | |
RU2284650C1 (ru) | Ранговый фильтр | |
RU2621376C1 (ru) | Логический модуль | |
RU2629450C1 (ru) | Ранговый фильтр | |
RU2549151C1 (ru) | Логический преобразователь | |
RU2230360C1 (ru) | Ранговый фильтр | |
RU2676886C1 (ru) | Ранговый фильтр | |
RU2620199C1 (ru) | Ранговый фильтр | |
RU2676422C1 (ru) | Аналоговый процессор | |
RU2714216C1 (ru) | Пороговый модуль |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20191123 |