RU2488959C1 - Преобразователь входного напряжения в длительность импульсов - Google Patents

Преобразователь входного напряжения в длительность импульсов Download PDF

Info

Publication number
RU2488959C1
RU2488959C1 RU2012136478/08A RU2012136478A RU2488959C1 RU 2488959 C1 RU2488959 C1 RU 2488959C1 RU 2012136478/08 A RU2012136478/08 A RU 2012136478/08A RU 2012136478 A RU2012136478 A RU 2012136478A RU 2488959 C1 RU2488959 C1 RU 2488959C1
Authority
RU
Russia
Prior art keywords
input
voltage
multiplexer
output
relay element
Prior art date
Application number
RU2012136478/08A
Other languages
English (en)
Inventor
Сергей Георгиевич Крутчинский
Евгений Андреевич Жебрун
Николай Николаевич Прокопенко
Максим Викторович Шакурский
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС")
Priority to RU2012136478/08A priority Critical patent/RU2488959C1/ru
Application granted granted Critical
Publication of RU2488959C1 publication Critical patent/RU2488959C1/ru

Links

Images

Abstract

Изобретение относится к информационно-измерительной технике, в частности к преобразователям напряжения в длительность импульсов. Технический результат - повышение точности преобразования входного напряжения интегрального преобразователя (ИП) в длительность импульсов. Он достигается тем, что предложен преобразователь входного напряжения в длительность импульсов, содержащий первый источник положительного входного напряжения и последовательно соединенные интегратор и релейный элемент, при этом в схему введен мультиплексор первого источника положительного входного напряжения и второго дополнительного источника отрицательного входного напряжения, связанных с соответствующими первым и вторым входами мультиплексора, аналоговый выход которого соединен с входом интегратора, а цифровой вход управления коммутацией первого и второго источников входных напряжений мультиплексора связан с выходом релейного элемента и цифровым выходом устройства, причем релейный элемент выполнен на основе дополнительного операционного усилителя, инвертирующий вход которого соединен с источником опорного напряжения, а неинвертирующий вход - через первый вспомогательный резистор соединен с входом релейного элемента, а также через второй вспомогательный резистор связан с выходом релейного элемента. 1 з.п. ф-лы, 11 ил.

Description

Изобретение относится к информационно-измерительной технике, в частности к преобразователям напряжения в длительность импульсов, и может быть использовано в информационно-измерительной аппаратуре, в аналого-цифровых преобразователях и т.п.
Известны интегральные преобразователи (ИП) непрерывного сигнала в длительность импульсов (частоту) [1-2].
Наиболее близким по технической сущности является ИП, который приведен в патенте RU №21 94999. Он содержит первый 1 источник положительного входного напряжения и последовательно соединенные интегратор 2 и релейный элемент 3. Погрешность преобразования напряжения известного ИП в период колебаний определяется качеством релейного элемента 3. Его интегральное исполнение для высокой точности (погрешность менее 0,1%) оказывается либо затруднительно, либо невозможно.
Основная задача предполагаемого изобретения состоит в повышении точности преобразования входного напряжения ИП в длительность импульсов. Кроме этого в предлагаемой схеме ИП реализуется преобразование в период как положительных e 1 ( + )
Figure 00000001
, так и отрицательных e 2 ( )
Figure 00000002
входных напряжений, что значительно расширяет его функциональные возможности в структуре измерительных систем с коррекцией погрешностей АЦП-преобразования.
Поставленная задача достигается тем, что в преобразователе входного напряжения в длительность импульсов фиг.1, содержащем первый 1 источник положительного входного напряжения и последовательно соединенные интегратор 2 и релейный элемент 3, предусмотрены новые элементы и связи - в схему введен мультиплексор 4 первого 1 источника положительного входного напряжения и второго 5 дополнительного источника отрицательного входного напряжения, связанных с соответствующими первым 6 и вторым 7 входами мультиплексора 4, аналоговый выход 8 которого соединен со входом 9 интегратора 2, а цифровой вход 10 управления коммутацией первого 1 и второго 5 источников входных напряжений мультиплексора 4 связан с выходом 11 релейного элемента 3 и цифровым выходом 12 устройства, причем релейный элемент 3 выполнен на основе дополнительного операционного усилителя 13, инвертирующий вход которого соединен с источником опорного напряжения 14, а неинвертирующий вход - через первый 15 вспомогательный резистор соединен со входом 16 релейного элемента 3, а также через второй 17 вспомогательный резистор связан выходом 11 релейного элемента 3.
Схема преобразователя-прототипа показана на чертеже фиг.1. На чертеже фиг.2 представлена схема заявляемого устройства в соответствии с П.1 формулы изобретения.
На чертеже фиг.3 показаны базовые временные диаграммы работы преобразователя входного напряжения в длительность импульсов фиг.2.
На чертеже фиг.4 показана временная диаграмма работы преобразователя входного напряжения фиг.2 в длительность импульсов при подаче на вход 1 переменного напряжения со смещением статического уровня, где сверху вниз показаны входное положительное напряжение 1 ( e 1 ( + ) )
Figure 00000003
, входное отрицательное напряжение второго дополнительного источника отрицательного напряжения 5 ( e 2 ( ) )
Figure 00000004
, выходное напряжение мультиплексора 4 (us(t)), выходное напряжение релейного элемента 3 (uк(t)), входное дифференциальное напряжение операционного усилителя 13 (u+(t)-e0), выходное напряжение интегратора 2 (uu(t)).
На чертеже фиг.5 приведена схема мультиплексора 4 в соответствии с П.2 формулы изобретения. Схема использовалась для исследований в среде компьютерного моделирования Cadence на моделях SiGe интегральных транзисторов.
На чертеже фиг.6 приведен пример реализации базовых функциональных узлов заявляемого преобразователя на биполярных транзисторах.
На чертеже фиг.7 приведен вариант построения мультиплексора 4 на КМОП-транзистораах.
Схема релейного элемента 4 на КМОП-транзисторах показана на чертеже фиг.8.
Вариант практической реализации интегратора 2 приведен на чертеже фиг.9.
Схема соединения функциональных узлов преобразователя фиг.2 для моделирования показана на чертеже фиг.10.
В таблице 1 (фиг.11) приведены результаты моделирования преобразователя фиг.10 при разных уровнях входных сигналов e 1 ( + )
Figure 00000005
, e 2 ( )
Figure 00000006
.
В преобразователе напряжения в длительность импульсов фиг.2, содержащем первый 1 источник положительного входного напряжения и последовательно соединенные интегратор 2 и релейный элемент 3, введен мультиплексор 4 первого 1 источника положительного входного напряжения и второго 5 дополнительного источника отрицательного входного напряжения, связанных с соответствующими первым 6 и вторым 7 входами мультиплексора 4, аналоговый выход 8 которого соединен со входом 9 интегратора 2, а цифровой вход 10 управления коммутацией первого 1 и второго 5 источников входных напряжений мультиплексора 4 связан с выходом 11 релейного элемента 3 и цифровым выходом 12 устройства, причем релейный элемент 3 выполнен на основе дополнительного операционного усилителя 13, инвертирующий вход которого соединен с источником опорного напряжения 14, а неинвертирующий вход - через первый 15 вспомогательный резистор соединен со входом 16 релейного элемента 3, а также через второй 17 вспомогательный резистор связан выходом 11 релейного элемента 3.
Кроме этого, на чертеже фиг.5, в соответствии с П.2 формулы изобретения мультиплексор 4 содержит первый 18 и второй 19 дифференциальные каскады соответствующие противофазные токовые выходы которых 20 и 21, а также 22 и 23 соединены с соответствующими первым 24 и вторым 25 противофазными входами выходного дифференциального буферного каскада 26, первый 27 вход первого 18 дифференциального каскада соединен с первым 6 входом мультиплексора 4, первый 28 вход второго 19 дифференциального каскада соединен со вторым 7 входом мультиплексора 4, первый 28 вход второго 19 дифференциального каскада соединен со вторым 7 входом мультиплексора 4, вторые 29 и 30 входы первого 18 и второго 19 дифференциальных каскадов связаны с выходом 8 мультиплексора 4 и входом дифференциального буферного усилителя 26, причем цифровой вход 10 управления коммутацией первого 1 и второго 5 источников входных напряжений мультиплексора 4 подключен ко входу согласующего цифро-аналогового каскада 31, противофазные токовые выходы которого 32, 33 соединены с соответствующими противофазными входами 34, 35 выключения первого 18 и второго 19 дифференциальных каскадов.
Интегратор 2, показанный на чертежах фиг.2 и фиг.6, содержит резистор 36, конденсатор 37, операционный усилитель 38 и дополнительный резистор 39 (фиг.4).
Рассмотрим работу предлагаемой схемы ИП фиг.2 с мультиплексором фиг.5.
Интервал запуска схемы при нулевых начальных условиях интегратора 2 формирует напряжение интегратора 2, необходимое для последующего измерения входных величин ( e 1 ( + )
Figure 00000005
, e 2 ( )
Figure 00000006
). Под действием источника напряжения 14 и нулевого напряжения на входе 16 релейного элемента 3 разность напряжений на входах операционного усилителя 13 (входное дифференциальное напряжение (u+(t)-e0)) отрицательна, таким образом, релейный элемент 3 вырабатывает на своем выходе 11 постоянное отрицательное напряжение - логический ноль (U-), которое через делитель, образованный резисторами 17 и 15, суммируется с напряжением на входе 16 релейного элемента 3. В результате интегрирования выходного напряжения 8 мультиплексора 4 интегратором 2 на входе 16 релейного элемента 3 образуется напряжение. В момент запуска схемы согласующий цифро-аналоговый каскад 31 в результате подачи на его вход 10 логического нуля (постоянного отрицательного напряжения на выходе 11 релейного элемента 3) вырабатывает на своем выходе 33 ток ( I y 2 ¯ )
Figure 00000007
, необходимый для перевода в активный режим (включения) второго 19 дифференциального каскада мультиплексора 4, а первый 18 дифференциальный каскад мультиплексора 4 переходит в режим отсечки отсутствием тока на выходе 32. Мультиплексор 4 на своем выходе 8 повторяет напряжение, поданное на вход дифференциального каскада, который находится в активном режиме (на интервале запуска схемы - дифференциальный каскад 19, вход 7). Таким образом, согласующий цифро-аналоговый каскад 31 включает вход 7 мультиплексора 4 (S=1), подключая к входу 9 интегратора 2 второй 19 дифференциальный каскад мультиплексора 4 со вторым 5 дополнительным источником отрицательного входного напряжения ( e 2 ( ) )
Figure 00000008
. Это приводит к тому, что напряжение на входе 16 релейного элемента за счет заряда конденсатора 37 интегратора 2 увеличивается, и при равенстве напряжения на неинвертирующем входе операционного усилителя 13 (u+(t)) и напряжения на его инвертирующем входе (e0) (t=t0) происходит изменение напряжения на выходе 11 релейного элемента 3 с отрицательного на положительное до уровня логической единицы (U+).
После переключения релейного элемента 3, на его выходе 11 вырабатывается постоянное положительное напряжение (U+). Согласующий цифро-аналоговый каскад 31 в результате подачи на его вход 10 логической единицы (постоянного положительного напряжения на выходе 11 релейного элемента) вырабатывает на своем выходе 32 ток (Iy1), необходимый для перевода в активный режим (включения) первого 18 дифференциального каскада мультиплексора 4, а второй 19 дифференциальный каскад мультиплексора 4 переводит в режим отсечки отсутствием тока па выходе 33. Таким образом, согласующий цифро-аналоговый каскад 31 включает вход 6 мультиплексора 4 (S=0), подключая ко входу 9 интегратора 2 первый 18 дифференциальный каскад мультиплексора 4 с первым 1 источником положительного входного напряжения ( e 1 ( + ) )
Figure 00000009
. Это приводит к тому, что напряжение на входе 16 релейного элемента за счет разряда конденсатора интегратора 2 уменьшается, и при равенстве напряжения на неинвертирующем входе операционного усилителя 13 (u+(t)) и напряжения на его инвертирующем входе (e0) (t=t1) происходит изменение напряжения на выходе 11 релейного элемента 3 с положительного на отрицательное до уровня логического нуля (U-). Таким образом, осуществляется преобразование положительного напряжения 1 ( e 1 ( + ) )
Figure 00000010
на входе 6 мультиплексора 4 в длительность положительного импульса на выходе 11 релейного элемента 3 ( T и ( + ) )
Figure 00000011
. Одновременно с этим на этапе положительного импульса происходит формирование на интеграторе 2 напряжения (начального условия), необходимого для измерения отрицательного входного напряжения ( e 2 ( ) )
Figure 00000012
.
После второго переключения релейный элемент 3 и мультиплексор 4 переходят в режимы аналогичные интервалу запуска схемы (S=1). Происходит преобразование подключенного к интегратору 2 входного отрицательного напряжения 5 ( e 2 ( ) )
Figure 00000013
на входе 7 мультиплексора в длительность отрицательного импульса ( T п ( ) )
Figure 00000014
. При этом напряжение второго 5 дополнительного источника отрицательного входного напряжения через выход 8 мультиплексора 4 увеличивает напряжение интегратора 2 до выполнения условия равенства напряжения на неинвертирующем входе операционного усилителя 13 (u+(t)) и напряжения на его инвертирующем входе (e0) (t=t2) которое формирует на выходе релейного элемента 3 напряжение логической единицы (U+) и, следовательно, переводит схему в описанный выше режим измерения положительного напряжения 1. При этом напряжение на выходе интегратора 2 соответствует начальным условиям измерения входного положительного напряжения ( e 1 ( + ) )
Figure 00000015
.
Указанные выше процессы (исключая интервал запуска схемы) периодически повторяются, обеспечивая поочередное измерение как положительного входного напряжения 1 ( e 1 ( + ) )
Figure 00000016
, так и отрицательного входного напряжения 5 ( e 2 ( ) )
Figure 00000017
.
Покажем аналитически, что указанные выше свойства преобразователя реализуются в заявляемой схеме фиг.2.
Действительно, используя методы анализа электронных схем можно показать, что для предлагаемого преобразователя (фиг.2) справедливы следующие соотношения:
1. Время запуска схемы (S=1) в силу пренебрежимо низкого влияния e 1 ( + )
Figure 00000005
на выходное напряжение 8 мультиплексора 4 (промежуток {0, t0}) находится из условия переключения релейного элемента 3:
e 2 ( ) t 0 τ R 1 R 1 + R 2 U R 2 R 1 + R 2 = e 0 , ( 1 )
Figure 00000018
где R1 - сопротивление резистора 17, R2 - сопротивление резистора 15, τ - постоянная времени интегратора 2, U- - отрицательное выходное напряжение релейного элемента 3, е0 - напряжение опорного источника 14, e 2 ( )
Figure 00000006
- входное отрицательное напряжение 5.
Тогда время запуска схемы определяется формулой
t 0 = τ ( e 0 e 2 ( ) ( 1 + k ) + U e 2 ( ) k ) ; ( 2 )
Figure 00000019
где (k=R2/R1) - коэффициент пропорциональности.
Таким образом, начальные условия формирования положительного напряжения импульса (этап преобразования e 1 ( + ) > 0
Figure 00000020
в длительность импульса):
u u ( t 0 ) = e 0 ( 1 + k ) + U k ; ( 3 )
Figure 00000021
2. Время положительного импульса T и ( + )
Figure 00000022
(S=0) в силу пренебрежимо низкого влияния e 2 ( )
Figure 00000006
на выходное напряжение 8 мультиплексора 4 (промежуток {t0,t1}). Находится из условия переключения релейного элемента 3:
( e 1 ( + ) ( t 1 t 0 ) τ + u u ( t 0 ) ) R 1 R 1 + R 2 + U + R 2 R 1 + R 2 = e 0 , ( 4 )
Figure 00000023
где U+ - положительное выходное напряжения релейного элемента 3, e 1 ( + )
Figure 00000005
- входное положительное напряжение 1.
Длительность положительного импульса определяется из соотношения:
t 1 t 0 = τ e 1 ( + ) ( e 0 ( 1 + k ) + u u ( t 0 ) + U + k ) . ( 5 )
Figure 00000024
Таким образом,
T и ( + ) = ϕ 1 ( e 1 ( + ) ) = t 1 t 0 = τ k U + U + e 1 ( + ) . ( 6 )
Figure 00000025
Выходное напряжение интегратора 2 при этом определяет начальные условия формирования отрицательного импульса схемы:
u u ( t 1 ) = e 0 ( 1 + k ) U + k . ( 7 )
Figure 00000026
3. Время отрицательного импульса T п ( )
Figure 00000027
(S=1) в силу пренебрежимо низкого влияния e 1 ( + )
Figure 00000005
на выходное напряжение 8 мультиплексора 4 (время паузы, промежуток {t1, t2}) определяет условия переключения релейного элемента 3:
( e 2 ( ) t 2 t 1 τ + u u ( t 1 ) ) R 1 R 1 + R 2 U R 2 R 1 + R 2 = e 0 , ( 8 )
Figure 00000028
t 2 t 1 = τ e 2 ( ) ( e 0 ( 1 + k ) u u ( t 1 ) + U k ) . ( 9 )
Figure 00000029
Таким образом,
T п ( ) = φ 2 ( e 2 ( ) ) = t 2 t 1 = τ k U + U + e 2 ( ) . ( 10 )
Figure 00000030
Выходное напряжение интегратора 2 uu(t2) совпадает с соотношением (3). Таким образом, обеспечивается восстановление начальных условий, необходимых для измерения e 2 ( )
Figure 00000006
.
Принципиальные схемы узлов преобразователя напряжения в период колебаний на базе компонентов технологического процесса SGB25VD приведены на фиг.7-9. Схема соединения узлов преобразователя фиг.2 для моделирования показана на чертеже фиг.10. Результаты моделирования схемы показаны на фиг.4 и сведены в табл.1 (фиг.11) и показывают ее высокие метрологические свойства в силу того, что основная погрешность преобразования ( δ т п δ т и 0,5 % )
Figure 00000031
имеет системный характер.
Таким образом, заявляемое схемотехническое решение характеризуется высокой точностью преобразования входных положительных и отрицательных величин в частоту импульсов, высоким быстродействием при переключении входов и низким гистерезисом.
БИБЛИОГРАФИЧЕСКИЙ СПИСОК
1. Патент RU 2009613
2. Патент RU 2199758
3. Ав. свид. СССР №921080
4. Патент RU 2138826
5. Патент RU 2007029
6. Ав. свид. СССР №1441479
7. Ав. свид. СССР №16443 82
8. Патент на полезную модель RU 89259
9. Патент RU 2325664 C2
10. Патент RU 2194999
11. Патент SU 308506 A1
12. Патент RU 2208796
13. Патент RU 365037
14. Патент JP 63133071 A
15. Патент FR 2506463 A
16. Патент US 4931921 А
17. Патент SU 1397843 А
18. Патент RU 2160960
19. Патент GB 2082780 А

Claims (2)

1. Преобразователь входного напряжения в длительность импульсов, содержащий первый (1) источник положительного входного напряжения и последовательно соединенные интегратор (2) и релейный элемент (3), отличающийся тем, что в схему введен мультиплексор (4) первого (1) источника положительного входного напряжения и второго (5) дополнительного источника отрицательного входного напряжения, связанных с соответствующими первым (6) и вторым (7) входами мультиплексора (4), аналоговый выход (8) которого соединен со входом (9) интегратора (2), а цифровой вход (10) управления коммутацией первого (1) и второго (5) источников входных напряжений мультиплексора (4) связан с выходом (11) релейного элемента (3) и цифровым выходом (12) устройства, причем релейный элемент (3) выполнен на основе дополнительного операционного усилителя (13), инвертирующий вход которого соединен с источником опорного напряжения (14), а неинвертирующий вход через первый (15) вспомогательный резистор соединен со входом (16) релейного элемента (3), а также через второй (17) вспомогательный резистор связан с выходом (11) релейного элемента (3).
2. Преобразователь входного напряжения в длительность импульсов по п.1, отличающийся тем, что мультиплексор (4) содержит первый (18) и второй (19) дифференциальные каскады, соответствующие противофазные токовые выходы которых (20) и (21), а также (22) и (23) соединены с соответствующими первым (24) и вторым (25) противофазными входами выходного дифференциального буферного каскада (26), первый (27) вход первого (18) дифференциального каскада соединен с первым (6) входом мультиплексора (4), первый (28) вход второго (19) дифференциального каскада соединен со вторым (7) входом мультиплексора (4), первый (28) вход второго (19) дифференциального каскада соединен со вторым (7) входом мультиплексора (4), вторые (29) и (30) входы первого (18) и второго (19) дифференциальных каскадов связаны с выходом (8) мультиплексора (4) и входом дифференциального буферного усилителя (26), причем цифровой вход (10) управления коммутацией первого (1) и второго (5) источников входных напряжений мультиплексора (4) подключен ко входу согласующего цифроаналогового каскада (31), противофазные токовые выходы которого (32), (33) соединены с соответствующими противофазными входами (34), (35) выключения первого (18) и второго (19) дифференциальных каскадов.
RU2012136478/08A 2012-08-24 2012-08-24 Преобразователь входного напряжения в длительность импульсов RU2488959C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012136478/08A RU2488959C1 (ru) 2012-08-24 2012-08-24 Преобразователь входного напряжения в длительность импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012136478/08A RU2488959C1 (ru) 2012-08-24 2012-08-24 Преобразователь входного напряжения в длительность импульсов

Publications (1)

Publication Number Publication Date
RU2488959C1 true RU2488959C1 (ru) 2013-07-27

Family

ID=49155779

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012136478/08A RU2488959C1 (ru) 2012-08-24 2012-08-24 Преобразователь входного напряжения в длительность импульсов

Country Status (1)

Country Link
RU (1) RU2488959C1 (ru)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2179320C2 (ru) * 1999-10-26 2002-02-10 Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" им. С.П. Королева" Интегральный преобразователь
RU2194999C1 (ru) * 2001-07-12 2002-12-20 Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" им. С.П.Королева" Интегральный преобразователь
RU2325664C2 (ru) * 2006-02-28 2008-05-27 Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева" Интегральный частотно-импульсный преобразователь
US7808412B2 (en) * 2008-02-21 2010-10-05 Seiko Epson Corporation Integrated circuit device and electronic instrument

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2179320C2 (ru) * 1999-10-26 2002-02-10 Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" им. С.П. Королева" Интегральный преобразователь
RU2194999C1 (ru) * 2001-07-12 2002-12-20 Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" им. С.П.Королева" Интегральный преобразователь
RU2325664C2 (ru) * 2006-02-28 2008-05-27 Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева" Интегральный частотно-импульсный преобразователь
US7808412B2 (en) * 2008-02-21 2010-10-05 Seiko Epson Corporation Integrated circuit device and electronic instrument

Similar Documents

Publication Publication Date Title
WO2016209803A4 (en) Multi-touch sensor and electrostatic pen digitizing system utilizing simultaneous functions for improved performance
Mohan et al. A novel dual-slope resistance-to-digital converter
US10551469B2 (en) Calibration of inverting amplifier based impedance analyzers
CN103441764B (zh) 一种电流频率转换电路
CN102064802A (zh) 一种基于直接数字频率合成技术的低功耗低失真信号发生器
Marx et al. An automatic MEMS gyroscope mode matching circuit based on noise observation
JP2015080158A (ja) 半導体装置及び電子制御装置
Ding et al. A switch-bridge-based readout circuit for differential capacitance measurement in MEMS resonators
EP3404422A1 (en) Excitation circuit for a capacitive transducer, system including such an excitation circuit and method for measuring acceleration with such a system
RU2488959C1 (ru) Преобразователь входного напряжения в длительность импульсов
JP5675299B2 (ja) パルス長計測回路
WO2010086348A3 (en) Method and system for measuring a time constant of an integrated circuit, and integrated circuit provided with such a system
Liu et al. Limitations of a relaxation oscillator in capacitance measurements
Napolitano et al. A novel sample-and-hold-based time-to-digital converter architecture
JP2011040985A (ja) Ad変換器
RU2308727C1 (ru) Устройство для измерения электрической емкости
RU2589771C1 (ru) Измерительный преобразователь емкость-напряжение
CN106130560B (zh) 应用于具有dac功能的西格玛德尔塔模数转化电路的积分器
JPS62165281A (ja) 積分回路
RU2523939C1 (ru) Способ и устройство двухтактного интегрирования с компенсацией погрешностей
RU2602351C1 (ru) Преобразователь напряжения в частоту импульсов
JP3843232B2 (ja) デルタシグマ変換器のオフセット補正装置及び電力量計
JP2021523360A (ja) センサ配置およびセンサ測定の方法
RU2457617C1 (ru) Способ интегрирующего аналого-цифрового преобразования напряжения
JP2012112873A (ja) 周波数計測回路

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20140825