RU2412532C1 - Дифференциальный операционный усилитель - Google Patents

Дифференциальный операционный усилитель Download PDF

Info

Publication number
RU2412532C1
RU2412532C1 RU2009132426/09A RU2009132426A RU2412532C1 RU 2412532 C1 RU2412532 C1 RU 2412532C1 RU 2009132426/09 A RU2009132426/09 A RU 2009132426/09A RU 2009132426 A RU2009132426 A RU 2009132426A RU 2412532 C1 RU2412532 C1 RU 2412532C1
Authority
RU
Russia
Prior art keywords
collector
current
base
output
output transistor
Prior art date
Application number
RU2009132426/09A
Other languages
English (en)
Inventor
Николай Николаевич Прокопенко (RU)
Николай Николаевич Прокопенко
Даниил Николаевич Конев (RU)
Даниил Николаевич Конев
Сергей Анатольевич Морозов (RU)
Сергей Анатольевич Морозов
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") filed Critical Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority to RU2009132426/09A priority Critical patent/RU2412532C1/ru
Application granted granted Critical
Publication of RU2412532C1 publication Critical patent/RU2412532C1/ru

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, в компараторах и прецизионных решающих усилителях с малыми значениями эдс смещения нуля). Технический результат: уменьшение абсолютного значения Uсм и его температурного дрейфа. Дифференциальный операционный усилитель содержит входной дифференциальный каскад (ДК) (1) с первым (2) и вторым (3) токовыми выходами, первый выходной транзистор (Т) (4), коллектор и база которого соединены с базой второго (5) выходного Т, третий выходной Т (6), база которого соединена с коллектором второго Т (5) и первым токовым выходом (2) входного ДК (1), первый токостабилизирующий двухполюсник (ТД) (7), буферный усилитель (8), вход которого соединен с коллектором третьего Т (6) и вторым ТД (9), причем эмиттеры первого Т (4), второго Т (5), третьего Т (6) связаны с шиной (10) источника питания. В схему введен первый дополнительный Т (11), коллектор которого соединен с коллектором первого Т (4), эмиттер связан с первым ТД (7), а база подключена к цепи смещения потенциалов (12). 2 з.п. ф-лы, 5 ил.

Description

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, в компараторах и прецизионных решающих усилителях с малыми значениями эдс смещения нуля).
В современной радиоэлектронной аппаратуре находят применение дифференциальные операционные усилители (ОУ) с существенными различными параметрами.
Особое место занимают дифференциальные операционные усилители (ОУ) с неуправляемой активной нагрузкой. Такие ОУ используются в быстродействующих и СВЧ-устройствах, имеют одноканальную структуру входного каскада и характеризуются меньшими фазовыми искажениями сигнала на высоких частотах. Предлагаемое изобретение относится к классу ОУ на базе несимметричных входных каскадов [1-11], которые до сих пор находили применение только в устройствах с низкими требованиями к стабильности нулевого уровня.
Наиболее близким по сущности к заявляемому техническому решению является классическая схема ОУ фиг.1, представленная в патенте США №4415868, которая также присутствует в большом числе других патентов и монографий, например, [1-11], имеющих в качестве цепи нагрузки входных транзисторов управляемые токовые зеркала или неуправляемые токостабилизирующие двухполюсники.
Существенный недостаток известного ОУ фиг.1 состоит в том, что он имеет повышенное значение систематической составляющей напряжения смещения нуля (Uсм), зависящей от свойств его архитектуры.
Основная задача предлагаемого изобретения состоит в уменьшении абсолютного значения Uсм и его температурного дрейфа.
Поставленная задача достигается тем, что в дифференциальном операционном усилителе фиг.1, содержащем входной дифференциальный каскад 1 с первым 2 и вторым 3 токовыми выходами, первый выходной транзистор 4, коллектор и база которого соединены с базой второго 5 выходного транзистора, третий выходной транзистор 6, база которого соединена с коллектором второго 5 выходного транзистора и первым токовым выходом 2 входного дифференциального каскада 1, первый токостабилизирующий двухполюсник 7, буферный усилитель 8, вход которого соединен с коллектором третьего 6 выходного транзистора и вторым 9 токостабилизирующим двухполюсником, причем эмиттеры первого 4, второго 5, третьего 6 выходных транзисторов связаны с шиной 10 источника питания, предусмотрены новые элементы и связи - в схему введен первый дополнительный транзистор 11, коллектор которого соединен с коллектором первого 4 выходного транзистора, эмиттер связан с первым 7 токостабилизирующим двухполюсником, а база подключена к цепи смещения потенциалов 12.
Схема усилителя-прототипа показана на чертеже фиг.1. На чертеже фиг.2 представлена схема заявляемого устройства в соответствии с п.1, п.2 и п.3 формулы изобретения.
На чертеже фиг.3 и фиг.4 показаны схемы дифференциального ОУ-прототипа (фиг.3) и заявляемого ОУ (фиг.4) в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар».
На чертеже фиг.5 приведены температурные зависимости напряжения смещения нуля сравниваемых схем фиг.3 и фиг.4.
Дифференциальный операционный усилитель фиг.2 содержит входной дифференциальный каскад 1 с первым 2 и вторым 3 токовыми выходами, первый выходной транзистор 4, коллектор и база которого соединены с базой второго 5 выходного транзистора, третий выходной транзистор 6, база которого соединена с коллектором второго 5 выходного транзистора и первым токовым выходом 2 входного дифференциального каскада 1, первый токостабилизирующий двухполюсник 7, буферный усилитель 8, вход которого соединен с коллектором третьего 6 выходного транзистора и вторым 9 токостабилизирующим двухполюсником, причем эмиттеры первого 4, второго 5, третьего 6 выходных транзисторов связаны с шиной 10 источника питания. В схему введен первый дополнительный транзистор 11, коллектор которого соединен с коллектором первого 4 выходного транзистора, эмиттер связан с первым 7 токостабилизирующим двухполюсником, а база подключена к цепи смещения потенциалов 12. Входной дифференциальный каскад 1 реализован на транзисторах 13, 14 и двухполюснике 15.
В схеме фиг.2, в соответствии с п.2 формулы изобретения, в схему также введен транзистор терморадиационной компенсации 16, эмиттер и база которого связаны цепью смещения потенциалов 12, а коллектор соединен с коллектором второго 5 выходного транзистора.
Кроме этого, на чертеже фиг.2, в соответствии с п.3 формулы изобретения, второй 3 токовый выход входного дифференциального каскада 1 связан с шиной источника питания 10 через дополнительный р-n переход 17.
Рассмотрим факторы, определяющие систематическую составляющую напряжения смещения нуля Uсм в схеме фиг.2, т.е. зависящие от схемотехники ОУ.
Если токи двухполюсников 15 и 9 равны величине 2I0, а I7=I0, то токи коллекторов транзисторов схемы:
Figure 00000001
Figure 00000002
Figure 00000003
Figure 00000004
Figure 00000005
Figure 00000006
где Iб.р=Iэ.ii - ток базы n-p-n (Iб.р) или p-n-р (Iб.n) транзисторов при эмиттерном токе Iэ.i=I0;
βi - коэффициент усиления по току базы транзисторов.
Учитывая, что транзистор 16 закрыт, находим, что разность токов в узле «А» при его коротком замыкании на эквипотенциальную общую шину
Figure 00000007
где Iб.6=2Iб.n - ток базы p-n-р транзистора 6.
Таким образом, в заявляемом устройстве при выполнении условия (7) уменьшается систематическая составляющая Uсм, обусловленная конечной величиной β транзисторов и его радиационной (или температурной) зависимостью. Как следствие, это уменьшает Uсм, так как разностный ток Iр в узле «А» создает Uсм, зависящее от крутизны S преобразования входного дифференциального напряжения uвх в выходной ток узла «А»:
Figure 00000008
где rэ13=rэ14 - сопротивления эмиттерных переходов входных транзисторов 13 и 14 входного дифференциального каскада 1.
Поэтому для схемы фиг.2
Figure 00000009
где φт=26 мВ - температурный потенциал.
В ОУ-прототипе Iр≠0, поэтому здесь систематическая составляющая Uсм получается как минимум на порядок больше (Uсм=-1,14 мВ), чем в заявляемой схеме (Uсм=5,6 мкВ).
Компьютерное моделирование схем фиг.3 и фиг.4 подтверждает (фиг.5) данные теоретические выводы.
Несмотря на существенное уменьшение β транзисторов вследствие радиационных воздействий предлагаемый ОУ имеет меньшее напряжение смещения нуля, чем ОУ-прототип.
Таким образом, заявляемое устройство обладает существенными преимуществами в сравнении с прототипом по величине статической ошибки усиления сигналов постоянного тока.
Библиографический список
1. Патент США №4415868, fig.3.
2. Патент ФРГ №2928841, fig.3.
3. Патент Японии JP 54-34589, кл. 98 (5) А014.
4. Патент Японии JP 154-10221, кл. H03F 3/45.
5. Патент Японии JP 54-102949, кл. 98 (5) А21.
6. Патент США №4366442, fig.2.
7. Патент США №6426678.
8. Патентная заявка США 2007/0152753, fig.5c.
9. Патент США №6531920, fig.4.
10. Патент США №4262261.
11. Ежков Ю.А. Справочник по схемотехнике усилителей. - 2-е изд., перераб. - М.: ИП РадиоСофт, 2002. - 272 с. - Рис.9.3 (стр.235).

Claims (3)

1. Дифференциальный операционный усилитель, содержащий входной дифференциальный каскад (1) с первым (2) и вторым (3) токовыми выходами, первый выходной транзистор (4), коллектор и база которого соединены с базой второго (5) выходного транзистора, третий выходной транзистор (6), база которого соединена с коллектором второго (5) выходного транзистора и первым токовым выходом (2) входного дифференциального каскада (1), первый токостабилизирующий двухполюсник (7), буферный усилитель (8), вход которого соединен с коллектором третьего (6) выходного транзистора и вторым (9) токостабилизирующим двухполюсником, причем эмиттеры первого (4), второго (5), третьего (6) выходных транзисторов связаны с шиной (10) источника питания, отличающийся тем, что в схему введен первый дополнительный транзистор (11), коллектор которого соединен с коллектором первого (4) выходного транзистора, эмиттер связан с первым (7) токостабилизирующим двухполюсником, а база подключена к цепи смещения потенциалов (12).
2. Устройство по п.1, отличающееся тем, что в схему введен транзистор терморадиационной компенсации (16), эмиттер и база которого связаны цепью смещения потенциалов (12), а коллектор соединен с коллектором второго (5) выходного транзистора.
3. Устройство по п.1, отличающееся тем, что второй (3) токовый выход входного дифференциального каскада (1) связан с шиной источника питания (10) через дополнительный р-n переход (17).
RU2009132426/09A 2009-08-27 2009-08-27 Дифференциальный операционный усилитель RU2412532C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2009132426/09A RU2412532C1 (ru) 2009-08-27 2009-08-27 Дифференциальный операционный усилитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2009132426/09A RU2412532C1 (ru) 2009-08-27 2009-08-27 Дифференциальный операционный усилитель

Publications (1)

Publication Number Publication Date
RU2412532C1 true RU2412532C1 (ru) 2011-02-20

Family

ID=46310202

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2009132426/09A RU2412532C1 (ru) 2009-08-27 2009-08-27 Дифференциальный операционный усилитель

Country Status (1)

Country Link
RU (1) RU2412532C1 (ru)

Similar Documents

Publication Publication Date Title
RU2412535C1 (ru) Дифференциальный операционный усилитель
RU2416155C1 (ru) Дифференциальный операционный усилитель
RU2390916C1 (ru) Прецизионный операционный усилитель
RU2412532C1 (ru) Дифференциальный операционный усилитель
RU2416152C1 (ru) Дифференциальный операционный усилитель
RU2416149C1 (ru) Дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2412540C1 (ru) Дифференциальный операционный усилитель
RU2412537C1 (ru) Дифференциальный операционный усилитель
RU2411637C1 (ru) Прецизионный операционный усилитель с малым напряжением смещения нуля
RU2412533C1 (ru) Дифференциальный операционный усилитель
RU2412538C1 (ru) Дифференциальный операционный усилитель
RU2416153C1 (ru) Дифференциальный операционный усилитель
RU2412539C1 (ru) Дифференциальный операционный усилитель
RU2416151C1 (ru) Дифференциальный операционный усилитель
RU2412530C1 (ru) Комплементарный дифференциальный усилитель
RU2411636C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2416154C1 (ru) Двухкаскадный дифференциальный усилитель с малым напряжением питания
RU2400925C1 (ru) Дифференциальный операционный усилитель
RU2419198C1 (ru) Прецизионный операционный усилитель
RU2414808C1 (ru) Операционный усилитель с малым напряжением смещения нуля
RU2420863C1 (ru) Дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2402154C1 (ru) Дифференциальный усилитель с малым напряжением смещения нуля
RU2412528C1 (ru) Каскодный дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2412534C1 (ru) Дифференциальный операционный усилитель
RU2595926C1 (ru) Биполярно-полевой операционный усилитель

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20130828