RU2416151C1 - Дифференциальный операционный усилитель - Google Patents

Дифференциальный операционный усилитель Download PDF

Info

Publication number
RU2416151C1
RU2416151C1 RU2009133160/09A RU2009133160A RU2416151C1 RU 2416151 C1 RU2416151 C1 RU 2416151C1 RU 2009133160/09 A RU2009133160/09 A RU 2009133160/09A RU 2009133160 A RU2009133160 A RU 2009133160A RU 2416151 C1 RU2416151 C1 RU 2416151C1
Authority
RU
Russia
Prior art keywords
input
transistor
current
output
current mirror
Prior art date
Application number
RU2009133160/09A
Other languages
English (en)
Other versions
RU2009133160A (ru
Inventor
Николай Николаевич Прокопенко (RU)
Николай Николаевич Прокопенко
Сергей Валентинович Глушанин (RU)
Сергей Валентинович Глушанин
Сергей Анатольевич Морозов (RU)
Сергей Анатольевич Морозов
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") filed Critical Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority to RU2009133160/09A priority Critical patent/RU2416151C1/ru
Publication of RU2009133160A publication Critical patent/RU2009133160A/ru
Application granted granted Critical
Publication of RU2416151C1 publication Critical patent/RU2416151C1/ru

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, в компараторах и прецизионных решающих усилителях с малыми значениями э.д.с. смещения нуля). Технический результат: уменьшение абсолютного значения Uсм и его температурного дрейфа. Дифференциальный операционный усилитель содержит входной дифференциальный каскад (ДК) (1) с первым (2) и вторым (3) токовыми выходами, токовое зеркало (4), вход которого соединен с первым (2) токовым выходом входного ДК (1), а выход связан с базой входного транзистора (5) буферного усилителя (БУ) (6), первый (7) вспомогательный транзистор, база которого связана с выходом токового зеркала (4), второй (8) вспомогательный транзистор, первый (9) токостабилизирующий двухполюсник (ТД). Коллектор первого (7) вспомогательного транзистора соединен со входом токового зеркала (4), эмиттер связан с базой второго (8) вспомогательного транзистора, коллектор второго вспомогательного транзистора (8) соединен с выходом токового зеркала (4), а эмиттер связан с первым ТД (9), причем эмиттер входного транзистора (5) БУ (6) подключен ко второму ТД (10), а тип проводимости входного транзистора (5) БУ (6) совпадает с типом проводимости второго (8) вспомогательного транзистора. 3 з.п. ф-лы, 9 ил.

Description

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, в компараторах и прецизионных решающих усилителях с малыми значениями э.д.с. смещения нуля).
В современной радиоэлектронной аппаратуре находят применение дифференциальные операционные усилители (ОУ) с существенными различными параметрами. Особое место занимают ОУ с простейшей двухкаскадной архитектурой, содержащие небольшое число элементов. На их основе выполняются IP-модули систем на кристалле, например, различные классы селективных цепей, где число маломощных усилителей может измеряться десятками единиц. Предлагаемое изобретение относится к данному типу ОУ.
Наиболее близким по сущности к заявляемому техническому решению является классическая схема ОУ, фиг.1, представленная в патенте США №4366442, fig.2, которая в различных модификациях присутствует также в большом числе других патентов и монографий [1-11].
Существенный недостаток известного ОУ, фиг.1, состоит в том, что он имеет повышенное значение систематической составляющей напряжения смещения нуля (Uсм), связанной с несимметрией его архитектуры.
Основная задача предлагаемого изобретения состоит в уменьшении абсолютного значения Uсм и его температурного дрейфа.
Поставленная задача достигается тем, что в дифференциальном операционном усилителе, фиг.1, содержащем входной дифференциальный каскад 1 с первым 2 и вторым 3 токовыми выходами, токовое зеркало 4, вход которого соединен с первым 2 токовым выходом входного дифференциального каскада 1, а выход связан с базой входного транзистора 5 буферного усилителя 6, первый 7 вспомогательный транзистор, база которого связана с выходом токового зеркала 4, второй 8 вспомогательный транзистор, первый 9 токостабилизирующий двухполюсник, предусмотрены новые элементы и связи - коллектор первого 7 вспомогательного транзистора соединен со входом токового зеркала 4, эмиттер связан с базой второго 8 вспомогательного транзистора, коллектор второго вспомогательного транзистора 8 соединен с выходом токового зеркала 4, а эмиттер связан с первым токостабилизирующим 9 двухполюсником, причем эмиттер входного транзистора 5 буферного усилителя 6 подключен ко второму 10 токостабилизирующему двухполюснику, а тип проводимости входного транзистора 5 буферного усилителя 6 совпадает с типом проводимости второго 8 вспомогательного транзистора.
Схема усилителя-прототипа показана на фиг.1. На фиг.2 представлена схема заявляемого устройства в соответствии с п.1 и п.2 формулы изобретения.
На фиг.3 показана схема ОУ в соответствии с п.3 формулы изобретения.
На фиг.4 и фиг.5 показаны схемы дифференциального усилителя - прототипа (фиг.4) и заявляемого ОУ (фиг.5) в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар».
На фиг.6 приведены температурные зависимости напряжения смещения нуля схем фиг.4, фиг.5 при отсутствии в схеме фиг.5 транзистора терморадиационной компенсации 14 (см. фиг.2).
На фиг.7 приведены графики зависимости Uсм от температуры для схем фиг.4 и фиг.5 с транзистором (фиг.5) терморадиационной компенсации 14 (см. фиг.2).
На фиг.8 показана схема фиг.3 в среде компьютерного моделирования Pspice, а на фиг.9 - графики температурной зависимости Uсм схем фиг.4 и фиг.8.
Дифференциальный операционный усилитель фиг.2 содержит входной дифференциальный каскад 1 с первым 2 и вторым 3 токовыми выходами, токовое зеркало 4, вход которого соединен с первым 2 токовым выходом входного дифференциального каскада 1, а выход связан с базой входного транзистора 5 буферного усилителя 6, первый 7 вспомогательный транзистор, база которого связана с выходом токового зеркала 4, второй 8 вспомогательный транзистор, первый 9 токостабилизирующий двухполюсник. Коллектор первого 7 вспомогательного транзистора соединен со входом токового зеркала 4, эмиттер связан с базой второго 8 вспомогательного транзистора, коллектор второго вспомогательного транзистора 8 соединен с выходом токового зеркала 4, а эмиттер связан с первым токостабилизирующим 9 двухполюсником, причем эмиттер входного транзистора 5 буферного усилителя 6 подключен ко второму 10 токостабилизирующему двухполюснику, а тип проводимости входного транзистора 5 буферного усилителя 6 совпадает с типом проводимости второго 8 вспомогательного транзистора.
На фиг.2 буферный усилитель 6 содержит, кроме транзистора 5, двухполюсник 10, а входной дифференциальный каскада 1 реализован на транзисторах 11, 12 и двухполюснике 13.
Кроме этого, на фиг.2, в соответствии с п.2 формулы изобретения, в схему введен транзистор терморадиационной компенсации 14, коллектор и база которого подключены к выходу токового зеркала 4. Эмиттер в частных случаях может иметь несколько вариантов включения.
На фиг.3, в соответствии с п.3 формулы изобретения, второй 8 вспомогательный транзистор содержит первый и второй коллекторы, причем его первый коллектор соединен с выходом токового зеркала 4, а второй коллектор подключен к эмиттеру входного транзистора 5 буферного усилителя 6. Это позволяет иметь при температурно-зависимых двухполюсниках 13, 9 и 10 высокую стабильность Uсм.
Кроме этого на фиг.3, в соответствии с п.4 формулы изобретения, второй токовый выход 3 входного дифференциального каскада 1 связан с шиной источника питания 14 и общим выходом 15 токового зеркала 4 через цепь смещения потенциалов 16.
Рассмотрим факторы, определяющие систематическую составляющую напряжения смещения нуля Uсм в схеме фиг.2, т.е. зависящие от схемотехники ОУ.
Если ток двухполюсника 13 равен величине 2I0, а токи двухполюсников 9 и 10 - величине I0(I9=I10=I0), то токи эмиттеров и коллекторов транзисторов схемы:
Figure 00000001
Figure 00000002
Figure 00000003
Figure 00000004
где Iб.i=Iэ.ii - ток базы i-го n-p-n (Iб.р) транзистора схемы при эмиттерном токе Iэ.i=I0;
βi - коэффициент усиления по току базы i-го транзистора.
Поэтому входной (Iвх.4) и выходной (Iвых.4) токи токового зеркала 4
Figure 00000005
Как следствие, разность токов в узле «А» при его коротком замыкании на эквипотенциальную общую шину
Figure 00000006
где IБУ=Iб.р - ток базы n-p-n транзистора 5 буферного усилителя 6.
Подставляя (1)÷(5) в (6) находим, что разностный ток, определяющий Uсм, равен нулю:
Figure 00000007
Как следствие, при Ip=0 не требуется смещения нуля ОУ1 фиг.2 на величину Uсм, подача которого на его входы Вх.(-)1, Вх.(+)2 компенсирует разностный ток Ip в узле «А».
Таким образом, в заявляемом устройстве уменьшается систематическая составляющая Uсм, обусловленная конечной величиной (3 транзисторов и его радиационной (или температурной) зависимостью. Как следствие, это уменьшает Uсм, так как разностный ток Ip в узле «А» создает Uсм, зависящее от крутизны преобразования входного дифференциального напряжения Uсм ОУ в выходной ток узла «А»:
Figure 00000008
где rэ12=rэ11 - сопротивления эмиттерных переходов входных транзисторов 12 и 11 дифференциального каскада 1.
Поэтому для схем фиг.1 - фиг.2
Figure 00000009
где φт=26 мВ - температурный потенциал.
В ОУ-прототипе I≠0, поэтому здесь систематическая составляющая
Uсм получается как минимум на порядок больше, чем в заявляемой схеме.
Компьютерное моделирование схем фиг.4, фиг.5 подтверждает (фиг.6, фиг.7) данные теоретические выводы.
Для минимизации Uсм при повышенных температурах (t°>80°C) в схеме фиг.2 предусмотрен транзистор 14, который находится в закрытом состоянии. Однако ток через его р-n переход на подложку, который существенно возрастает на высоких температурах (или при радиационных воздействиях), компенсирует соответствующий ток на подложку через р-n переход транзистора 7. Это уменьшает производную dU/dT при t°>80°C (фиг.7).
В схеме фиг.8, соответствующей схеме фиг.3, статический режим транзистора 5 устанавливается не только двухполюсником 10, но и коллекторным током транзистора 8 (фиг.3). Это уменьшает влияние температурного дрейфа Uсм, вызванное нестабильностью токов I13 и I9.
Графики фиг.9 показывают, что в сравнении с прототипом фиг.4 схема фиг.8 обладает более высокой стабильностью нуля.
Таким образом, заявляемое устройство обладает существенными преимуществами в сравнении с прототипом по величине статической ошибки усиления сигналов постоянного тока.
Литература
1. Патент США №4415868, fig.3.
2. Патент ФРГ №2928841, fig.3.
3. Патент JP №54-34589, кл. 98 (5) А014.
4. Патент JP №154-1022, кл. H03F 3/45.
5. Патент JP №54-102949, кл. 98 (5) А21.
6. Патент США №4366442, fig.2.
7. Патент США №6426678.
8. Патентная заявка 2007/0152753, fig.5c.
9. Патент США №6531920, fig.4.
10. Патент США №4262261.
11. Ежков Ю.А. Справочник по схемотехнике усилителей. - 2-е изд., перераб. - М.: ИП РадиоСофт, 2002. - 272 с. - Рис.9.3 (стр.235).

Claims (4)

1. Дифференциальный операционный усилитель, содержащий входной дифференциальный каскад с первым и вторым токовыми выходами, токовое зеркало, вход которого соединен с первым токовым выходом входного дифференциального каскада, а выход связан с базой входного транзистора буферного усилителя, первый вспомогательный транзистор, база которого связана с выходом токового зеркала, второй вспомогательный транзистор, первый токостабилизирующий двухполюсник, отличающийся тем, что коллектор первого вспомогательного транзистора соединен со входом токового зеркала, эмиттер связан с базой второго вспомогательного транзистора, коллектор второго вспомогательного транзистора соединен с выходом токового зеркала, а эмиттер связан с первым токостабилизирующим двухполюсником, причем эмиттер входного транзистора буферного усилителя подключен ко второму токостабилизирующему двухполюснику, а тип проводимости входного транзистора буферного усилителя совпадает с типом проводимости второго вспомогательного транзистора.
2. Дифференциальный операционный усилитель по п.1, отличающийся тем, что в схему введен транзистор терморадиационной компенсации, коллектор и база которого подключены к выходу токового зеркала.
3. Дифференциальный операционный усилитель по п.1, отличающийся тем, что второй вспомогательный транзистор содержит первый и второй коллекторы, причем его первый коллектор соединен с выходом токового зеркала, а второй коллектор подключен к эмиттеру входного транзистора буферного усилителя.
4. Дифференциальный операционный усилитель по п.1, отличающийся тем, что второй токовый выход входного дифференциального каскада связан с шиной источника питания общим выходом токового зеркала через цепь смещения потенциалов.
RU2009133160/09A 2009-09-03 2009-09-03 Дифференциальный операционный усилитель RU2416151C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2009133160/09A RU2416151C1 (ru) 2009-09-03 2009-09-03 Дифференциальный операционный усилитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2009133160/09A RU2416151C1 (ru) 2009-09-03 2009-09-03 Дифференциальный операционный усилитель

Publications (2)

Publication Number Publication Date
RU2009133160A RU2009133160A (ru) 2011-03-10
RU2416151C1 true RU2416151C1 (ru) 2011-04-10

Family

ID=44052244

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2009133160/09A RU2416151C1 (ru) 2009-09-03 2009-09-03 Дифференциальный операционный усилитель

Country Status (1)

Country Link
RU (1) RU2416151C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2615070C1 (ru) * 2015-12-22 2017-04-03 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Прецизионный двухкаскадный дифференциальный операционный усилитель

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2615070C1 (ru) * 2015-12-22 2017-04-03 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Прецизионный двухкаскадный дифференциальный операционный усилитель

Also Published As

Publication number Publication date
RU2009133160A (ru) 2011-03-10

Similar Documents

Publication Publication Date Title
RU2412535C1 (ru) Дифференциальный операционный усилитель
RU2416152C1 (ru) Дифференциальный операционный усилитель
RU2416151C1 (ru) Дифференциальный операционный усилитель
RU2416155C1 (ru) Дифференциальный операционный усилитель
RU2416149C1 (ru) Дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2411637C1 (ru) Прецизионный операционный усилитель с малым напряжением смещения нуля
RU2411634C1 (ru) Дифференциальный усилитель с малым напряжением смещения нуля
RU2416154C1 (ru) Двухкаскадный дифференциальный усилитель с малым напряжением питания
RU2412530C1 (ru) Комплементарный дифференциальный усилитель
RU2411636C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2416150C1 (ru) Дифференциальный операционный усилитель
RU2416153C1 (ru) Дифференциальный операционный усилитель
RU2401507C1 (ru) Дифференциальный усилитель с малым напряжением смещения нуля
RU2412537C1 (ru) Дифференциальный операционный усилитель
RU2402154C1 (ru) Дифференциальный усилитель с малым напряжением смещения нуля
RU2412528C1 (ru) Каскодный дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2412540C1 (ru) Дифференциальный операционный усилитель
RU2412539C1 (ru) Дифференциальный операционный усилитель
RU2412533C1 (ru) Дифференциальный операционный усилитель
RU2412532C1 (ru) Дифференциальный операционный усилитель
RU2412538C1 (ru) Дифференциальный операционный усилитель
RU2444119C1 (ru) Прецизионный операционный усилитель
RU2416145C1 (ru) Каскодный дифференциальный усилитель
RU2402152C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2402870C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20130904