RU2416153C1 - Дифференциальный операционный усилитель - Google Patents

Дифференциальный операционный усилитель Download PDF

Info

Publication number
RU2416153C1
RU2416153C1 RU2009133162/09A RU2009133162A RU2416153C1 RU 2416153 C1 RU2416153 C1 RU 2416153C1 RU 2009133162/09 A RU2009133162/09 A RU 2009133162/09A RU 2009133162 A RU2009133162 A RU 2009133162A RU 2416153 C1 RU2416153 C1 RU 2416153C1
Authority
RU
Russia
Prior art keywords
base
output transistor
current
output
collector
Prior art date
Application number
RU2009133162/09A
Other languages
English (en)
Inventor
Николай Николаевич Прокопенко (RU)
Николай Николаевич Прокопенко
Андрей Сергеевич Стороженко (RU)
Андрей Сергеевич Стороженко
Петр Сергеевич Будяков (RU)
Петр Сергеевич Будяков
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") filed Critical Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority to RU2009133162/09A priority Critical patent/RU2416153C1/ru
Application granted granted Critical
Publication of RU2416153C1 publication Critical patent/RU2416153C1/ru

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, в компараторах и решающих усилителях с малыми значениями эдс смещения нуля). Технический результат: уменьшение абсолютного значения Uсм и его температурного дрейфа. Дифференциальный операционный усилитель содержит входной дифференциальный каскад (ДК) (1) с первым (2) и вторым (3) токовыми выходами, первый выходной транзистор (4), коллектор и база которого соединены с базой второго (5) выходного транзистора, третий выходной транзистор (6), база которого соединена с коллектором второго (5) выходного транзистора и первым токовым выходом (2) входного ДК (1), первый токостабилизирующий двухполюсник (ТД) (7), связанный с базой второго (5) выходного транзистора, буферный усилитель (БУ) (8), вход которого соединен с коллектором третьего (6) выходного транзистора и вторым ТД (9), причем эмиттеры первого (4), второго (5), третьего (6) выходных транзисторов связаны с первой (10) шиной источника питания. В схему введен первый (11) дополнительный транзистор, эмиттер которого связан со вторым (3) токовым выходом входного ДК (1), коллектор соединен с первой (10) шиной источника питания, а база подключена к базе третьего (6) выходного транзистора. 1 з.п. ф-лы, 5 ил.

Description

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, в компараторах и решающих усилителях с малыми значениями эдс смещения нуля).
В современной радиоэлектронной аппаратуре находят применение дифференциальные операционные усилители (ОУ) с существенными различными параметрами.
Особое место занимают дифференциальные операционные усилители (ОУ) с неуправляемой активной нагрузкой. Такие ОУ имеют одноканальную структуру входного каскада по петле отрицательной обратной связи и характеризуются меньшими фазовыми искажениями сигнала и хорошими параметрами устойчивости.
Предлагаемое изобретение, также относится к классу ОУ на базе несимметричных входных каскадов [1-11], которые до сих пор находили применение только в устройствах с низкими требованиями к стабильности нулевого уровня.
Наиболее близким по сущности к заявляемому техническому решению является классическая схема ОУ фиг.1, представленная в патенте фирмы Nationce Simicouductor США №4415868 fig.3, которая также присутствует в большом числе других патентов и монографий, например, [1-11], имеющих в качестве цепи нагрузки входных транзисторов токовые зеркала с несимметричным включением (по отношению к входному каскаду).
Существенный недостаток известного ОУ фиг.1 состоит в том, что он имеет повышенное значение систематической составляющей напряжения смещения нуля (Uсм), зависящей от свойств его архитектуры.
Основная задача предлагаемого изобретения состоит в уменьшении абсолютного значения Uсм и его температурного дрейфа.
Поставленная задача достигается тем, что в дифференциальном операционном усилителе фиг.1, содержащем входной дифференциальный каскад 1 с первым 2 и вторым 3 токовыми выходами, первый выходной транзистор 4, коллектор и база которого соединены с базой второго 5 выходного транзистора, третий выходной транзистор 6, база которого соединена с коллектором второго 5 выходного транзистора и первым токовым выходом 2 входного дифференциального каскада 1, первый токостабилизирующий двухполюсник 7, связанный с базой второго 5 выходного транзистора, буферный усилитель 8, вход которого соединен с коллектором третьего 6 выходного транзистора и вторым 9 токостабилизирующим двухполюсником, причем эмиттеры первого 4, второго 5, третьего 6 выходных транзисторов связаны с первой 10 шиной источника питания, предусмотрены новые элементы и связи - в схему введен первый 11 дополнительный транзистор, эмиттер которого связан со вторым 3 токовым выходом входного дифференциального каскада, коллектор соединен с первой 10 шиной источника питания, а база подключена к базе третьего 6 выходного транзистора.
Схема усилителя-прототипа показана на фиг.1.
На фиг.2 представлена схема заявляемого устройства в соответствии с формулой изобретения.
На фиг.3 и 4 показаны схемы дифференциального ОУ-прототипа (фиг.3) и заявляемого ОУ (фиг.4) в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар».
На фиг.5 приведены температурные зависимости напряжения смещения нуля сравниваемых схем фиг.3 и 4.
Дифференциальный операционный усилитель (фиг.2) содержит входной дифференциальный каскад 1 с первым 2 и вторым 3 токовыми выходами, первый выходной транзистор 4, коллектор и база которого соединены с базой второго 5 выходного транзистора, третий выходной транзистор 6, база которого соединена с коллектором второго 5 выходного транзистора и первым токовым выходом 2 входного дифференциального каскада 1, первый токостабилизирующий двухполюсник 7, связанный с базой второго 5 выходного транзистора, буферный усилитель 8, вход которого соединен с коллектором третьего 6 выходного транзистора и вторым 9 токостабилизирующим двухполюсником, причем эмиттеры первого 4, второго 5, третьего 6 выходных транзисторов связаны с первой 10 шиной источника питания. В схему введен первый 11 дополнительный транзистор, эмиттер которого связан со вторым 3 токовым выходом входного дифференциального каскада, коллектор соединен с первой 10 шиной источника питания, а база подключена к базе третьего 6 выходного транзистора.
Кроме этого в схему фиг.2, в соответствии с п.2 формулы изобретения, введены первый 12 и второй 13 транзисторы терморадиационной компенсации, коллекторы которых соединены с базой второго 5 выходного транзистора, а эмиттеры и базы объединены и связаны со второй 14 шиной источника питания. Входной каскад 1 реализован на основе транзисторов 15, 16 и двухполюсника 17. Для повышения стабильности Uсм в схему также введен р-n переход 18.
Рассмотрим факторы, определяющие систематическую составляющую напряжения смещения нуля Uсм в схеме фиг.2, т.е. зависящие от схемотехники ОУ.
Если токи двухполюсников 17 и 9 равны величине 2I0, a двухполюсника 7 - величине I0, то токи коллекторов транзисторов схемы:
Figure 00000001
Figure 00000002
Figure 00000003
Figure 00000004
Figure 00000005
где Iб.i = Iэ.i βi - ток базы n-p-n (Iб.p) или p-n-p (Iб.n) транзисторов при эмиттерном токе Iэ.i = I0;
βi - коэффициент усиления по току базы транзисторов.
Учитывая, что транзисторы 12, 13 закрыты, находим, что разность токов в узле «А» при его коротком замыкании на эквипотенциальную общую шину равна нулю:
Figure 00000006
где Iб.6 = 2Iб.n - ток базы p-n-p транзистора 6.
Таким образом, в заявляемом устройстве при выполнении условия (6) уменьшается систематическая составляющая Uсм, обусловленная конечной величиной β транзисторов и его радиационной (или температурной) зависимостью. Как следствие, это уменьшает U, так как разностный ток Iр в узле «А» создает Uсм, зависящее от крутизны S преобразования входного дифференциального напряжения Uсм в выходной ток узла «А»:
Figure 00000007
где rэ15=rэ16 - сопротивления эмиттерных переходов входных транзисторов 15 и 16 входного дифференциального каскада 1. Поэтому для схемы фиг.2
Figure 00000008
где φт=26 мВ - температурный потенциал.
В ОУ-прототипе Iр≠0, поэтому здесь систематическая составляющая Uсм получается значительно больше (Uсм=-1,5 мВ), чем в заявляемой схеме (Uсм=-29,8 мкВ).
Компьютерное моделирование схем фиг.3 и 4 подтверждает (фиг.5) данные теоретические выводы.
Кроме того, несмотря на существенное уменьшение β транзисторов вследствие радиационных воздействий, предлагаемый ОУ в этих условиях имеет меньший дрейф напряжения смещения нуля, чем ОУ-прототип.
Для минимизации Uсм при повышенных температурах (t°>80°C) в схеме фиг.2 предусмотрены транзисторы 12 и 13, которые находятся в закрытом состоянии. Однако токи через их р-n переходы на подложку, которые существенно возрастают на высоких температурах (или при радиационных воздействиях), компенсируют соответствующие токи на подложку через р-n переходы транзистора 15 и диода 18. Это уменьшает производную dUсм/dT при t°>80°С.
Таким образом, заявляемое устройство обладает существенными преимуществами в сравнении с прототипом по величине статической ошибки усиления сигналов постоянного тока.
Источники информации
1. Патент США №4415868, fig.3.
2. Патент ФРГ №2928841, fig.3.
3. Патент Японии JP 54-34589, кл. 98(5) А014.
4. Патент Японии JP 154-10221, кл. H03F 3/45.
5. Патент Японии JP 54-102949, кл. 98(5) А21.
6. Патент США №4366442, fig.2.
7. Патент США №6426678.
8. Патентная заявка США 2007/0152753, fig.5c.
9. Патент США №6531920, fig.4.
10. Патент США №4262261.
11. Ежков Ю.А. Справочник по схемотехнике усилителей. - 2-е изд., перераб. - М.: ИП РадиоСофт, 2002. - 272 с. - Рис.9.3 (стр.235).

Claims (2)

1. Дифференциальный операционный усилитель, содержащий входной дифференциальный каскад с первым и вторым токовыми выходами, первый выходной транзистор, коллектор и база которого соединены с базой второго выходного транзистора, третий выходной транзистор, база которого соединена с коллектором второго выходного транзистора и первым токовым выходом входного дифференциального каскада, первый токостабилизирующий двухполюсник, связанный с базой второго выходного транзистора, буферный усилитель, вход которого соединен с коллектором третьего выходного транзистора и вторым токостабилизирующим двухполюсником, причем эмиттеры первого, второго, третьего выходных транзисторов связаны с первой шиной источника питания, отличающийся тем, что в схему введен первый дополнительный транзистор, эмиттер которого связан со вторым токовым выходом входного дифференциального каскада, коллектор соединен с первой шиной источника питания, а база подключена к базе третьего выходного транзистора.
2. Дифференциальный операционный усилитель по п.1, отличающийся тем, что в схему введены первый и второй транзисторы терморадиационной компенсации, коллекторы которых соединены с базой второго выходного транзистора, а эмиттеры и базы объединены и связаны со второй шиной источника питания.
RU2009133162/09A 2009-09-03 2009-09-03 Дифференциальный операционный усилитель RU2416153C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2009133162/09A RU2416153C1 (ru) 2009-09-03 2009-09-03 Дифференциальный операционный усилитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2009133162/09A RU2416153C1 (ru) 2009-09-03 2009-09-03 Дифференциальный операционный усилитель

Publications (1)

Publication Number Publication Date
RU2416153C1 true RU2416153C1 (ru) 2011-04-10

Family

ID=44052246

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2009133162/09A RU2416153C1 (ru) 2009-09-03 2009-09-03 Дифференциальный операционный усилитель

Country Status (1)

Country Link
RU (1) RU2416153C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2814681C1 (ru) * 2023-11-03 2024-03-04 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Безрезистивный арсенид-галлиевый операционный усилитель с малым уровнем систематической составляющей напряжения смещения нуля

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ПОЛОННИКОВ Д.Е. Операционные усилители: Принципы построения, теория, схемотехника. - М.: Энергоатомиздат, 1983, с.94, рис.3,9. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2814685C1 (ru) * 2023-11-01 2024-03-04 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Арсенид-галлиевый операционный усилитель для работы в широком диапазоне температур
RU2814681C1 (ru) * 2023-11-03 2024-03-04 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Безрезистивный арсенид-галлиевый операционный усилитель с малым уровнем систематической составляющей напряжения смещения нуля

Similar Documents

Publication Publication Date Title
RU2412535C1 (ru) Дифференциальный операционный усилитель
RU2416155C1 (ru) Дифференциальный операционный усилитель
RU2416152C1 (ru) Дифференциальный операционный усилитель
RU2416153C1 (ru) Дифференциальный операционный усилитель
RU2416149C1 (ru) Дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2411637C1 (ru) Прецизионный операционный усилитель с малым напряжением смещения нуля
RU2416151C1 (ru) Дифференциальный операционный усилитель
RU2412537C1 (ru) Дифференциальный операционный усилитель
RU2416150C1 (ru) Дифференциальный операционный усилитель
RU2412533C1 (ru) Дифференциальный операционный усилитель
RU2412532C1 (ru) Дифференциальный операционный усилитель
RU2411636C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2412538C1 (ru) Дифференциальный операционный усилитель
RU2412540C1 (ru) Дифференциальный операционный усилитель
RU2412539C1 (ru) Дифференциальный операционный усилитель
RU2416154C1 (ru) Двухкаскадный дифференциальный усилитель с малым напряжением питания
RU2402154C1 (ru) Дифференциальный усилитель с малым напряжением смещения нуля
RU2393629C1 (ru) Комплементарный каскодный дифференциальный усилитель
RU2419198C1 (ru) Прецизионный операционный усилитель
RU2412528C1 (ru) Каскодный дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2420863C1 (ru) Дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2444119C1 (ru) Прецизионный операционный усилитель
RU2400925C1 (ru) Дифференциальный операционный усилитель
RU2412529C1 (ru) Каскодный дифференциальный усилитель
RU2402870C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20130904