RU2362205C2 - Способ параллельного логического суммирования аналоговых сигналов слагаемых, эквивалентных двоичной системе счисления, и устройство для его реализации - Google Patents
Способ параллельного логического суммирования аналоговых сигналов слагаемых, эквивалентных двоичной системе счисления, и устройство для его реализации Download PDFInfo
- Publication number
- RU2362205C2 RU2362205C2 RU2006144609/09A RU2006144609A RU2362205C2 RU 2362205 C2 RU2362205 C2 RU 2362205C2 RU 2006144609/09 A RU2006144609/09 A RU 2006144609/09A RU 2006144609 A RU2006144609 A RU 2006144609A RU 2362205 C2 RU2362205 C2 RU 2362205C2
- Authority
- RU
- Russia
- Prior art keywords
- logical
- argument
- conditionally
- sum
- arguments
- Prior art date
Links
Images
Landscapes
- Logic Circuits (AREA)
- Devices For Executing Special Programs (AREA)
Abstract
Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций, в частности процессов суммирования и вычитания, в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия. Каждый разряд сумматора содержит три элемента ИЛИ, три элемента И, два элемента НЕ и выполнен в виде двух каналов - канала формирования положительной суммы и канала формирования условно отрицательной суммы. 2 н.п. ф-лы, 5 ил.
Description
Claims (2)
1. Способ параллельного логического суммирования последовательностей аналоговых сигналов слагаемых, эквивалентных двоичной системе счисления, включающий поразрядное выполнение преобразований аргументов аналоговых сигналов слагаемых [ni] и [mi], которые принимают либо условно высокий или активный уровень, либо условно низкий сигнал или неактивный уровень, при этом из входных аналоговых сигналов аргументов ni и mi в условно «i» разряде формируют аргумент аналогового сигнала первой промежуточной логической суммы S1i, посредством логических функций f1(})-ИЛИ и аргумент второй промежуточной суммы S2i, посредством логических функций f1(&)-И, отличающийся тем, что второй аргумент промежуточной суммы S2i формируют посредством логической функции f1(&)-И с учетом аргумента аналогового сигнала первой промежуточной логической суммы S1i-1 «i-1» разряда, который логически объединяют посредством логической функции f2(})-ИЛИ с аргументом аналогового сигнала, который является результатом преобразования логической функции f2(&)- И из системы аргументов аналоговых сигналов первой промежуточной суммы S1i-1 условно «i-1» разряда и одновременно измененных посредством логических функций f1(&)-HE и f2(&)-HE аргументов аналоговых сигналов слагаемых ni и mi условно «i» разряда, а результатом объединения является аргумент аналогового сигнала положительной суммы +Si, при этом аргумент аналогового сигнала условно отрицательной суммы -Si формируют посредством логической функции f3(&)-И из аргументов системы аналоговых сигналов, которая включает аргумент аналогового сигнала, который является результатом логического объединения посредством логической функции f3(})-ИЛИ одновременно измененных посредством логических функций f1(&)-HE и f2(&)-HE аргументов аналоговых сигналов слагаемых ni и mi условно «i» разряда, аргумента аналогового сигнала первой промежуточной суммы S1i и одновременно измененные посредством логических функций f3(&)-HE и f4(&)-HE аргументов аналоговых сигналов слагаемых ni-1 и mi-1 условно «i-1» разряда.
2. Устройство параллельного суммирования, условно «i» разряд которого включает логические функции f1(})-ИЛИ, f1(&)-HE и f1(&)-И, две функциональные входные связи которой являются входными связями приема аргументов слагаемых ni и mi, отличающееся тем, что условно «i» разряд параллельного сумматора выполнен в виде двух каналов формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал, для формирования аргумента результирующей суммы +Si, введены логические функции f2(&)-HE и f2(})-ИЛИ, а в условно отрицательный канал, для формирования аргумента результирующей суммы -Si, введены логическая функция f3(})-ИЛИ и выходная логическая функция f3(&)-И с логическими функциями f3(&)-HE и f4(&)-HE, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида
где
- логическая функция f(&)-И; логическая функция f1(})-ИЛИ;
«=&=» - логическая функция f(&)-HE изменения активности входного аргумента аналогового сигнала.
где
- логическая функция f(&)-И; логическая функция f1(})-ИЛИ;
«=&=» - логическая функция f(&)-HE изменения активности входного аргумента аналогового сигнала.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2006144609/09A RU2362205C2 (ru) | 2006-12-15 | 2006-12-15 | Способ параллельного логического суммирования аналоговых сигналов слагаемых, эквивалентных двоичной системе счисления, и устройство для его реализации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2006144609/09A RU2362205C2 (ru) | 2006-12-15 | 2006-12-15 | Способ параллельного логического суммирования аналоговых сигналов слагаемых, эквивалентных двоичной системе счисления, и устройство для его реализации |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2006144609A RU2006144609A (ru) | 2008-06-20 |
RU2362205C2 true RU2362205C2 (ru) | 2009-07-20 |
Family
ID=41047381
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2006144609/09A RU2362205C2 (ru) | 2006-12-15 | 2006-12-15 | Способ параллельного логического суммирования аналоговых сигналов слагаемых, эквивалентных двоичной системе счисления, и устройство для его реализации |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2362205C2 (ru) |
-
2006
- 2006-12-15 RU RU2006144609/09A patent/RU2362205C2/ru active
Non-Patent Citations (1)
Title |
---|
УЭЙКЕРЛИ ДЖ. Проектирование цифровых устройств. т.1. - М.: Постмаркет, 2002, с.508. * |
Also Published As
Publication number | Publication date |
---|---|
RU2006144609A (ru) | 2008-06-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Manju et al. | An efficient SQRT architecture of carry select adder design by common Boolean logic | |
Gurjar et al. | VLSI implementation of adders for high speed ALU | |
CN101140511A (zh) | 串行进位二进制加法器 | |
Kulkarni | Comparison among different adders | |
RU2429522C1 (ru) | ФУНКЦИОНАЛЬНАЯ СТРУКТУРА СУММАТОРА fi(Σ) УСЛОВНО "i" РАЗРЯДА ЛОГИКО-ДИНАМИЧЕСКОГО ПРОЦЕССА СУММИРОВАНИЯ ПОЗИЦИОННЫХ АРГУМЕНТОВ СЛАГАЕМЫХ [ni]f(2n) и [mi]f(2n) С ПРИМЕНЕНИЕМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) | |
KR101899065B1 (ko) | 18개의 트랜지스터로 구성되는 정확한 전가산기 회로 및 그 전가산기 회로가 집적된 디지털 신호 처리 장치 | |
RU2362205C2 (ru) | Способ параллельного логического суммирования аналоговых сигналов слагаемых, эквивалентных двоичной системе счисления, и устройство для его реализации | |
RU2378682C2 (ru) | ВХОДНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-) (ВАРИАНТЫ) | |
RU2386162C2 (ru) | ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА ДЛЯ УМНОЖИТЕЛЯ, В КОТОРОМ АРГУМЕНТЫ СЛАГАЕМЫХ ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ ЯВЛЯЮТСЯ АРГУМЕНТАМИ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1, 0, -1) В ПОЗИЦИОННО-ЗНАКОВОМ ЕЕ ФОРМАТЕ f(+/-) (ВАРИАНТЫ) | |
Priya et al. | Implementation and comparison of effective area efficient architectures for CSLA | |
RU2375742C2 (ru) | Способ параллельного логического суммирования аналоговых сигналов слагаемых, эквивалентных двоичной системе счисления, и устройство для его реализации | |
RU2363978C2 (ru) | Устройство параллельного логического суммирования аналоговых сигналов слагаемых, эквивалентных двоичной системе счисления | |
RU2361269C9 (ru) | Способ логического дифференцирования аналоговых сигналов, эквивалентных двоичному коду, и устройство для его реализации | |
RU2378681C2 (ru) | ФУНКЦИОНАЛЬНАЯ СТРУКТУРА КОРРЕКТИРОВКИ АРГУМЕНТОВ ПРОМЕЖУТОЧНОЙ СУММЫ ±[S3i] ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-) | |
RU2378683C2 (ru) | Способ параллельного логического суммирования последовательностей аналоговых сигналов слагаемых эквивалентных двоичной системе счисления | |
RU2427027C1 (ru) | Полный одноразрядный сумматор по модулю | |
RU2424549C1 (ru) | ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПРЕДВАРИТЕЛЬНОГО СУММАТОРА fΣ([mj]&[mj,0]) ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНОГО УМНОЖИТЕЛЯ fΣ(Σ) С ПРОЦЕДУРОЙ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ [S1 Σ]f(})-ИЛИ СТРУКТУРЫ АКТИВНЫХ АРГУМЕНТОВ МНОЖИМОГО [0,mj]f(2n) и [mj,0]f(2n) (ВАРИАНТЫ) | |
RU2362204C9 (ru) | ФУНКЦИОНАЛЬНАЯ СТРУКТУРА КОРРЕКТИРОВКИ АРГУМЕНТОВ ПРОМЕЖУТОЧНОЙ СУММЫ ±[S''i] ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-) | |
US9590633B2 (en) | Carry-skip one-bit full adder and FPGA device | |
RU2809477C1 (ru) | Пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три | |
KR101915059B1 (ko) | 14개의 트랜지스터로 구성되는 정확한 전가산기 회로 및 그 전가산기 회로가 집적된 디지털 신호 처리 장치 | |
RU2484519C1 (ru) | Полный одноразрядный сумматор по модулю | |
RU2378684C1 (ru) | ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНОГО УМНОЖИТЕЛЯ ФОРМАТА ПОЗИЦИОННО-ЗНАКОВОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+/-) | |
RU2517245C9 (ru) | ФУНКЦИОНАЛЬНАЯ СТРУКТУРА СУММАТОРА f3(ΣCD) УСЛОВНО "g" РАЗРЯДА, РЕАЛИЗУЮЩАЯ ПРОЦЕДУРУ "ДЕШИФРИРОВАНИЯ" АРГУМЕНТОВ СЛАГАЕМЫХ [1,2Sg h1]f(2n) и [1,2Sg h2]f(2n) ПОЗИЦИОННОГО ФОРМАТА "ДОПОЛНИТЕЛЬНЫЙ КОД RU" ПОСРЕДСТВОМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) И ДВОЙНОГО ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d1,2/dn → f1,2(+←↓-)d/dn АКТИВНЫХ АРГУМЕНТОВ "УРОВНЯ 2" И УДАЛЕНИЯ АКТИВНЫХ ЛОГИЧЕСКИХ НУЛЕЙ "+1""-1"→"0" В "УРОВНЕ 1" (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) | |
RU2480817C1 (ru) | ФУНКЦИОНАЛЬНАЯ СТРУКТУРА СУММАТОРА f2(ΣCD) УСЛОВНО "k" РАЗРЯДА ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНОГО УМНОЖИТЕЛЯ fΣ(ΣCD), РЕАЛИЗУЮЩАЯ ПРОЦЕДУРУ "ДЕШИФРИРОВАНИЯ" ВХОДНЫХ СТРУКТУР АРГУМЕНТОВ СЛАГАЕМЫХ [1,2Sj h1]f(2n) И [1,2Sj h2]f(2n) ПОЗИЦИОННОГО ФОРМАТА "ДОПОЛНИТЕЛЬНЫЙ КОД RU" ПОСРЕДСТВОМ ПРИМЕНЕНИЯ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) И ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d1/dn → f1(+←↓-)d/dn АРГУМЕНТОВ В ОБЪЕДИНЕННОЙ ИХ СТРУКТУРЕ (ВАРИАНТ РУССКОЙ ЛОГИКИ) |