RU2332783C2 - Селектор импульсов по длительности - Google Patents

Селектор импульсов по длительности Download PDF

Info

Publication number
RU2332783C2
RU2332783C2 RU2006126851/09A RU2006126851A RU2332783C2 RU 2332783 C2 RU2332783 C2 RU 2332783C2 RU 2006126851/09 A RU2006126851/09 A RU 2006126851/09A RU 2006126851 A RU2006126851 A RU 2006126851A RU 2332783 C2 RU2332783 C2 RU 2332783C2
Authority
RU
Russia
Prior art keywords
output
input
duration
inputs
counter
Prior art date
Application number
RU2006126851/09A
Other languages
English (en)
Other versions
RU2006126851A (ru
Inventor
Андрей Борисович Лаврищев (RU)
Андрей Борисович Лаврищев
Original Assignee
Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева" filed Critical Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева"
Priority to RU2006126851/09A priority Critical patent/RU2332783C2/ru
Publication of RU2006126851A publication Critical patent/RU2006126851A/ru
Application granted granted Critical
Publication of RU2332783C2 publication Critical patent/RU2332783C2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Electronic Switches (AREA)

Abstract

Предлагаемое изобретение относится к области электронной техники и может быть использовано при создании устройств для контроля длительности сигналов от нескольких независимых источников одновременно. Технический результат заключается в расширении функциональных возможностей, а именно возможности контроля нескольких входных сигналов от нескольких источников. Для этого устройство содержит генератор, первый и второй счетчики, дешифратор, входы и выход селектора импульсов, элемент И, мультиплексор, постоянное запоминающее устройство, коммутатор, шину адреса и оперативное запоминающее устройство с соответствующими связями. 1 ил.

Description

Предлагаемое изобретение относится к области электронной техники и может быть использовано при создании устройств для контроля длительности сигналов от нескольких независимых источников.
Известен селектор импульсов по длительности, см., например, [1], содержащий два элемента сравнения кодов, генератор, счетчик, триггер и элементы НЕ, И-НЕ, И, ИЛИ-НЕ с соответствующими связями.
Недостаток известного селектора импульсов по длительности состоит в том, что он может контролировать длительность импульсного сигнала только на одном входе.
Наиболее близким техническим решением к предлагаемому является селектор импульсов по длительности [2], содержащий первый и второй счетчики, генератор, выход которого соединен с синхровходом первого счетчика, дешифратор, вход селектора импульсов по длительности, элемент И, выход которого является выходом селектора импульсов по длительности, при этом выходы второго счетчика соединены с соответствующими входами дешифратора.
Недостаток этого селектора импульсов по длительности состоит в том, что он также может контролировать длительность только одного импульсного сигнала. И поэтому для контроля сигналов от нескольких источников необходимо использовать соответствующее количество селекторов.
Задача изобретения - расширение функциональных возможностей, а именно возможности контроля нескольких входных сигналов от нескольких источников.
Эта задача достигается тем, что в селектор импульсов по длительности, содержащий первый и второй счетчики, генератор тактов, выход t1 которого соединен с синхровходом первого счетчика, дешифратор, входы которого соединены с соответствующими выходами второго счетчика, вход селектора импульсов по длительности, элемент И, выход которого является выходом селектора импульсов по длительности, дополнительно введены мультиплексор, постоянное запоминающее устройство, коммутатор, оперативное запоминающее устройство и шина адреса, при этом выходы первого счетчика являются шиной адреса селектора импульсов по длительности и соединены с соответствующими адресными входами мультиплексора, постоянного запоминающего устройства и оперативного запоминающего устройства, выходы которого соединены с соответствующими вторыми входами коммутатора, с первыми входами которого соединены соответствующие выходы постоянного запоминающего устройства, выход мультиплексора соединен с первым входом элемента И и входом управления коммутатора, входы мультиплексора являются входами селектора импульсов по длительности, выходы коммутатора соединены с соответствующими D-входами второго счетчика, вход предварительной установки которого соединен с выходом t2 генератора тактов, а синхровход второго счетчика соединен с выходом t3 генератора тактов и вторым входом элемента И, третий вход которого соединен с выходом дешифратора, при этом выходы второго счетчика также соединены с соответствующими D-входами оперативного запоминающего устройства, синхровход которого соединен с выходом t4 генератора тактов.
На чертеже приведена блок-схема селектора импульсов по длительности, где 1 - мультиплексор, 2 - шина адреса, 3 - элемент И, 4 - первый счетчик, 5 - постоянное запоминающее устройство, 6 - коммутатор, 7 - второй счетчик, 8 - оперативное запоминающее устройство, 9 - генератор тактов, 10 - дешифратор, 11 - входы селектора импульсов по длительности, 12 - выход селектора импульсов по длительности.
В селекторе импульсов по длительности выход t1 генератора тактов 9 соединен с синхровходом первого счетчика 4, выходы которого являются шиной адреса 2 селектора импульсов по длительности и соединены с соответствующими адресными входами мультиплексора 1, постоянного запоминающего устройства 5 и оперативного запоминающего устройства 8. Выходы оперативного запоминающего устройства 8 соединены с соответствующими вторыми входами коммутатора 6, с первыми входами которого соединены соответствующие выходы постоянного запоминающего устройства 5. Входы мультиплексора 1 являются входами селектора импульсов по длительности 11, выход мультиплексора 1 соединен с первым входом элемента И 3 и входом управления коммутатора 6. Выходы коммутатора 6 соединены с соответствующими D-входами второго счетчика 7, вход предварительной установки которого соединен с выходом t2 генератора тактов 9. Синхровход второго счетчика 7 соединен с выходом t3 генератора тактов 9 и вторым входом элемента И 3, третий вход которого соединен с выходом дешифратора 10. Входы дешифратора 10 соединены с соответствующими выходами второго счетчика 7 и D-входами оперативного запоминающего устройства 8, синхровход которого соединен с выходом t4 генератора тактов 9. Выход элемента И 3 является выходом селектора импульсов по длительности 12.
Постоянное запоминающее устройство 5 выдает на своем выходе код, соответствующий установленному на его адресном входе адресу. Коммутатор 6 при низком уровне на его входе управления соединяет первые входы с соответствующими выходами, а при высоком уровне на его входе управления - вторые входы с соответствующими выходами. Второй счетчик 7 уменьшает свое состояние на единицу по переднему фронту импульса на синхровходе и осуществляет запись кода, установленного на D-входах, по появлению импульса на входе предварительной установки. Оперативное запоминающее устройство 8 осуществляет запись кода, установленного на D-входах, по появлению импульса на синхровходе и выдает его на своем выходе для соответствующего адреса хранения. Генератор тактов 9 формирует последовательность импульсов на своих выходах t1, t2, t3 и t4, вначале появляется импульс на выходе t1, после его окончания, через некоторое время, появляется импульс на выходе t2, после его окончания - на выходе t3 и т.д., после окончания импульса на выходе t4 вновь следует импульс на выходе t1.
Селектор импульсов по длительности работает следующим образом. По каждому такту, поступающему с выхода t1 генератора тактов 9 на синхровход первого счетчика 4 (счетчика адреса), его состояние увеличивается на единицу, в результате первый счетчик 4 последовательно устанавливает на своем выходе адреса, соответствующие источникам сигналов. Код с выхода первого счетчика 4 поступает на шину адреса 2, в результате чего мультиплексор 1 подсоединяет соответствующий вход селектора импульсов по длительности 11 к первому входу элемента И 3 и входу управления коммутатора 6.
При отсутствии сигнала (низкий уровень) на входе селектора импульсов по длительности 11 (например, на входе n, которому соответствует адрес NN), низкий уровень с выхода мультиплексора 1 поступит на вход управления коммутатора 6, в результате чего выходы постоянного запоминающего устройства 5 будут подсоединены (через первые входы коммутатора 6) к соответствующим D-входам второго счетчика 7. Очередной такт с выхода t2 генератора тактов 9, поступив на вход предварительной установки второго счетчика 7, запишет в него соответствующий адресу NN код из постоянного запоминающего устройства 5. Следующий тактовый импульс с выхода t3 генератора тактов 9, поступив на синхровход второго счетчика 7, уменьшит его состояние на 1, одновременно с этим тактовый импульс поступит на второй вход элемента И 3, однако низкий логический уровень на первом входе элемента И 3 не пропустит этот тактовый импульс на выход селектора импульсов по длительности 12. Очередной такт с выхода t4 генератора тактов 9, поступив на синхровход оперативного запоминающего устройства 8, перепишет в него код из второго счетчика 7. Таким образом, в оперативном запоминающем устройстве 8, при отсутствии сигнала на входе селектора импульсов по длительности 11, будет храниться уменьшенное на единицу содержимое постоянного запоминающего устройства 5.
В случае появления сигнала (высокий уровень) на n входе селектора импульсов по длительности 11, высокий уровень с выхода мультиплексора 1 поступит на вход управления коммутатора 6, в результате чего выходы оперативного запоминающего устройства 8 будут подсоединены (через вторые входы коммутатора 6) к соответствующим D-входам второго счетчика 7. Очередной такт с выхода t2 генератора тактов 9, поступив на вход предварительной установки второго счетчика 7, запишет в него код из оперативного запоминающего устройства 8, хранящийся там по адресу NN. Следующий тактовый импульс с выхода t3 генератора тактов 9, поступив на синхровход второго счетчика 7, уменьшит его состояние на 1, одновременно с этим тактовый импульс поступит на второй вход элемента И 3, однако низкий логический уровень на третьем входе элемента И 3, поступающий с выхода дешифратора 10, не пропустит этот тактовый импульс на выход селектора импульсов по длительности 12. Очередной такт с выхода t4 генератора тактов 9, поступив на синхровход оперативного запоминающего устройства 8, перепишет в него код из второго счетчика 7. Таким образом, в оперативном запоминающем устройстве 8, при наличии контролируемого сигнала на n входе селектора импульсов по длительности 11, хранящийся по адресу NN код будет уменьшаться на единицу при каждом этапе контроля (моменты следования тактовых импульсов с выхода t4 генератора тактов 9 при состоянии NN шины адреса 2).
В случае если контролируемый сигнал на n входе селектора импульсов по длительности 11 окончится до окончания контролируемого времени Tn, то низкий уровень с выхода мультиплексора 1, поступив на вход управления коммутатора 6, подсоединит выходы постоянного запоминающего устройства 5 к соответствующим D-входам второго счетчика 7. Очередные такты с выходов t2, t3, t4 генератора тактов 9, приведут селектор импульсов по длительности в исходное состояние (в оперативном запоминающем устройстве 8 по адресу NN будет записан код на единицу меньше, чем код, хранящийся в постоянном запоминающем устройстве 5). А в случае если контролируемый сигнал на входе селектора импульсов по длительности 11 не окончится до окончания контролируемого времени Tn, то состояние на выходе второго счетчика 7, по очередному (после окончания времени Tn) такту с выхода t3 генератора тактов 9, уменьшится до значения, выделяемого дешифратором 10 (например, нули на всех входах дешифратора 10). В результате этого высокий уровень с выхода дешифратора 10 поступит на третий вход элемента И 3 и позволит такту с выхода t3 генератора тактов 9 пройти на выход селектора импульсов по длительности 12, сформировав таким образом сообщение: «по адресу NN длительность импульса превышает время Tn». В случае если дешифратор 10 выделяет нулевое состояние счетчика, то код Mn, предварительно записываемый в постоянное запоминающее устройство 5, определяется как:
Mn=Tn:t+2,
где t - период следования тактовых импульсов с выхода t3 генератора тактов 9. Селектор импульсов по длительности будет выделять сигналы (на n входе селектора импульсов по длительности 11), если их длительность превысит время от Tn до Tn+t. Разброс времени определяется не синхронностью появления контролируемых сигналов и формированием тактов внутри селектора импульсов по длительности.
Эффект от использования предлагаемого селектора импульсов по длительности в том, что он обладает расширенными функциональными возможностями - позволяет проводить контроль нескольких входных сигналов от нескольких источников одновременно. Это в свою очередь позволяет повысить надежность и снизить стоимость электронных устройств, использующих селекторы импульсов по длительности. Так, пусть необходимо контролировать, например, 30 источников сигнала. В этом случае, при использовании селектора импульсов по длительности - прототипа, необходимо применить 30 одинаковых каналов (селекторов-прототипов), что при сравнительно простой схеме известного решения потребует гораздо больших аппаратных затрат по сравнению с предлагаемым решением и, таким образом, может привести к снижению надежности электронных устройств, использующих селекторы импульсов по длительности. Необходимо также отметить, что при наметившихся тенденциях: повышение плотности размещения логических элементов на единицу площади кристалла и, как следствие, создание малых кристаллов с большими возможностями, и с целью снижения стоимости и размеров - размещение таких кристаллов в малых (с малым количеством выводов) корпусах микросхем, а также ориентация при создании различных устройств на использование программируемых логических схем (вся логическая часть в одной микросхеме), предлагаемое решение наиболее выгодно. Так, для создания встроенного в микросхему 30-канального селектора по известному решению необходимо 30 входов, 30 выходов, т.е. 60 выводов. В предлагаемом варианте необходимо 30 входов, 1 выход и 5 разрядов адреса, т.е. 36 выводов, а в случае использования внешнего мультиплексора - всего 7 выводов. Т.е. предлагаемое решение обеспечивает создание селектора импульсов по длительности с использованием более простых электронных компонентов.
Предлагаемая совокупность признаков в рассмотренных авторами решениях не встречалась для решения поставленной задачи и не следует явным образом из уровня техники, что позволяет сделать вывод о соответствии технического решения критериям "новизна" и "изобретательский уровень". В качестве элементов для реализации устройства можно использовать программируемые логические матрицы или логические элементы цифровых микросхем, например 564 и т.д.
Литература
1. Патент Российской Федерации №2054798, кл. Н03К 5/26 от 11.02.92. Селектор импульсов по длительности.
2. Патент Российской Федерации №2010422, кл. Н03К 5/26, Н03Н 17/00 от 16.12.91. Селектор импульсов по длительности.

Claims (1)

  1. Селектор импульсов по длительности, содержащий первый и второй счетчики, генератор тактов, выход t1 которого соединен с синхровходом первого счетчика, дешифратор, входы которого соединены с соответствующими выходами второго счетчика, вход селектора импульсов по длительности, элемент И, выход которого является выходом селекторя импульсов по длительности, отличающийся тем, что в него дополнительно введены мультиплексор, постоянное запоминающее устройство, коммутатор, оперативное запоминающее устройство и шина адреса, при этом выходы первого счетчика являются шиной адреса селектора импульсов по длительности и соединены с соответствующими адресными входами мультиплексора, постоянного запоминающего устройства и оперативного запоминающего устройства, выходы которого соединены с соответствующими вторыми входами коммутатора с первыми входами которого соединены соответствующие выходы постоянного запоминающего устройства, выход мультиплексора соединен с первым входом элемента И и входом управления коммутатора, входы мультиплексора являются входами селектора импульсов по длительности, выходы коммутатора соединены с соответствующими D-входам второго счетчика, вход предварительной установки которого соединен с выходом t2 генератора тактов, а синхровход второго счетчика соединен с выходом t3 генератора тактов и вторым входом элемента И, третий вход которого соединен с выходом дешифратора, при этом выходы второго счетчика также соединены с соответствующими D-входами оперативного запоминающего устройства, синхровход которого соединен с выходом t4 генератора тактов.
RU2006126851/09A 2006-07-24 2006-07-24 Селектор импульсов по длительности RU2332783C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2006126851/09A RU2332783C2 (ru) 2006-07-24 2006-07-24 Селектор импульсов по длительности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2006126851/09A RU2332783C2 (ru) 2006-07-24 2006-07-24 Селектор импульсов по длительности

Publications (2)

Publication Number Publication Date
RU2006126851A RU2006126851A (ru) 2008-01-27
RU2332783C2 true RU2332783C2 (ru) 2008-08-27

Family

ID=39109746

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2006126851/09A RU2332783C2 (ru) 2006-07-24 2006-07-24 Селектор импульсов по длительности

Country Status (1)

Country Link
RU (1) RU2332783C2 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2565531C1 (ru) * 2014-03-18 2015-10-20 Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева" Селектор импульсов по длительности

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2565531C1 (ru) * 2014-03-18 2015-10-20 Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева" Селектор импульсов по длительности

Also Published As

Publication number Publication date
RU2006126851A (ru) 2008-01-27

Similar Documents

Publication Publication Date Title
TW200830769A (en) Packet based ID generation for serially interconnected devices
JPH0378998A (ja) 加速器の制御装置
US20020186608A1 (en) High frequency range four bit prefetch output data path
US6813195B2 (en) Pipe latch circuit for outputting data with high speed
JPH07169265A (ja) 同期式ランダムアクセスメモリ装置
RU2332783C2 (ru) Селектор импульсов по длительности
TW328133B (en) Column select line enable circuit of semiconductor memory device
US7061272B2 (en) Finite state machine circuit
KR19980046101A (ko) 버스트 모드 신호를 제공하기 위한 반도체 메모리 장치
KR920020433A (ko) 마이크로 콘트롤러 유닛
RU2332784C2 (ru) Селектор импульсов по длительности
WO2001097162A8 (en) Memory device
JP3672874B2 (ja) データ処理装置
KR100594315B1 (ko) 다중 펄스 생성 장치
KR100691008B1 (ko) 메모리 장치의 테스트 모드 진입 장치
US5005193A (en) Clock pulse generating circuits
KR970701397A (ko) Ic 카드 제어 회로 및 ic 카드 제어 시스템(ic card control circuit and ic card control system)
KR100608372B1 (ko) 동기식 메모리 장치의 데이타 출력 시점 조절 방법
US20070076466A1 (en) Multiple-clock controlled logic signal generating circuit
SU1166118A1 (ru) Устройство дл контрол @ -разр дного распределител импульсов
KR100592188B1 (ko) 에스디램 엑세스를 위한 데이터 인터페이스장치
KR20060077717A (ko) 이중버퍼 구조를 가진 타이머 회로
RU2565531C1 (ru) Селектор импульсов по длительности
SU783958A1 (ru) Устройство дл формировани серии импульсов
RU2118042C1 (ru) Многоканальный датчик одиночных импульсов

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20180725