RU2251740C2 - Способ управления фазами заряда и разряда опорного конденсатора - Google Patents
Способ управления фазами заряда и разряда опорного конденсатора Download PDFInfo
- Publication number
- RU2251740C2 RU2251740C2 RU2003116899/09A RU2003116899A RU2251740C2 RU 2251740 C2 RU2251740 C2 RU 2251740C2 RU 2003116899/09 A RU2003116899/09 A RU 2003116899/09A RU 2003116899 A RU2003116899 A RU 2003116899A RU 2251740 C2 RU2251740 C2 RU 2251740C2
- Authority
- RU
- Russia
- Prior art keywords
- voltage
- reference capacitor
- capacitor
- discharge
- data processing
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J9/00—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting
- H02J9/04—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting in which the distribution system is disconnected from the normal source and connected to a standby source
- H02J9/06—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting in which the distribution system is disconnected from the normal source and connected to a standby source with automatic change-over, e.g. UPS systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/073—Special arrangements for circuits, e.g. for protecting identification code in memory
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- General Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Emergency Management (AREA)
- Business, Economics & Management (AREA)
- Stand-By Power Supply Arrangements (AREA)
- Electronic Switches (AREA)
- Control Of Electrical Variables (AREA)
- Charge And Discharge Circuits For Batteries Or The Like (AREA)
- Direct Current Feeding And Distribution (AREA)
- Load-Engaging Elements For Cranes (AREA)
- Control And Safety Of Cranes (AREA)
- Analogue/Digital Conversion (AREA)
- Measurement Of Current Or Voltage (AREA)
Abstract
Изобретение относится к способу управления фазами заряда и разряда опорного конденсатора (К) (С) носителя данных, причем опорный К (С) перед зарядом разряжается только до предварительно определенного уровня напряжения. Технический результат заключается в предотвращении возможности несанкционированного доступа к информации на основе потребления тока блоком обработки данных. Разряд К (С) осуществляется постоянным током (iD), что не позволяет распознать, каким было состояние заряда К (С) перед разрядом. Благодаря этому невозможно сделать выводов о токах, протекающих в блоке (1) обработки данных в процессе выполнения релевантных для обеспечения защиты вычислительных операций. В предпочтительном варианте выполнения устройства источник (3) постоянного тока образован схемой зеркального отображения тока, и посредством компаратора (2) напряжение на опорном К (С) сравнивается с эталоном запрещенной полосы напряжения разряда. 2 н. и 2 з.п. ф-лы, 2 ил.
Description
Изобретение относится к способу управления фазами заряда и разряда опорного конденсатора носителя данных с блоком обработки данных, причем опорный конденсатор связан с входом питающего напряжения блока обработки данных, при этом способ включает этапы:
- отсоединения блока обработки данных и опорного конденсатора от потенциала питания,
- осуществления вычислительных операций в блоке обработки данных и
- соединения опорного конденсатора с напряжением питания и тем самым заряда опорного конденсатора.
В основе этого способа лежит тот факт, что блоки обработки данных, которые обрабатывают данные секретного ключа, должны быть выполнены таким образом, чтобы во время вычисления на основе потребления тока невозможно было сделать никаких выводов относительно данных ключа. В особенности, тем самым должна быть предотвращена возможность применения известных методов простого анализа мощности (SPA - Simple Power Analysis) и дифференциального анализа мощности (DPA – Differential Power Analysis). За счет буферизации напряжения питания вычислительного средства во время вычислительного цикла обеспечивается скрытие профиля потребления тока вычислительным устройством в процессе выполнения критически важных вычислительных операций. Однако в общем случае по уровню разряда опорного конденсатора можно выяснить, какова была активность в блоке обработки данных в течение времени буферизации. Существует опасность того, что на основе последующего тока подзаряда, который зависит от предшествующего уровня разряда опорного конденсатора, можно получить выводы относительно обрабатываемых секретных данных или, в необходимом случае, относительно специализированной алгоритмической обработки.
Задача настоящего изобретения состоит в том, чтобы обеспечить буферизацию блока обработки данных с использованием опорного конденсатора таким образом, чтобы при подзаряде опорного конденсатора невозможно было сделать никаких выводов о потреблении тока в течение вычислительного цикла. Кроме того, необходимо создать схемное устройство для осуществления способа.
Указанная задача, в отношении способа, решается в способе вышеупомянутого типа, который отличается тем, что перед зарядом опорного конденсатора производится разряд опорного конденсатора до предварительно заданного напряжения постоянным током.
Что касается устройства, указанная задача решается схемным устройством, содержащим опорный конденсатор, который имеет возможность разряда через подключаемый источник постоянного тока, причем опорный конденсатор имеет возможность соединения с потенциалом питания, компаратор, первый вход которого имеет возможность соединения с опорным конденсатором, и ко второму входу которого приложено эталонное напряжение, блок управления, который связан с выходом конденсатора, при этом с помощью блока управления осуществляется управление переключателем для соединения опорного конденсатора с потенциалом питания, а также переключателем для подключения источника постоянного тока.
За счет разряда опорного конденсатора до предварительно определенного напряжения заряд, накапливаемый в процессе заряда конденсатора, всегда является одинаковым. Поэтому уже невозможно сделать выводов относительно состояния заряда опорного конденсатора после вычислительного цикла.
Особенно предпочтительным является то, что разряд опорного конденсатора до заданного напряжения осуществляется постоянным током, так как следует исходить из того, что в схемном устройстве, которое детектирует достижение предварительно заданного напряжения, имеется время запаздывания. За это время опорный конденсатор разряжается дальше. Если разряд осуществляется не постоянным током, то напряжение опорного конденсатора по окончании фазы разряда вновь является зависимым от уровня разряда после завершения проведения вычислительных операций, хотя и во много меньшей степени, чем в способе или соответственно в схемном устройстве согласно уровню техники. В предпочтительном варианте осуществления схемного устройства разряд может быть реализован постоянным током с помощью схемы зеркального отображения тока.
Кроме того, предпочтительно, если разряд опорного конденсатора производится через последовательно соединенные сопротивление и транзистор, причем тем самым образуется делитель напряжения, который может устанавливаться таким образом, чтобы напряжение, снимаемое с точки между транзистором и сопротивлением, могло сравниваться с определенным напряжением эталона запрещенной полосы.
Изобретение поясняется далее на примере выполнения со ссылками на чертежи, на которых показано следующее:
фиг.1 – первое схематичное представление схемного устройства, соответствующего изобретению, и
фиг.2 – второе более конкретное выполнение схемного устройства, соответствующего изобретению.
На фиг.1 представлена принципиальная схема устройства, посредством которого может быть осуществлен способ, соответствующий изобретению. Блок 1 обработки данных соединен с питающим напряжением VCC не непосредственно, а вход 6 питающего напряжения имеет возможность отсоединения от питающего напряжения посредством первого переключателя S1. Кроме того, с входом 6 питающего напряжения соединен опорный конденсатор С. Когда первый переключатель S1 разомкнут, питающее напряжение для блока 1 обработки данных обеспечивается опорным конденсатором С. Рабочий интервал, в течение которого блок 1 обработки данных может получать питание посредством опорного конденсатора С, зависит от емкости конденсатора С, а также от потребления тока блоком 1 обработки данных. Целью данного устройства является то, чтобы при проведении критически важных, т.е. релевантных с точки зрения защищенности вычислительных операций в блоке 1 обработки данных, развязать этот блок от питающего напряжения, чтобы предотвратить возможность несанкционированного получения выводов касательно секретного ключа на основе потребления тока всей схемы с блоком 1 обработки данных. Если, однако, по окончании проведения вычислительных операций переключатель S1 снова замыкается, то конденсатор вновь заряжается, при этом на основе тока заряда по-прежнему можно распознать, какой заряд конденсатора С потребовался для проведения защищенных вычислительных операций.
Чтобы предотвратить такую возможность, конденсатор С разряжается до определенного значения напряжения и только после этого вновь заряжается до номинального напряжения. Потенциальная возможность для этого могла бы состоять в том, чтобы конденсатор С разряжать до постоянного напряжения, генерированного соответствующей схемой. Это в общем случае означало бы, что источник постоянного напряжения переключается на емкостную нагрузку. Однако поскольку источник постоянного тока на практике не идеален и запитывается от питающего напряжения, то и при таком решении наблюдается питающий ток, зависимый от уровня напряжения конденсатора С. Тем самым такая схема не пригодна для того, чтобы полностью скрывать потребление тока во время осуществления секретных вычислительных операций.
В соответствии с изобретением конденсатор С, в противоположность описанному выше, разряжается через источник 3 постоянного тока до тех пор, пока напряжение на конденсаторе С не достигнет предварительно определенного нижнего граничного значения. После этого цепь разряда прерывается посредством переключателя S2, и замыкается переключатель S1, чтобы тем самым обеспечить повторный заряд конденсатора С. Определение нижнего граничного значения напряжения осуществляется посредством компаратора 2, который сравнивает напряжение на конденсаторе С с эталонным напряжением Uref. На выходе компаратора 2 подключен блок 4 управления, который осуществляет управление переключателем S1 и S2. Блок 4 управления сам управляется от блока 1 обработки данных перед началом и после окончания проведения секретной вычислительной операции. Тем самым указывается, когда переключатель S1 должен размыкаться, чтобы снабжение питанием блока 1 обработки данных производилось через опорный конденсатор С, и когда должен осуществляться процесс разряда, т.е. замыкание переключателя S2. Конец процесса разряда определяется самостоятельно посредством компаратора, и тем самым устанавливается момент времени для размыкания переключателя S2 и замыкания переключателя S1. Кроме того, блок 4 управления может управляться посредством дополнительного входа 5, например, через дополнительную схему, которая определяет начальные условия.
При разряде конденсатора через сопротивление R напряжение на конденсаторе, без использования дополнительных мер, спадает согласно e-функции. Когда, как в схеме по фиг.1, компаратор 2 в этих условиях установит, что достигнуто нижнее предварительно заданное напряжение конденсатора, то проходит еще некоторое время, прежде чем переключатель S2 разомкнется. В течение этого времени конденсатор С продолжает разряжаться. Хотя время запаздывания компаратора 2 и переключателя S2 всегда одинаково, однако так как напряжение на конденсаторе С спадает согласно е-функции, то действительное конечное напряжение конденсатора С все еще зависит от его предшествующего уровня заряда.
Поэтому разряд в соответствующем изобретению варианте выполнения происходит с использованием постоянного тока, что обеспечивается источником 3 постоянного тока, так что хотя в течение времени запаздывания компаратора 2 и переключателя S2 напряжение на конденсаторе С продолжает падать, однако его конечное значение не зависит от предшествующего состояния заряда.
На фиг.2 показан конкретный вариант выполнения соответствующего изобретению схемного устройства со схемой зеркального отображения тока для реализации источника постоянного тока и устройством, состоящим из схемы “И” 11, двухфазного генератора 12 и триггерной схемы 13 для реализации блока управления. Вход 6 питающего напряжения блока 1 обработки данных, как в примере выполнения по фиг.1, связан с питающим напряжением VCC. Также предусмотрен опорный конденсатор С, посредством которого обеспечивается питание блока 1 обработки данных, когда переключатель S1 разомкнут. В отличие от фиг.1, неинвертирующий вход компаратора 2 связан не непосредственно с конденсатором С или входом 6 питающего напряжения, а напряжение снимается с точки между сопротивлением R и последовательно включенным транзистором Т4. Разряд конденсатора С осуществляется, таким образом, через сопротивление R и транзистор Т4, которые в процессе разряда образуют делитель напряжения. Выбор точки съема напряжения между сопротивлением R и транзистором Т4 объясняется тем, что сравнение напряжения компаратором 2 должно производиться с эталонным напряжением Uref, и это эталонное напряжение Uref должно вырабатываться посредством эталона запрещенной полосы. Напряжение эталона запрещенной полосы в типовом случае составляет примерно 1,203 В, в то время как напряжение, до которого конденсатор должен разрядиться, в наиболее благоприятном случае составляет 2,0 В. Поэтому должен предусматриваться делитель напряжения, состоящий из сопротивления R и транзистора Т4, чтобы на сопротивлении падало напряжение, примерно равное 0,8 В. Если бы напряжение снималось непосредственно с конденсатора С, то сравнение с эталоном запрещенной полосы было бы невозможным.
Источник постоянного тока реализуется посредством схемы зеркального отображения тока с сопротивлением Rs и транзистором Т3 в опорной ветви, а также с транзистором Т4. В опорной ветви сопротивление Rs включено последовательно с транзистором Т3 и находится между постоянным напряжением Vkonst и опорным потенциалом 0. Посредством величины сопротивления Rs и постоянного напряжения Vkonst тем самым устанавливается, какой ток протекает в опорной ветви. Посредством этого также определяется, какой ток может протекать через транзистор Т4. Через транзистор Т1, который включен между управляющим выводом транзистора Т4 и опорным потенциалом, включен транзистор Т4. Посредством транзистора Т2, который включен между управляющим выводом транзистора Т3 и управляющим выводом транзистора Т4, зеркальное отображение тока может включаться и выключаться.
Если конденсатор находится не на своем нижнем уровне напряжения, то результатом сравнения компаратора 2 является сигнал высокого логического уровня. Когда переключатель S1 размыкается, триггерная схема сбрасывается, и на инвертирующем выходе qn триггерной схемы 13 имеется высокий логический уровень. Если теперь дополнительно от блока 1 обработки данных сигнализируется, что релевантные с точки зрения защиты вычислительные операции завершены, и конденсатор может разряжаться, то выход 14 блока 1 обработки данных находится на высоком логическом уровне, и этот сигнал прикладывается в качестве третьего входного сигнала к схеме “И” 11. Тем самым уровень напряжения на выходе схемы “И” 11 переходит на высокий логический уровень, и затем вводится процесс разряда. Посредством двухфазного генератора 12 из выходного сигнала схемы “И” 11 генерируются два задержанных во времени сигнала 16 и 15. Сначала посредством сигнала 16 отпирается транзистор Т1, так что транзистор Т4 может перейти в проводящее состояние. Вторым сигналом 15 переключается транзистор Т2, так что схема зеркального отображения тока активизируется и отображает ток через сопротивление Rs в ветвь разряда. Так как ток iD разряда постоянный, то на сопротивлении R падает постоянное напряжение, которое в этом варианте осуществления установлено на 0,8 В. При первоначальном напряжении 2,4 В на конденсаторе С и падении напряжения 0,8 В на сопротивлении R, на неинвертирующем входе компаратора 2 приложено теперь напряжение 1,6 В, в то время как эталонное напряжение Uref составляет 1,2 В. Только при разряде конденсатора до напряжения 2 В напряжение на неинвертирующем входе компаратора 2 становится меньше, чем напряжение на инвертирующем входе. В этот момент происходит падение выходного сигнала компаратора 2, и за счет этого сигнала низкого логического уровня на входе схемы “И” 11 ее выход также переходит на низкий логический уровень. Затем транзистор Т1 переключается в проводящее состояние, так что транзистор Т4 разряда запирается, и разряд конденсатора С заканчивается. После замыкания переключателя S1 конденсатор С может вновь заряжаться.
Разумеется, для подобного функционирования возможны различные выполнения схемного устройства, и если только в них предусматривается, что опорный конденсатор С разряжается постоянным током iD, то такие схемы входят в объем изобретения.
Claims (4)
1. Способ управления фазами заряда и разряда опорного конденсатора (С) носителя данных с блоком (1) обработки данных, причем опорный конденсатор (С) соединен с входом (6) питающего напряжения блока (1) обработки данных, заключающийся в том, что отсоединяют блок (1) обработки данных и опорный конденсатор (С) от потенциала питания (VCC), осуществляют вычислительные операции в блоке (1) обработки данных, соединяют опорный конденсатор (С) с потенциалом питания (VCC) и тем самым осуществляют заряд опорного конденсатора (С), отличающийся тем, что перед зарядом опорного конденсатора (С) осуществляют разряд опорного конденсатора (С) до предварительно заданного напряжения с постоянным током (iD) .
2. Устройство для осуществления способа по п.1, содержащее опорный конденсатор (С), который имеет возможность разряда через подключаемый источник (3) постоянного тока, причем опорный конденсатор (С) имеет возможность соединения с потенциалом питания (VCC), компаратор (2), первый вход которого соединен с опорным конденсатором, а ко второму входу которого приложено эталонное напряжение (Uref), блок (4; 11, 12, 13) управления, который соединен с выходом компаратора (2), причем посредством блока (4; 11, 12, 13) управления осуществляется управление переключателем (S1) для соединения опорного конденсатора (С) с потенциалом питания (VCC) и переключателем (S2; Т4) для подключения источника (3; RS, T3, Т4) постоянного тока.
3. Устройство по п.2, отличающееся тем, что источник (3) постоянного тока представляет собой схему зеркального отображения тока.
4. Устройство по п. 2, отличающееся тем, что разряд опорного конденсатора (С) осуществляется через последовательное соединение сопротивления (R) и транзистора (Т4), так что образуется делитель напряжения, и напряжение, снятое с точки между сопротивлением (R) и транзистором (Т4), сравнивается компаратором (2) с эталонным напряжением (Uref) запрещенной полосы напряжения разряда.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10054970A DE10054970A1 (de) | 2000-11-06 | 2000-11-06 | Verfahren zur Steuerung der Lade- und Entladephasen eines Stützkondensators |
DE10054970.5 | 2000-11-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2003116899A RU2003116899A (ru) | 2004-12-10 |
RU2251740C2 true RU2251740C2 (ru) | 2005-05-10 |
Family
ID=7662310
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2003116899/09A RU2251740C2 (ru) | 2000-11-06 | 2001-11-06 | Способ управления фазами заряда и разряда опорного конденсатора |
Country Status (13)
Country | Link |
---|---|
US (1) | US6859011B2 (ru) |
EP (1) | EP1332468B1 (ru) |
JP (1) | JP3734797B2 (ru) |
KR (1) | KR100523830B1 (ru) |
CN (1) | CN100359529C (ru) |
AT (1) | ATE289103T1 (ru) |
BR (1) | BR0115142A (ru) |
DE (2) | DE10054970A1 (ru) |
MX (1) | MXPA03003955A (ru) |
RU (1) | RU2251740C2 (ru) |
TW (1) | TW526440B (ru) |
UA (1) | UA73613C2 (ru) |
WO (1) | WO2002037637A2 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2698526C1 (ru) * | 2018-09-03 | 2019-08-28 | Максим Юрьевич Дидик | Способ измерения заряда импульсов тока |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10259384B3 (de) | 2002-12-18 | 2004-05-13 | Siemens Ag | Vorrichtung zur Ermittlung des Energiezustandes eines Energiespeichers eines mobilen Datenträgers |
JP2009071220A (ja) * | 2007-09-18 | 2009-04-02 | Toyoda Gosei Co Ltd | Iii族窒化物系化合物半導体発光素子 |
US9350198B2 (en) * | 2012-11-16 | 2016-05-24 | Agiga Tech Inc. | Active voltage balancing of series capacitor arrangement |
KR102401578B1 (ko) | 2015-09-03 | 2022-05-24 | 삼성전자주식회사 | 보조 전원 검사 방법 및 이를 적용한 전자 장치 |
US10283173B2 (en) | 2017-04-19 | 2019-05-07 | Seagate Technologies Llc | Intelligent backup capacitor management |
US10924261B2 (en) * | 2017-05-22 | 2021-02-16 | Arm Limited | Efficient power distribution |
US10997322B2 (en) * | 2017-05-22 | 2021-05-04 | Arm Limited | Efficient power distribution |
US11394308B1 (en) | 2021-05-05 | 2022-07-19 | Arm Limited | Apparatuses and methods for power isolation |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62237592A (ja) * | 1986-04-08 | 1987-10-17 | Casio Comput Co Ltd | Icカ−ドにおけるクロツク切換方式 |
FR2600183B1 (fr) * | 1986-06-13 | 1990-10-12 | Eurotechnique Sa | Circuit integre pour la memorisation et le traitement d'informations de maniere confidentielle comportant un dispositif anti-fraude |
MY125706A (en) * | 1994-08-19 | 2006-08-30 | Thomson Consumer Electronics | High speed signal processing smart card |
KR0134914B1 (ko) * | 1995-06-29 | 1998-04-25 | 김광호 | 아날로그 방식의 발진회로 |
US5579257A (en) * | 1995-08-31 | 1996-11-26 | Motorola, Inc. | Method for reading and restoring data in a data storage element |
JP2865133B2 (ja) * | 1996-07-26 | 1999-03-08 | 日本電気株式会社 | 安定化電源回路 |
US5900772A (en) * | 1997-03-18 | 1999-05-04 | Motorola, Inc. | Bandgap reference circuit and method |
FR2774492A1 (fr) * | 1998-02-04 | 1999-07-30 | Schlumberger Ind Sa | Dispositif a circuit integre securise par attenuation des signatures electriques |
FR2776410B1 (fr) * | 1998-03-20 | 2002-11-15 | Gemplus Card Int | Dispositifs pour masquer les operations effectuees dans une carte a microprocesseur |
DE19836045C2 (de) * | 1998-06-12 | 2001-06-07 | Kreft Hans Diedrich | Chipkarte |
CN1139174C (zh) * | 1998-08-31 | 2004-02-18 | 因芬尼昂技术股份公司 | 能量供给设备和具有该能量供给设备的电路装置 |
DE19850293A1 (de) * | 1998-10-30 | 2000-05-04 | Koninkl Philips Electronics Nv | Datenträger mit Kompromittierungsschutz |
US6594760B1 (en) * | 1998-12-21 | 2003-07-15 | Pitney Bowes Inc. | System and method for suppressing conducted emissions by a cryptographic device |
DE19907575A1 (de) | 1999-02-23 | 2000-08-24 | Philips Corp Intellectual Pty | Schaltungsanordnung zum Liefern eines Speisestromes |
DE19911673A1 (de) * | 1999-03-09 | 2000-09-14 | Deutsche Telekom Ag | Verfahren und Anordnung für den Schutz der Daten auf einer Smartcard |
FR2800490B1 (fr) * | 1999-11-02 | 2002-01-04 | Sagem | Procede pour assurer l'inviolabilite d'un micromodule de carte a puce contre une analyse de sa consommation de courant et micromodule agence pour sa mise en oeuvre |
US6507913B1 (en) * | 1999-12-30 | 2003-01-14 | Yeda Research And Development Co. Ltd. | Protecting smart cards from power analysis with detachable power supplies |
-
2000
- 2000-11-06 DE DE10054970A patent/DE10054970A1/de not_active Withdrawn
-
2001
- 2001-06-11 UA UA2003054059A patent/UA73613C2/uk unknown
- 2001-10-22 TW TW090126041A patent/TW526440B/zh not_active IP Right Cessation
- 2001-11-06 RU RU2003116899/09A patent/RU2251740C2/ru not_active IP Right Cessation
- 2001-11-06 JP JP2002540275A patent/JP3734797B2/ja not_active Expired - Fee Related
- 2001-11-06 EP EP01993048A patent/EP1332468B1/de not_active Expired - Lifetime
- 2001-11-06 DE DE50105327T patent/DE50105327D1/de not_active Expired - Lifetime
- 2001-11-06 AT AT01993048T patent/ATE289103T1/de not_active IP Right Cessation
- 2001-11-06 KR KR10-2003-7006022A patent/KR100523830B1/ko not_active IP Right Cessation
- 2001-11-06 WO PCT/DE2001/004170 patent/WO2002037637A2/de active IP Right Grant
- 2001-11-06 MX MXPA03003955A patent/MXPA03003955A/es active IP Right Grant
- 2001-11-06 CN CNB018185029A patent/CN100359529C/zh not_active Expired - Fee Related
- 2001-11-06 BR BR0115142-8A patent/BR0115142A/pt not_active IP Right Cessation
-
2003
- 2003-05-06 US US10/431,482 patent/US6859011B2/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2698526C1 (ru) * | 2018-09-03 | 2019-08-28 | Максим Юрьевич Дидик | Способ измерения заряда импульсов тока |
Also Published As
Publication number | Publication date |
---|---|
CN100359529C (zh) | 2008-01-02 |
CN1656507A (zh) | 2005-08-17 |
UA73613C2 (en) | 2005-08-15 |
KR20030046519A (ko) | 2003-06-12 |
US20030210018A1 (en) | 2003-11-13 |
KR100523830B1 (ko) | 2005-10-25 |
DE50105327D1 (de) | 2005-03-17 |
BR0115142A (pt) | 2003-10-07 |
ATE289103T1 (de) | 2005-02-15 |
WO2002037637A2 (de) | 2002-05-10 |
EP1332468A2 (de) | 2003-08-06 |
DE10054970A1 (de) | 2002-05-23 |
TW526440B (en) | 2003-04-01 |
EP1332468B1 (de) | 2005-02-09 |
US6859011B2 (en) | 2005-02-22 |
WO2002037637A3 (de) | 2002-09-12 |
JP3734797B2 (ja) | 2006-01-11 |
MXPA03003955A (es) | 2004-07-08 |
JP2004513594A (ja) | 2004-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8183846B2 (en) | Method and apparatus for controlling a DC/DC converter | |
US6348833B1 (en) | Soft starting reference voltage circuit | |
RU2251740C2 (ru) | Способ управления фазами заряда и разряда опорного конденсатора | |
US20080126814A1 (en) | Hot-Swap Power Controller Generating Sequenced Power-Good Signals | |
US20030227321A1 (en) | Pump circuits and methods for integrated circuits including first and second oscillators and first and second pumps | |
US20110279173A1 (en) | Controlled Charge Pump Arrangement and Method for Controlling a Clocked Charge Pump | |
WO2001024347A1 (en) | Method and apparatus for rapid initialization of charge pump circuits | |
US7475267B1 (en) | Systems and methods for delay in startup of multiple components | |
US7141958B2 (en) | Power supply apparatus and power supply control device | |
JPH06245409A (ja) | 電源損失センサ | |
US11418139B2 (en) | Signal detection method, corresponding circuit, device and system | |
US6556066B2 (en) | Boosting method and apparatus | |
JPH0731133A (ja) | 半導体チップ用の電圧変換装置および方法 | |
EP3098826A1 (en) | Switch monitoring circuit | |
CN110531818B (zh) | 时序控制方法及电路 | |
US11322975B1 (en) | Power source switching | |
US20080088281A1 (en) | System and method for battery charging | |
JP2000277213A (ja) | 電源アダプタの接続検出システム及び方法 | |
CN112909885B (zh) | 变频控制电路的控制方法、装置、计算机设备和存储介质 | |
US10972002B1 (en) | Clamp circuit for voltage regulator | |
CN109950939B (zh) | 充电器状态检测电路、设备电路以及充电器状态检测方法 | |
CN105511582B (zh) | 信息处理方法及电子设备 | |
JPH06209567A (ja) | Dc/dcコンバータの突入電流防止回路 | |
WO2001082034A2 (en) | A power-up circuit for a pc card | |
KR0152799B1 (ko) | 펌프의 압력센싱회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20071107 |