RU2195702C2 - Устройство для распознавания образов - Google Patents

Устройство для распознавания образов

Info

Publication number
RU2195702C2
RU2195702C2 RU2000126451A RU2000126451A RU2195702C2 RU 2195702 C2 RU2195702 C2 RU 2195702C2 RU 2000126451 A RU2000126451 A RU 2000126451A RU 2000126451 A RU2000126451 A RU 2000126451A RU 2195702 C2 RU2195702 C2 RU 2195702C2
Authority
RU
Russia
Prior art keywords
inputs
outputs
output
shift
input
Prior art date
Application number
RU2000126451A
Other languages
English (en)
Other versions
RU2000126451A (ru
Inventor
Т.З. Аралбаев
Original Assignee
Оренбургский государственный университет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Оренбургский государственный университет filed Critical Оренбургский государственный университет
Priority to RU2000126451A priority Critical patent/RU2195702C2/ru
Publication of RU2000126451A publication Critical patent/RU2000126451A/ru
Application granted granted Critical
Publication of RU2195702C2 publication Critical patent/RU2195702C2/ru

Links

Images

Landscapes

  • Image Analysis (AREA)

Abstract

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах автоматического распознавания образов для распознавания состояний объектов по спектральным характеристикам их параметров, а также для распознавания подписи человека. Техническим результатом является повышение достоверности распознавания за счет принятия решения по большинству попаданий исследуемых признаков распознавания в доверительные диапазоны их изменения. Устройство содержит блок памяти, счетчик адресов, два блока сравнения, блок управления, два элемента И, блок сдвиговых регистров и демультиплексор. 1 з.п.ф-лы, 2 ил.

Description

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в системах автоматического распознавания образов, в частности для распознавания состояний сложных технологических объектов по спектральным характеристикам их параметров.
Известно устройство для распознавания образов по авторскому свидетельству N 860100 (опубл. 30.08.81, БИ N 32, МКИ G 06 К 9/00), используемое для идентификации графических образов и состояний объектов, которое по своей технической сущности является наиболее близким к предлагаемому устройству. Это устройство содержит блок памяти, два блока сравнения, информационные входы которых подключены ко входу устройства и выходам блока памяти, логический элемент ИЛИ, входы которого подключены к выходам блоков сравнения, а выход - к информационному входу выходного блока, в качестве которого использован кольцевой сдвиговый регистр; адресный счетчик, выходы которого подключены к адресным входам блока памяти, и блок управления, выходы которого подключены к управляющим входам блоков сравнения, блока памяти, адресного счетчика и выходного блока.
Недостатком устройства-прототипа является низкая достоверность распознавания, обусловленная тем, что при случайном выходе значения любого признака за границы доверительного интервала устройство распознавания образов дает ошибочный результат, причем вероятность ошибки пропорциональна числу признаков вектора образа.
Техническим результатом настоящего изобретения является повышение достоверности распознавания образов.
Для достижения результата в устройстве для распознавания образов, содержащем блок памяти, счетчик адресов, выходы которого подключены к адресным входам блока памяти, выходной блок, логический элемент, выход которого подключен к информационному входу выходного блока, два блока сравнения, информационные входы которых подключены ко входу устройства и к выходам блока памяти, а выходы - ко входам логического элемента, и блок управления, первый и второй выходы которого соединены соответственно с управляющими входами блока памяти и счетчика, в качестве логического элемента использован первый логический элемент И, а в качестве выходного блока - блок сдвиговых регистров, а также дополнительно включены второй логический элемент И и демультиплексор, причем выход первого логического элемента И подключен к первому входу второго элемента И, второй вход которого подключен к третьему выходу блока управления, а выход - к информационному входу демультиплексора, адресный вход демультиплексора соединен с выходом блока памяти, выходы демультиплексора подключены к сдвиговым входам блока сдвиговых регистров, выходы которого являются выходами устройства, а блок сдвиговых регистров содержит k m-разрядных сдвиговых регистров, где k - число распознаваемых классов, a m - доверительный порог распознавания, причем информационные входы первых разрядов всех сдвиговых регистров объединены и подключены к информационному входу блока, сдвиговые входы каждого регистра подключены соответственно к сдвиговым входам блока, а последние разряды сдвиговых регистров подключены к выходам устройства.
На фиг. 1 представлена структурная схема предлагаемого устройства, а на фиг.2 - структурная схема блока сдвиговых регистров.
Устройство содержит два блока сравнения 1 и 2, блок памяти 3, адресный счетчик 4, два логических элемента И 5 и 6, демультиплексор 7, блок сдвиговых регистров 8 и блок управления 9, причем первые входы блоков сравнения 1 и 2 подключены ко входу устройства, вторые входы соединены с выходом блока памяти, а выходы блоков сравнения 1 и 2 подключены ко входам первого логического элемента И 5, выход которого подключен к информационному входу блока сдвиговых регистров 8 и к первому входу второго логического элемента И 6, второй вход второго логического элемента И подключен к третьему выходу блока управления 9, первый и второй выходы которого подключены соответственно к управляющему входу блока памяти 3 и к счетному входу счетчика 4, выходы счетчика 4 подключены к адресным входам блока памяти 3, а выход второго логического элемента И 6 подключен к информационному входу демультиплексора 7, адресный вход которого подключен к выходу блока памяти 3, а выходы подсоединены к сдвиговым входам блока сдвиговых регистров 8, выходы блока сдвиговых регистров являются выходами устройства. В предлагаемом устройстве блок сдвиговых регистров 8 содержит k m-разрядных сдвиговых регистров, где k - число распознаваемых классов, a m - доверительный порог распознавания, причем информационные входы первых разрядов всех сдвиговых регистров объединены и подключены к информационному входу I блока, сдвиговые входы каждого регистра подключены соответственно к сдвиговым входам Сl-Ck блока, а последние разряды сдвиговых регистров подключены к выходам устройства.
Предлагаемое устройство работает следующим образом. В исходном состоянии все регистры блока сдвиговых регистров и адресный счетчик обнулены. Блок памяти содержит данные о границах доверительных диапазонов изменения признаков для всех классов, причем в каждой ячейке памяти хранятся максимальное и минимальное значения диапазонов, а также код класса, которому принадлежит этот диапазон. При поступлении первого признака P1 на вход устройства на информационные входы блоков сравнения 1 и 2 подаются значения признака P1 и границ его доверительного диапазона, при этом на адресный вход демультиплексора 7 из блока памяти 3 подается код соответствующего класса. При соответствии величины признака на входе устройства предъявленному диапазону на оба входа логического элемента И 5 поступают два сигнала высокого уровня. При этом с выхода первого элемента И 5 сигнал высокого уровня поступает на первый вход второго логического элемента И 6 и на информационный вход блока сдвиговых регистров 8. На второй вход второго элемента И 6 из блока управления поступает импульс сдвига, который через демультиплексор 7 подается на вход того сдвигового регистра, адрес которого установлен на адресном входе демультиплексора 7. При этом единичный сигнал высокого уровня заносится в первый разряд соответствующего сдвигового регистра. В случае несоответствия величины признака P1 предъявленному диапазону на одном или обоих выходах блоков сравнения 1 и 2 появляется сигнал низкого уровня. Несовпадение или отсутствие сигналов высокого уровня на входах первого логического элемента И 5 запрещает прохождение сигнала сдвига из блока управления через второй вход второго элемента И 6 и демультиплексор 7 на сдвиговый вход выбранного по адресу сдвигового регистра, и последний сохраняет свое состояние. Далее аналогично по сигналам из блока управления 9 на счетный вход счетчика 4 и на управляющий вход блока памяти 3 производится определение соответствия величины признака P1 диапазону изменения второго класса и т.д. В результате проверки на соответствие величины первого признака диапазонам всех классов при подтверждении соответствия в первых разрядах сдвиговых регистров запишутся единицы, в случае несоответствия - сохранятся нули. Анализ остальных признаков вектора образа производится аналогично. При этом в случае соответствия величины признака диапазону класса в соответствующем сдвиговом регистре блока 8 производится последовательная запись со сдвигом единиц, в случае несоответствия - сохранение нулей. Идентификация образа производится по окончании проверки всех признаков вектора образа по конечному состоянию последних разрядов сдвиговых регистров блока 8, в котором порядковый номер сдвигового регистра соответствует номеру класса. При наличии ситуаций, когда один или несколько признаков при распознавании одного класса выходят за границы доверительного интервала или попадают в диапазоны других классов в предлагаемом устройстве ошибки распознавания в отличие от устройства-прототипа не происходит, поскольку результат распознавания формируется по большинству признаков, а число разрядов m сдвиговых регистров выбирается с учетом возможного числа таких ситуаций, причем должно выдерживаться соотношение: m/≥f+1, где f - наиболее вероятное число выходов признака за пределы заданного диапазона величин, которое не должно превышать числа, соответствующего половине всех признаков вектора образа. То есть: f≤]n/2[, где функционал в обратных квадратных скобках означает целую часть отношения, n - общее число признаков, причем n>m. Например, для учета однократного выхода - число разрядов сдвигового регистра равно двум. В данном случае результат ошибочного распознавания останется в первом разряде сдвигового регистра, а во втором разряде будет достоверный результат. Поскольку число разрядов сдвиговых регистров m меньше числа признаков вектора образа n, то результаты принадлежности начальных признаков по ходу анализа всех признаков будут выдвигаться из сдвиговых регистров.
Предложенная структура устройства, в целом, и блока сдвиговых регистров, в частности, позволяет отфильтровывать результаты ошибочного распознавания в первых разрядах сдвиговых регистров и сохранять достоверный результат в последних разрядах, подключенных к выходу устройства. При этом устраняется необходимость сохранения результатов принадлежности по всем признакам и соответственно нерациональная избыточность, за счет сокращения до величины m числа разрядов в сдвиговых регистрах.
Таким образом, предлагаемое устройство, в отличие от известного, имеет большую достоверность распознавания образов, причем, если в известном устройстве с увеличением числа признаков достоверность уменьшалась, в предлагаемом устройстве в аналогичных условиях, например, при равных вероятностях выхода признаков заграницы диапазонов, она будет возрастать. К достоинствам предлагаемого устройства, помимо основного, следует отнести удобство работы с ним за счет организации блока памяти, при которой в одну ячейку, помимо данных о границах диапазона, записывается и адрес класса, что позволяет записывать данные о классах в произвольном порядке. Кроме того, предлагаемое устройство обладает большей гибкостью при перенастройке в случае изменения числа признаков и классов, а также - требований к достоверности распознавания. Это обеспечивается возможностью изменения в блоке памяти как границ диапазона, так и кодов классов, а также возможностью введения рациональной избыточности по числу сдвиговых регистров и числу m и подключения к выходу устройства соответствующих разрядов сдвиговых регистров. Предлагаемое устройство имеет то же быстродействие, что и известное, и незначительные дополнительные аппаратурные затраты. Оно может быть реализовано на базе доступных серийных интегральных микросхем, например блоки сравнения - на микросхемах типа К155СП1, демультиплексор - К155ИД3, сдвиговые регистры - К155ИР1, блок управления и элементы И - на базе серии микросхем К 155, счетчик адреса - К155ИЕ7, а блок памяти на микросхемах серии КР558РР1. Предлагаемое устройство предназначено для распознавания состояний объектов по спектральным характеристикам его параметров, например по оценкам амплитудного спектра, полученным для ряда гармоник, и может быть использовано для идентификации графических образов, например подписи человека.

Claims (2)

1. Устройство для распознавания образов, содержащее блок памяти, счетчик адресов, выходы которого подключены к адресным входам блока памяти, выходной блок, логический элемент, выход которого подключен к информационному входу выходного блока, два блока сравнения, информационные входы которых подключены ко входу устройства и к выходам блока памяти, а выходы - ко входам логического элемента, и блок управления, первый и второй выходы которого соединены соответственно с управляющими входами блока памяти и счетчика адресов, отличающееся тем, что в нем в качестве логического элемента использован первый логический элемент И, а в качестве выходного блока - блок сдвиговых регистров, а также дополнительно включены второй логический элемент И и демультиплексор, причем выход первого логического элемента И подключен к первому входу второго элемента И, второй вход которого подключен к третьему выходу блока управления, а выход - к информационному входу демультиплексора, адресный вход демультиплексора соединен с выходом блока памяти, а выходы демультиплексора подключены к сдвиговым входам блока сдвиговых регистров, выходы которого являются выходами устройства.
2. Устройство по п. 1, отличающееся тем, что блок сдвиговых регистров содержит k m-разрядных сдвиговых регистров, где k - число распознаваемых классов, а m - порог распознавания, причем информационные входы первых разрядов всех сдвиговых регистров объединены и подключены к информационному входу блока сдвиговых регистров, сдвиговые входы каждого сдвигового регистра подключены соответственно к сдвиговым входам блока сдвиговых регистров, а последние разряды сдвиговых регистров подключены к выходам устройства.
RU2000126451A 2000-10-20 2000-10-20 Устройство для распознавания образов RU2195702C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2000126451A RU2195702C2 (ru) 2000-10-20 2000-10-20 Устройство для распознавания образов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2000126451A RU2195702C2 (ru) 2000-10-20 2000-10-20 Устройство для распознавания образов

Publications (2)

Publication Number Publication Date
RU2000126451A RU2000126451A (ru) 2002-10-10
RU2195702C2 true RU2195702C2 (ru) 2002-12-27

Family

ID=20241249

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2000126451A RU2195702C2 (ru) 2000-10-20 2000-10-20 Устройство для распознавания образов

Country Status (1)

Country Link
RU (1) RU2195702C2 (ru)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2533064C1 (ru) * 2013-11-06 2014-11-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Оренбургский государственный университет" Устройство для распознавания образов
RU2540818C1 (ru) * 2013-08-20 2015-02-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Оренбургский государственный университет" Устройство для распознавания образов
RU2675896C1 (ru) * 2018-01-10 2018-12-25 Федеральное государственное бюджетное образовательное учреждение высшего образования "Оренбургский государственный университет" Устройство для контроля поведения пользователя

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2540818C1 (ru) * 2013-08-20 2015-02-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Оренбургский государственный университет" Устройство для распознавания образов
RU2533064C1 (ru) * 2013-11-06 2014-11-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Оренбургский государственный университет" Устройство для распознавания образов
RU2675896C1 (ru) * 2018-01-10 2018-12-25 Федеральное государственное бюджетное образовательное учреждение высшего образования "Оренбургский государственный университет" Устройство для контроля поведения пользователя

Similar Documents

Publication Publication Date Title
US5247688A (en) Character recognition sorting apparatus having comparators for simultaneous comparison of data and corresponding key against respective multistage shift arrays
JPS5958558A (ja) 並列周期的冗長チエツク回路
CN108508352A (zh) 一种测试码生成电路
JPS6299835A (ja) 回路の試験ポイントの診断方法およびそのための診断装置
RU2195702C2 (ru) Устройство для распознавания образов
US5953714A (en) Data base searching system
US6810468B2 (en) Asynchronous FIFO circuit and method of reading and writing data through asynchronous FIFO circuit
US4205301A (en) Error detecting system for integrated circuit
US8626688B2 (en) Pattern matching device and method using non-deterministic finite automaton
RU2235420C2 (ru) Способ и устройство для обеспечения работы многокаскадного счетчика с одним направлением счета
RU2306605C1 (ru) Устройство для распознавания образов
EP0227348A2 (en) Content addressable memory circuit and method
US4290051A (en) Device for reducing irrational-base codes to minimal form
US4246569A (en) Digital recognition circuits
SU1615756A1 (ru) Устройство дл распознавани образов
RU2187612C1 (ru) Электронный кодовый замок
US7603601B2 (en) Enabling special modes within a digital device
SU1112366A1 (ru) Сигнатурный анализатор
SU902282A1 (ru) Устройство дл приема информации по двум параллельным каналам св зи
JPH08139613A (ja) 符号一致検出方式
SU1439589A1 (ru) Устройство дл анализа данных
SU646373A1 (ru) Ассоциативное запоминающее устройство
RU2024922C1 (ru) Устройство для ввода команд управления
SU1264174A1 (ru) Устройство дл обслуживани запросов
RU2024966C1 (ru) Устройство для определения начала блока данных во внешней памяти