RU2150737C1 - Устройство ввода дискретных логических сигналов - Google Patents

Устройство ввода дискретных логических сигналов Download PDF

Info

Publication number
RU2150737C1
RU2150737C1 RU99105526/09A RU99105526A RU2150737C1 RU 2150737 C1 RU2150737 C1 RU 2150737C1 RU 99105526/09 A RU99105526/09 A RU 99105526/09A RU 99105526 A RU99105526 A RU 99105526A RU 2150737 C1 RU2150737 C1 RU 2150737C1
Authority
RU
Russia
Prior art keywords
microprocessor
galvanic isolation
group
input
optocouplers
Prior art date
Application number
RU99105526/09A
Other languages
English (en)
Inventor
В.А. Хохлович
В.В. Поликарпов
С.В. Трегубов
Original Assignee
Открытое акционерное общество "Завод им. А.М. Тарасова"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое акционерное общество "Завод им. А.М. Тарасова" filed Critical Открытое акционерное общество "Завод им. А.М. Тарасова"
Priority to RU99105526/09A priority Critical patent/RU2150737C1/ru
Application granted granted Critical
Publication of RU2150737C1 publication Critical patent/RU2150737C1/ru

Links

Images

Landscapes

  • Control By Computers (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано в системах управления технологическим оборудованием. Технический результат заключается в упрощении, уменьшении габаритов, стоимости, повышении надежности устройства ввода. Указанный технический результат при осуществлении изобретения достигается тем, что в устройстве ввода дискретных логических сигналов, содержащем блоки гальванической развязки на транзисторных оптронах, микропроцессор и согласующее устройство, одноименные по номеру входа коллекторы транзисторов каждой группы оптронов соединены друг с другом, образуя вход данных микропроцессора, а эмиттеры каждой группы соединены между собой и подключены через согласующее устройство к выходам микропроцессора, образуя управляющие входы выбора блока гальванической развязки. 2 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано в системах управления технологическим оборудованием.
Известна схема подключения устройств ввода-вывода к системной магистрали (см. "Микропроцессорное управление технологическим оборудованием микроэлектроники", п/р А. А. Сазанова, М., Радио и связь, 1988г., стр.67, рис. 2.12), включающая дешифраторы и шинные формирователи.
Недостатком указанной схемы является ее повышенная сложность из-за наличия шинных формирователей и, следовательно, низкая надежность и большие габариты.
Наиболее близким устройством того же назначения к заявляемому изобретению по совокупности признаков является устройство ввода дискретных логических сигналов, содержащее блоки гальванической развязки на транзисторных оптронах, микропроцессор и согласующее устройство (см. "Модуль ввода-вывода", паспорт 64.10.060.61.00000 ПС, АО "АвтоВАЗ". Производство технологического оборудования, 1996 г.), принято за прототип.
Функциональная схема прототипа представлена на фиг.1, где Гр.1...Гр.i - группы гальванических развязок; ШФ1...ШФп - шинные формирователи, МП - микропроцессор, СУ - согласующее устройство.
Недостатком прототипа является сложность схемного решения из-за наличия шинных формирователей.
Заявляемое изобретение лишено указанного недостатка, оно направлено на достижение такого технического результата, как упрощение схемного решения.
Указанный технический результат при осуществлении изобретения достигается тем, что в устройстве ввода дискретных логических сигналов, содержащем блоки гальванической развязки на транзисторных оптронах, микропроцессор и согласующее устройство, особенность заключается в том, что одноименные по номеру входа коллекторы транзисторов каждой группы оптронов соединены друг с другом, образуя вход данных микропроцессора, а эмиттеры каждой группы соединены между собой и подключены через согласующее устройство к выходам микропроцессора, образуя управляющие входы выбора блоков гальванической развязки.
Наличие существенных отличительных признаков заявляемого изобретения позволило исключить из схемы прототипа шинные формирователи, что привело к получению указанного выше технического результата.
Предлагаемое изобретение иллюстрируется представленной функциональной схемой (фиг.2).
Устройство ввода дискретных логических сигналов содержит блоки 1 гальванических развязок (Гр.1...Гр.i), микропроцессор 2 (МП), согласующее устройство 3 (СУ). Блоки 1 гальванических развязок выполнены на транзисторных оптронах 4, у которых одноименные по номеру входа выходы 5 (коллекторы) соединены друг с другом, образуя информационный выход блоков 1 гальванических развязок или вход данных микропроцессора 2, а эмиттеры 6 каждого блока 1 соединены между собой и подключены через согласующее устройство 3 к выходам микропроцессора 2, образуя управляющие входы выбора блока 1 гальванических развязок.
В известном устройстве (фиг.1) микропроцессор считывает дискретные входные сигналы путем поочередного включения по программе шинных формирователей, через которые группы, например байты входных сигналов, проходят на вход микропроцессора.
Предлагаемое устройство (фиг.2) работает следующим образом.
Считывание выбранной группы входов (например, Гр.1) осуществляется подачей с выхода согласующего устройства 3 нулевого потенциала ("логического нуля") на управляющий вход блока 1 (эмиттеры 6) этой группы. На управляющие входы остальных групп подается логическая единица. При этом транзисторы оптронов 4 выбранной группы открыты и подключены к нулю, пропуская с коллекторов 5 на вход данных микропроцессора 2 подключенные к ним входные сигналы. Транзисторы остальных оптронов 4 заперты. Это и позволяет исключить из схемы шинные формирователи.
Увеличения времени считывания входов в заявляемом устройстве по сравнению с известным вследствие пониженных частотных характеристик транзисторных оптронов не происходит, так как для ликвидации ошибок команды подключения групп входов и команды считывания входов просто раздвигаются во времени, а интервал между ними заполняется другими командами программы. Увеличение общего времени считывания входов практически не имеет значения, так как для ликвидации неоднозначности информации считывание входов осуществляется один раз за цикл сканирования программы, который по времени, как правило, на несколько порядков дольше.
Для обеспечения работы микропроцессора с внешним постоянным запоминающим устройством (ПЗУ), требующим высокого быстродействия устройств ввода, предлагаемое устройство ввода и ПЗУ подключаются к различным портам микропроцессора.

Claims (1)

  1. Устройство ввода дискретных логических сигналов, содержащее блоки гальванической развязки на транзисторных оптронах, микропроцессор и согласующее устройство, отличающееся тем, что одноименные по номеру входа коллекторы транзисторов каждой группы оптронов соединены друг с другом, образуя вход данных микропроцессора, а эмиттеры каждой группы соединены между собой и подключены через согласующее устройство к выходам микропроцессора, образуя управляющие входы выбора блоков гальванической развязки.
RU99105526/09A 1999-03-16 1999-03-16 Устройство ввода дискретных логических сигналов RU2150737C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU99105526/09A RU2150737C1 (ru) 1999-03-16 1999-03-16 Устройство ввода дискретных логических сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU99105526/09A RU2150737C1 (ru) 1999-03-16 1999-03-16 Устройство ввода дискретных логических сигналов

Publications (1)

Publication Number Publication Date
RU2150737C1 true RU2150737C1 (ru) 2000-06-10

Family

ID=20217334

Family Applications (1)

Application Number Title Priority Date Filing Date
RU99105526/09A RU2150737C1 (ru) 1999-03-16 1999-03-16 Устройство ввода дискретных логических сигналов

Country Status (1)

Country Link
RU (1) RU2150737C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2832405C1 (ru) * 2024-05-27 2024-12-24 Андрей Александрович Бородин Модуль входов и выходов на сдвиговом регистре

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3925723A1 (de) * 1989-08-03 1991-02-07 Elektronik Literatur Verlag Gm V 24 bus-schnittstelle
DE4015271A1 (de) * 1990-05-12 1991-11-14 Vdo Schindling Schaltungsanordnung zur abfrage von schalterstellungen
RU2037186C1 (ru) * 1992-07-07 1995-06-09 Уральский электрохимический комбинат Устройство для ввода информации от позиционных датчиков

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3925723A1 (de) * 1989-08-03 1991-02-07 Elektronik Literatur Verlag Gm V 24 bus-schnittstelle
DE4015271A1 (de) * 1990-05-12 1991-11-14 Vdo Schindling Schaltungsanordnung zur abfrage von schalterstellungen
RU2037186C1 (ru) * 1992-07-07 1995-06-09 Уральский электрохимический комбинат Устройство для ввода информации от позиционных датчиков

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Микропроцессорное управление технологическим оборудованием микроэлектроники / Под ред. А.А.САЗОНОВА. - М.: Радио и связь, 1988, с.67, рис.2.12. *
Модуль ввода-вывода, паспорт 64.10.060.61.00000 ПС, ФО "АВТОВАЗ". Производство технологического оборудования, 1996. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2832405C1 (ru) * 2024-05-27 2024-12-24 Андрей Александрович Бородин Модуль входов и выходов на сдвиговом регистре

Similar Documents

Publication Publication Date Title
EP0164495A2 (en) Duplex cross-point switch
EP0055560B1 (en) Data entry system
US5465106A (en) Generic driver interface card
CN101149722A (zh) 一种实现cpu访问xfp光模块的方法
US4787029A (en) Level converting bus extender with subsystem selection signal decoding enabling connection to microprocessor
RU2150737C1 (ru) Устройство ввода дискретных логических сигналов
WO2002019047A3 (en) Universal controller expansion module system, method & apparatus
US5065306A (en) Serial interchange machine interface circuit
US4484309A (en) Magnetic bubble memory device
US7336209B2 (en) Method and device for data transmission
RU2039374C1 (ru) Программируемое устройство сопряжения с повышенной нагрузочной способностью
RU2066066C1 (ru) Устройство последовательно-параллельного обмена
SU454547A1 (ru) Универсальный вычислительный автомат
SU1040481A1 (ru) Устройство дл ввода информации
SU1282219A1 (ru) Программируемое запоминающее устройство
KR900002634B1 (ko) 시분할 다중통신 입출력장치
KR100405507B1 (ko) 피엘시 제어부의 입, 출력모듈 제어회로
SU851387A1 (ru) Устройство сопр жени дл однороднойВычиСлиТЕльНОй СиСТЕМы
SU1262511A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU1115021A1 (ru) Программное устройство управлени
SU1642526A1 (ru) Устройство дл сдвига и преобразовани информации
SU1325727A1 (ru) Устройство дл мажоритарного включени резервируемых логических блоков
SU1312598A1 (ru) Модуль коммутации информации
SU453685A1 (ru) Устройство управления вводом-выводом
SU1298803A1 (ru) Полупроводниковое запоминающее устройство

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20050317