RU2105421C1 - Схема передачи-приема сигнальных данных системы коммутации цифровой сети комплексного обслуживания - Google Patents
Схема передачи-приема сигнальных данных системы коммутации цифровой сети комплексного обслуживания Download PDFInfo
- Publication number
- RU2105421C1 RU2105421C1 RU93052387A RU93052387A RU2105421C1 RU 2105421 C1 RU2105421 C1 RU 2105421C1 RU 93052387 A RU93052387 A RU 93052387A RU 93052387 A RU93052387 A RU 93052387A RU 2105421 C1 RU2105421 C1 RU 2105421C1
- Authority
- RU
- Russia
- Prior art keywords
- data
- channel
- input
- output
- signal
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0428—Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
- H04Q11/0435—Details
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/08—Intermediate station arrangements, e.g. for branching, for tapping-off
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/12—Arrangements providing for calling or supervisory signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/16—Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
- H04J3/1605—Fixed allocated frame structures
- H04J3/1623—Plesiochronous digital hierarchy [PDH]
- H04J3/1635—Format conversion, e.g. CEPT/US
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13103—Memory
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13106—Microprocessor, CPU
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13176—Common channel signaling, CCS7
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13205—Primary rate access, PRI
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13209—ISDN
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13216—Code signals, frame structure
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13292—Time division multiplexing, TDM
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/1332—Logic circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13322—Integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
Схема передачи/приема сигнальных данных между первичным мультиплексором, используемым в цифровой сети комплексного обслуживания и системой коммутации цифровой сети комплексного обслуживания. Схема передачи/приема сигнальных данных имеет средство компоновки группы данных, соединенное между линией передачи первичного мультиплексора и 32-канальной совместимой с ЭВМ шиной для компоновки данных в группе для перехода от 32-канальных данных к 24- канальным данным и наоборот. Кроме того, предусмотрено средство ввода/вывода сигнальных данных, имеющее регистры временного интервала, доступные для по меньшей мере данных одного канала соединенное со средством компоновки группы данных, для ввода/вывода данных, имеющее длительность временного интервала и скорость передачи данных, соответствующие назначению режима ввода/вывода данных по совместимой с ЭВМ шине в соответствии с данными назначения временного интервала, хранимыми в регистрах временного интервала, в ответ на ввод сигнальных управляющих данных. Средство ввода/вывода сигнальных данных вводит сигнальные данные в сигнальный канал совместимой с ЭВМ шины или выводит сигнальные данные, загруженные в канал, за счет управления посредством данных назначения временного интервала и сигнальных управляющих данных, поступающих от средства управления, управляющего вводом/выводом данных сигнального канала. 2 с.п. ф-лы. 3 табл., 5 ил.
Description
Настоящее изобретение относится к схеме приема и передачи данных сигнального канала мультиплексора данных, используемого в цифровой сети с комплексным обслуживанием (ISDN), а точнее к схеме приема и передачи данных сигнального канала мультиплексора первичного доступа.
Узкополосная ISDN имеет блок, обеспечивающий первичный доступ базовых пользователей, как показано на фиг.1. Блоком обслуживания базовых пользователей является мультиплексор первичного доступа (PMUX). Мультиплексор первичного доступа переключает столько базовых пользователей, сколько имеется связей первичного доступа, соединяя тем самым соответствующее число базовых пользователей с коммутационной системой ISDN.
На фиг. 1 позициями TE, NT1, NT2, LT и ET обозначены, соответственно, терминальное оборудование пользователя, терминальное оборудование сети 1, терминальное оборудование сети 2, линейная оконечная нагрузка и обменная оконечная нагрузка.
Коммутационная система ISDN, соединенная с PMUX, включает в себя интерфейс PMUX, называемый BAMI BLOCK. BLOCK характеризует строение соединенной с PMUX коммутационной системы. Между PMUX и BAMI BlOCK для передачи и приема данных имеется CV-канал, по которому передаются и принимаются сигнальные данные (данные CV-канала). Следовательно, интерфейс между PMUX и BAMI BLOCK должен сохранять надежность передачи данных CV-канала для внешней связи.
При обслуживании коммутационной системой ISDN число базовых пользователей, удаленных от коммутационной системы ISDN, увеличивается. Следовательно, для обеспечения надежного обслуживания удаленных пользователей необходима безошибочная передача данных CV - канала, содержащих информацию об уровне 1. Чтобы гарантировать, что данные CV-канала являются сигнальными данными, передаваемые между PMUX и BAMI BLOCK, как сказано выше, передача информации между PMUX и BAMI BLOCK осуществляется цифровым повторителем типа TI и EI.
PMUX, показанный на фиг. 1, может обслуживать 8 пользователей по одной линии передачи TI. Для передачи типа TI компоновка группы данных для соответствующих временных интервалов показаны на фиг.2А, а поток последовательных данных, передаваемых/принимаемых по шине ЭВМ, показан на фиг.2В. Традиционная схема передачи/приема данных CV-канала, таких как показанные на фиг. 2А и 2В, приведены на фиг.3.
Фиг.3 представляет собой известную схему передачи/приема данных сигнального канала первичного мультиплексора, которая выполнена по схеме BAMI BLOCK в коммутационной системе ISDN. Эта схема имеет линейный интерфейс 12 для компоновки данных в группу для перехода от 32-канальных данных к 24-канальным данным или наоборот, гибридную схему 14, соединенную с линейным интерфейсом 12, интерфейс 20 В-канала для сопряжения с данными B-канала, реле времени 16, соединенное между интерфейсом 20 B-канала и гибридной схемой 14 для коммутации данных, интерфейс 22 DCV-канала, соединенный с реле времени 16 для сопряжения данных D-канала и данных CV-канала посредством реле времени 16, и схему ввода/вывода сигнальных данных, соединенную с интерфейсом 22 данных DCV-канала для ввода/вывода данных CV-канала. Данные, передаваемые/принимаемые в/из PMUX, соединенного с шиной передачи/приема ЭВМ (PCM-TX/RX), показаны на фиг.2A и 2B. Здесь данные B-канала передаются/принимаются из/в интерфейса 20 B-канала через реле времени 15 фиг.3. Данные DCV-канала через реле времени 16 поступают на интерфейс 22 DCV- канала.
Интерфейс 22 DCV-канала вводит/выводит данные DCV-канала и CV- канала за счет хронирования шины ЭВМ под управлением контроллера HDLC (не показан) и схемы ввода/вывода сигнальных данных 24.
Однако показанная на фиг.3 известная схема использует множество избыточного аппаратного обеспечения для ввода/вывода данных CV-канала за счет хронирования шины ЭВМ и, следовательно, очень сложна. Кроме того, при выводе данных поток данных, непрерывно принимаемый в течение короткого периода времени, должен быть развернут, создавая тем самым проблему больших накладных расходов, связанных с программным обеспечением.
В связи с вышесказанным целью настоящего изобретения является создание схемы для стабильного ввода/вывода сигнальных данных PMUX в ISDN.
Другой целью настоящего изобретения является создание схемы для быстрого и точного ввода/вывода данных CV-канала первичного мультиплексора с помощью контроллера HDLC (контроллера управления линией передачи данных с высокой пропускной способностью).
Для достижения целей настоящего изобретения схема приема и передачи данных сигнального канала первичного мультиплексора содержит блок компоновки группы данных, соединенный между линией передачи TI и 32-канальной совместимой с ЭВМ шиной для компоновки данных в группе для перехода от 32-канальных данных к 24- канальным данным и наоборот. Кроме того, между 32-канальной шиной и блоком компоновки введено реле времени для переключения данных B-канала в ответ на управляющий сигнал переключения. Настоящее изобретение также включает в себя первый и второй HDLC-контроллеры для ввода/вывода данных, имеющие длительность временного интервала и скорость передачи данных, соответствующие назначению режима передачи в или из временных интервалов шины в соответствии с назначением временного интервала данных, хранимых в регистрах временного интервала, причем каждый контроллер имеет регистры временного интервала, доступные по меньшей мере для 4-канальных данных, и соединен с 32-канальной шиной, соединенной с блоком компоновки группы данных. А для подачи на реле времени управляющего сигнала переключения с целью управления переключением реле времени, подачи данных режима работы и данных о назначении временного интервала в первый и второй HDLC-контроллеры, чтобы управлять вводом/выводом данных CV-канала, предусмотрен микропроцессор.
Фиг. 1 представляет собой простую схему; фиг.2(А и В) представляет собой таблицу, схему данных, передаваемых между PMUX и ISDN; фиг. 3 иллюстрирует известную схему передачи/приема данных сигнального канала первичного мультиплексора; фиг. 4 иллюстрирует схему передачи/приема сигнальных данных первичного мультиплексора согласно настоящему изобретению; фиг. 5 (A - F) представляет собой временные диаграммы работы контроллера HDLC, используемые для объяснения работы схемы фиг.4.
Фиг. 4 представляет собой соответствующую настоящему изобретению схему передачи/приема сигнальных данных первичного мультиплексора, которая построена по схеме BAMI BLOCK, находящейся в системе коммутации ISDN. Эта схема содержит блок компоновки группы 40, соединенный между линией передачи TLI типа TI и 32-канальной шиной ЭВМ для компоновки данных в группу для перехода от 32-канальных данных к 24-канальным данным и наоборот; реле времени 42, соединенное между 32-канальной шиной и блоком компоновки 40, для переключения данных B-канала в ответ на заранее заданный управляющий сигнал; первый и второй HDLC-контроллеры 46 и 48 для ввода/вывода данных, имеющие длительность временного интервала и скорость передачи данных, соответствующие назначению режима передачи в или из временного интервала шины ЭВМ в соответствии с данными назначения временного интервала, хранимые в регистрах временного интервала TSRO-TSR3, причем каждый контроллер NDLC имеет регистры временного интервала TSRO-TSR3 и соединен с 32-канальной шиной ЭВМ, соединенной с блоком 40 компоновки группы данных; и микропроцессор 50 для управления переключением реле времени 42 и управления вводом/выводом данных CV-канала за счет подачи данных режима работы и данных назначения временного интервала на первый и второй HDLC - контроллеры 46 и 48.
На фиг. 4 позицией 44 обозначена система ФАПЧ (фазовой автоподстройки частоты), представляющая собой тактовый генератор для подачи сигнала синхронизации групп данных FSC и тактового сигнала данных DLC на соответствующие блоки. Позицией 52 обозначен дешифратор для расшифровки адреса и данных, подаваемых от микропроцессора 50 для разрешения работы реле времени 56, а также первого и второго контроллеров 46 и 48. Позицией 54 обозначено запоминающее устройство, состоящее из ПЗУ для хранения рабочей программы микропроцессора 50 и ОЗУ для доступа к обрабатываемым данным. Здесь линией передачи TLI типа TI является тракт передачи/приема PMUX.
В приведенном выше описании в качестве первого и второго контроллеров 46 и 48 использованы микросхемы типа РЕВ2075 фирмы "Сименс". Контроллеры имеют канал, который может обрабатывать четыре временных интервала и составлен в соответствии с величинами режима, записанными во внутреннем регистре общей конфигурации (см. табл.1).
Кроме того, каждый из контроллеров 46 и 48 имеет регистр режима для определения длительности временного интервала и скорости данных канала, а также четыре регистра временного интервала (TSR) для хранения временного интервала каждого канала. Регистр режима и регистр временного интервала рассчитаны, соответственно, на 2 и 8 битов (см. табл.2 и 3). Режим, соответствующий состояниям, записанным в соответствующих разрядах, определяется следующим образом. Данные для назначения временного интервала хранятся в регистре временного интервала.
Эти первый и второй контроллеры 46 и 48 вводят/выводят данные CV-канала в/из CV-канала, переключаемого по 8 каналам из 32 каналов шины ЭВМ, соединенной между реле времени 42 и блоком компоновки группы данных 40, под управлением микропроцессора 50.
Если микропроцессор устанавливает разряды MDS1 И MDS0 регистра CCR в первом и втором контроллерах 46 и 48 в 00, а разряды CCS1 и CC 0 регистра режима - в 00, то первый и второй контроллеры 46 и 48 оказываются установленными, соответственно, в режим одного временного интервала. Длительность временного интервала и скорость канальных данных в каждом из первого и второго контроллеров 46 и 48, установленных в режим одного временного интервала, составляют, соответственно, 2 бита и 16 Кбайт/c.
На фиг. 5 (A-F) показаны временные диаграммы для объяснения работы схемы фиг.4 и рабочие диаграммы сигналов контроллера. Фиг.5A и 5B показывают групповой синхронизирующий сигнал FSC и тактовый сигнал DLC, подаваемый системой ФАПЧ 44 фиг. 4, а другие временные диаграммы показывают скорость канальных данных назначенного временного интервала.
Если теперь микропроцессор 50 выдает управляющие данные на первый и второй контроллеры 46 и 48 по системной шине, как уже описано выше, то каждый из первого и второго контроллеров 46 и 48 устанавливает режим временного интервала в соответствии с управляющими данными и в то же самое время устанавливает длительность временного интервала и скорость канальных данных. Например, если управляющие данные являются данными для установки разрядов MDS1 и MDS0 регистра CCR в первом и втором контроллерах 46 и 48, а также разрядов CCS1 и CCS0 регистра режима в 00, то каждый из контроллеров 46 и 48 устанавливаются в режим одного временного интервала, и в то же самое время его канальная скорость устанавливается равной 16 Кбайт/с, как показано на фиг. 5D.
Если в этом состоянии микропроцессор 50 установит регистры четырех временных интервалов TSR0, TSR1, TSR2 и TSR3 в первом контроллере 46, соответственно, на 17, 19, 37 и 39, то первый контроллер 46 получит доступ и будет обрабатывать данные CV-канала в семнадцатом, девятнадцатом, тридцать седьмом и тридцать девятом временных интервалах среди сигналов шины ЭВМ, вводимых в виде потока данных, показанного на фиг.2В. Аналогично, если регистры четырех временных интервалов TSR-TSR3 во втором контроллере 48 установить, соответственно, на 56, 59, 77 и 79, то второй контроллер 48 получит доступ и будет обрабатывать данные CV-канала в пятьдесят шестом, пятьдесят девятом, семьдесят седьмом и семьдесят девятом временных интервалах среди сигналов шины ЭВМ.
Такой доступ назначенного канала к данным C-канала представляет собой операцию записи или операцию считывания под управлением микропроцессора 50. Например, в режиме передачи первый и второй контроллеры 46 и 48 вводят данные CV-канала со скоростью 16 Кбайт/c в каналы под управлением микропроцессора 50. А в режиме приема первый и второй контроллеры 46 и 48 выводят данные CV-канала, полученные через указанный канал под управлением микропроцессора 50, а затем выдают выведенные данные.
Каждый из контроллеров 46 и 48 содержит принятые данные CV-канала во внутреннем регистре, построенном по принципу "трубопровода" ("первый пришел, первым вышел"), с целью их сохранения. Первый и второй контроллеры 46 и 48 регулируют считывание данных CV-канала, хранимых во внутреннем регистре, по принципу "последним пришел, последним вышел", под управлением микропроцессора 50 и обрабатывают CV-канал с помощью прерывания, снижая тем самым связанные с программным обеспечением накладные расходы.
Как описано выше, настоящее изобретение позволяет быструю обработку данных CV-канала в BAMI BLOCK системы коммутации ISDN, соединенной с PMUX, с помощью контроллера HDLC, упрощая тем самым аппаратное обеспечение и снижая связанные с программным обеспечением накладные расходы на точную передачу/прием данных CV-канала.
Claims (2)
1. Схема передачи-приема сигнальных данных системы коммутации цифровой сети комплексного обслуживания, соединенной с первичным мультиплексором, передающим-принимающим данные по линии передачи, содержащая блок компоновки группы данных, соединенный между линией передачи и 32-канальной совместимой с ЭВМ шиной для компоновки данных в группе для перехода от 32-канальных данных к 24-канальным данным и наоборот, реле времени, соединенное между 32-канальной совместимой с ЭВМ шиной и блоком компоновки группы данных для переключения данных B-канала в ответ на управляющий сигнал переключения, отличающаяся тем, что содержит первый и второй контроллеры данных высокого уровня, установленные между блоком компоновки группы данных и реле времени, каждый из которых имеет регистры временного интервала, доступные по меньшей мере для 4-канальных данных для ввода-вывода данных CV-канала, предоставляющих сигнальные данные, имеющие длительность временного интервала и скорость передачи канальных данных, соответствующие режиму назначения данных ввода-вывода временных интервалов 32-канальной совместимой с ЭВМ шиной, соответствующие данным назначения временного интервала, хранимым в регистрах временного интервала, и микропроцессор для передачи на реле времени управляющего сигнала переключения для управления переключением реле времени, подачи данных режима работы и данных о назначении временного интервала на первый и второй контроллер данных высокого уровня для управления вводом-выводом данных CV-канала.
2. Схема передачи-приема сигнальных данных системы коммутаций цифровой сети комплексного обслуживания, соединенной с первичным мультиплексором, содержащая средство компоновки группы данных, установленное между линией передачи первичного мультиплексора и 32-канальной совместимой с ЭВМ шиной, для компоновки данных в группе для перехода от 32-канальных данных к 24-канальным данным или наоборот, отличающаяся тем, что содержит средство ввода-вывода сигнальных данных, имеющее множество регистров временного интервала, доступных для по меньшей мере данных одного канала, соединенное с 32-канальной совместимой с ЭВМ шиной и средством компоновки группы данных для ввода и вывода данных, имеющих длительность временного интервала и скорость передачи канальных данных, соответствующие режиму назначения данных ввода-вывода 32-канальной совместимой с ЭВМ шиной, соответствующие данным назначения временного интервала, хранимым в регистрах временного интервала, и средство управления для подачи данных о назначении временного интервала и данных назначения режима на средство ввода-вывода сигнальных данных для управления вводом-выводом сигнальных канальных данных.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920022459A KR940012937A (ko) | 1992-11-26 | 1992-11-26 | 일차군 다중화장치의 시그날링 채널 데이터 송수신회로 |
KR22459/1992 | 1992-11-26 |
Publications (2)
Publication Number | Publication Date |
---|---|
RU93052387A RU93052387A (ru) | 1997-03-20 |
RU2105421C1 true RU2105421C1 (ru) | 1998-02-20 |
Family
ID=19343982
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU93052387A RU2105421C1 (ru) | 1992-11-26 | 1993-11-25 | Схема передачи-приема сигнальных данных системы коммутации цифровой сети комплексного обслуживания |
Country Status (4)
Country | Link |
---|---|
US (1) | US5446731A (ru) |
KR (1) | KR940012937A (ru) |
CN (1) | CN1052126C (ru) |
RU (1) | RU2105421C1 (ru) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1997010656A1 (en) | 1995-09-14 | 1997-03-20 | Fujitsu Network Communications, Inc. | Transmitter controlled flow control for buffer allocation in wide area atm networks |
JPH09233181A (ja) * | 1996-02-21 | 1997-09-05 | Fujitsu Ltd | V5インタフェースの構成方式 |
DE19611001A1 (de) * | 1996-03-20 | 1997-09-25 | Ericsson Telefon Ab L M | Zugriffsknoten, Zugriffsnetz, Telekommunikationssystem unter Verwendung eines Zugriffsknotens und Verfahren zum Bereitstellen von Dienstleistungen von einem Servicenetz an mit dem Zugriffsnetz verbundene Teilnehmerstationen |
KR100247837B1 (ko) * | 1997-06-11 | 2000-04-01 | 윤종용 | 협대역 종합정보통신망의 트래픽 처리가 가능한 에이티엠 스위치장치 및 방법 |
GB2327569A (en) * | 1997-07-18 | 1999-01-27 | Northern Telecom Ltd | Central office switch services for fixed wireless access communication systems |
US6483855B1 (en) * | 1997-08-28 | 2002-11-19 | Denon, Ltd. | Communication content recording apparatus and method |
DE10232982B4 (de) * | 2002-07-19 | 2005-11-10 | Rohde & Schwarz Gmbh & Co. Kg | Verfahren und Anordnung zum empfangsseitigen Erkennen der zusammengehörigen Datenkanäle von im Zeitmultiplex übertragenen Datensignalen |
DE102004003833B4 (de) * | 2004-01-26 | 2007-09-27 | Infineon Technologies Ag | Transceiver |
CN103810769A (zh) * | 2012-11-09 | 2014-05-21 | 中国北车股份有限公司 | 基于hdlc的数据记录仪和记录方法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2296973A1 (fr) * | 1974-12-31 | 1976-07-30 | Telecommunications Sa | Systeme de transmission numerique permettant le transfert de voies composantes entre voies multiplexees |
US4545052A (en) * | 1984-01-26 | 1985-10-01 | Northern Telecom Limited | Data format converter |
US4736364A (en) * | 1986-03-12 | 1988-04-05 | American Telephone And Telegraph Company, At&T Bell Laboratories | Switching system control arrangements |
US4701913A (en) * | 1986-06-11 | 1987-10-20 | Northern Telecom Limited | Circuit and method for extracting signalling information embedded in channelized serial data streams |
US4797654A (en) * | 1987-05-01 | 1989-01-10 | Gte Communication Systems Corporation | Data format conversion circuit |
JPH0246055A (ja) * | 1988-08-08 | 1990-02-15 | Toshiba Corp | 構内交換機 |
FR2642247B1 (fr) * | 1988-12-30 | 1991-04-05 | Cit Alcatel | Systeme d'emission de trames hdlc sur canal de type mic, a circuit hdlc unique et memoire tampon de transposition |
DE3915043A1 (de) * | 1989-05-08 | 1990-11-15 | Siemens Ag | Nachrichtenuebertragungssystem |
IT1236730B (it) * | 1989-10-31 | 1993-03-31 | Sgs Thomson Microelectronics | Adattatore monolitico della velocita' per rete numerica integrata nei servizi (rnis o isdn). |
US5088089A (en) * | 1989-12-15 | 1992-02-11 | Alcatel Na Network Systems Corp. | Apparatus for programmably accessing and assigning time slots in a time division multiplexed communication system |
US5121390A (en) * | 1990-03-15 | 1992-06-09 | International Business Machines Corporation | Integrated data link controller with synchronous link interface and asynchronous host processor interface |
-
1992
- 1992-11-26 KR KR1019920022459A patent/KR940012937A/ko not_active Application Discontinuation
-
1993
- 1993-11-25 RU RU93052387A patent/RU2105421C1/ru not_active IP Right Cessation
- 1993-11-26 US US08/157,450 patent/US5446731A/en not_active Expired - Lifetime
- 1993-11-26 CN CN93121219A patent/CN1052126C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1092580A (zh) | 1994-09-21 |
US5446731A (en) | 1995-08-29 |
KR940012937A (ko) | 1994-06-24 |
CN1052126C (zh) | 2000-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1579470A3 (ru) | Цифрова система св зи | |
US5268903A (en) | Multichannel telephonic switching network with different signaling formats and cross connect/PBX treatment selectable for each channel | |
US4797589A (en) | Dynamically reconfigurable time-space-time digital switch and network | |
US4257119A (en) | PCM switching system for wide and narrow band signals | |
US5046067A (en) | Digital transmission system | |
US5140611A (en) | Pulse width modulated self-clocking and self-synchronizing data transmission and method for a telephonic communication network switching system | |
US4520477A (en) | Control information communication arrangement for a time division switching system | |
US4621357A (en) | Time division switching system control arrangement and method | |
US4759017A (en) | Telecommunications exchange allocating variable channel bandwidth | |
US4360911A (en) | Digital signal switch system having space switch located between time switches | |
US4035584A (en) | Space division network for time-division switching systems | |
RU2105421C1 (ru) | Схема передачи-приема сигнальных данных системы коммутации цифровой сети комплексного обслуживания | |
US4736362A (en) | Programmable data-routing multiplexer | |
CA2031785C (en) | Apparatus for programmably accessing and assigning time slots in a time division multiplexed communication system | |
EP0089716B1 (en) | Method of and arrangement for establishing a conference connection in a tdm communication system | |
US3812294A (en) | Bilateral time division multiplex switching system | |
JPH0591081A (ja) | 交換機における転送制御方法およびその装置 | |
US6160807A (en) | Timeslot interchange network | |
EP0048129A1 (en) | Digital concentrator | |
US5513179A (en) | Private branch exchange and line card to be used in such a private branch exchange | |
EP0197695B1 (en) | Switching arrangements for digital telecommunications exchange systems | |
EP0183549B1 (en) | Subscriber line signalling device for use in a telecommunications system | |
JP2600494B2 (ja) | 分割hチャンネル交換伝送方式 | |
GB2105949A (en) | Telephone/data terminal | |
JP2521957B2 (ja) | 伝送システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20081126 |