RU2014139279A - COMPUTER SYSTEM - Google Patents

COMPUTER SYSTEM Download PDF

Info

Publication number
RU2014139279A
RU2014139279A RU2014139279/08A RU2014139279A RU2014139279A RU 2014139279 A RU2014139279 A RU 2014139279A RU 2014139279/08 A RU2014139279/08 A RU 2014139279/08A RU 2014139279 A RU2014139279 A RU 2014139279A RU 2014139279 A RU2014139279 A RU 2014139279A
Authority
RU
Russia
Prior art keywords
computer system
microprocessor
external serial
serial rom
controller
Prior art date
Application number
RU2014139279/08A
Other languages
Russian (ru)
Other versions
RU2579949C2 (en
Inventor
Павел Николаевич Осипенко
Дмитрий Сергеевич Королев
Красик Константин
Константин Львович Гурин
Григорий Юрьевич Хренов
Original Assignee
Открытое Акционерное Общество "Байкал Электроникс"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое Акционерное Общество "Байкал Электроникс" filed Critical Открытое Акционерное Общество "Байкал Электроникс"
Priority to RU2014139279/08A priority Critical patent/RU2579949C2/en
Publication of RU2014139279A publication Critical patent/RU2014139279A/en
Priority to EA201700120A priority patent/EA038978B1/en
Priority to PCT/RU2015/000626 priority patent/WO2016053146A1/en
Application granted granted Critical
Publication of RU2579949C2 publication Critical patent/RU2579949C2/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches

Abstract

1. Компьютерная система, характеризующаяся тем, что включает в себя систему на кристалле и внешнее последовательное ПЗУ,при этом система на кристалле включает в себя:микропроцессор, содержащий, по меньшей мере, одно микропроцессорное ядро;контроллер внешнего последовательного ПЗУ;устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессора; по меньшей мере, одно интерфейсное устройство; по меньшей мере, одно устройство внутренней памяти; иустройство внутренней коммутации, обеспечивающее взаимодействие между микропроцессором и остальными устройствами системы на кристалле и находящееся между соединенным с контроллером внешнего последовательного ПЗУ устройством прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессора, соединенным с контроллером внешнего последовательного ПЗУ, и другими вышеназванными устройствами;при этом названное устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессора содержит регистр считанных данных, регистр адреса и конечный автомат устройства прямого отображения адресов, позволяет осуществлять прямое отображение адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессора и преобразовывает запросы на чтение со стороны микропроцессора в последовательность обращений к контроллеру внешнего последовательного ПЗУ, а считанную из внешнего последовательного ПЗУ последовательность слов данных передает п1. A computer system, characterized in that it includes a system on a chip and an external serial ROM, while the system on a chip includes: a microprocessor containing at least one microprocessor core; an external serial ROM controller; a direct address mapping device data located in an external serial ROM into the address space of the microprocessor; at least one interface device; at least one internal memory device; and an internal switching device that provides interaction between the microprocessor and other devices of the system on a chip and located between the external serial ROM connected to the external serial ROM controller and the data addresses located in the external serial ROM to the microprocessor address space connected to the external serial ROM controller and other above-mentioned devices; wherein said device is a direct display of data addresses located about an external serial ROM into the address space of the microprocessor contains a read data register, an address register and a state machine of the direct address mapping device, allows direct mapping of data addresses located in an external serial ROM into the address space of the microprocessor and converts read requests from the microprocessor to the sequence of calls to the controller of the external serial ROM, and the sequence read from the external serial ROM It transmits data words n

Claims (32)

1. Компьютерная система, характеризующаяся тем, что включает в себя систему на кристалле и внешнее последовательное ПЗУ,1. A computer system, characterized in that it includes a system on a chip and an external serial ROM, при этом система на кристалле включает в себя:while the system on a chip includes: микропроцессор, содержащий, по меньшей мере, одно микропроцессорное ядро;a microprocessor comprising at least one microprocessor core; контроллер внешнего последовательного ПЗУ;external serial ROM controller; устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессора; по меньшей мере, одно интерфейсное устройство; по меньшей мере, одно устройство внутренней памяти; иa device for direct mapping of data addresses located in an external serial ROM into the address space of the microprocessor; at least one interface device; at least one internal memory device; and устройство внутренней коммутации, обеспечивающее взаимодействие между микропроцессором и остальными устройствами системы на кристалле и находящееся между соединенным с контроллером внешнего последовательного ПЗУ устройством прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессора, соединенным с контроллером внешнего последовательного ПЗУ, и другими вышеназванными устройствами;an internal switching device that provides interaction between the microprocessor and other devices of the system on a chip located between the external serial ROM connected to the controller and directly mapped data addresses located in the external serial ROM to the microprocessor address space connected to the external serial ROM controller and other above-mentioned devices при этом названное устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессора содержит регистр считанных данных, регистр адреса и конечный автомат устройства прямого отображения адресов, позволяет осуществлять прямое отображение адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессора и преобразовывает запросы на чтение со стороны микропроцессора в последовательность обращений к контроллеру внешнего последовательного ПЗУ, а считанную из внешнего последовательного ПЗУ последовательность слов данных передает по шине данных из устройства отображения в микропроцессор через устройства внутренней коммутации, при этом устройство внутренней коммутации работает с микропроцессором и с каждым из устройств системы на кристалле с использованием внутрисистемного интерфейса, содержащего наборы шин, каждый из которых включает в себя, по меньшей мере, одну шину данных, по меньшей мере, одну шину адреса, и, по меньшей мере, одну шину управления.wherein said device for direct mapping of data addresses located in an external serial ROM into the address space of the microprocessor contains a read data register, an address register and a state machine of a direct address mapping, allows direct mapping of data addresses located in an external serial ROM into an address space the microprocessor and converts read requests from the microprocessor into a sequence of calls to the external controller serial ROM, and the sequence of data words read from the external serial ROM is transmitted via the data bus from the display device to the microprocessor via internal switching devices, while the internal switching device works with the microprocessor and with each of the system devices on a chip using an intrasystem interface containing bus sets , each of which includes at least one data bus, at least one address bus, and at least one control bus. 2. Компьютерная система по п. 1, отличающаяся тем, что при работе устройства прямого отображения адресов данных в качестве внешнего последовательного ПЗУ используют микросхему Flash памяти с последовательным интерфейсом.2. The computer system according to claim 1, characterized in that when the device for direct display of data addresses is used as an external serial ROM, a flash memory chip with a serial interface is used. 3. Компьютерная система по п. 2, отличающаяся тем, что при работе устройства прямого отображения адресов данных в качестве последовательного интерфейса к внешнему последовательному ПЗУ используют SPI интерфейс, а в качестве контроллера внешнего последовательного ПЗУ используют SPI контроллер.3. The computer system according to claim 2, characterized in that when the device for direct mapping of data addresses is used as a serial interface to an external serial ROM, an SPI interface is used, and an SPI controller is used as an external serial ROM controller. 4. Компьютерная система по п. 1, отличающаяся тем, что устройство прямого отображения адресов данных выполнено с возможностью отображения в адресное пространство микропроцессора, содержащего, по меньшей мере, одно микропроцессорное ядро, адресов данных, являющихся инструкциями начального кода загрузки.4. The computer system according to claim 1, characterized in that the device for direct mapping of data addresses is configured to display in the address space of a microprocessor containing at least one microprocessor core data addresses that are instructions for the initial download code. 5. Компьютерная система по п. 2, отличающаяся тем, что устройство прямого отображения адресов данных выполнено с возможностью отображения в адресное пространство микропроцессора, содержащего, по меньшей мере, одно микропроцессорное ядро, адресов данных, являющихся инструкциями начального кода загрузки.5. The computer system according to claim 2, characterized in that the device for direct mapping of data addresses is configured to display in the address space of a microprocessor containing at least one microprocessor core data addresses that are instructions of the initial download code. 6. Компьютерная система по п. 3, отличающаяся тем, что устройство прямого отображения адресов данных выполнено с возможностью отображения в адресное пространство микропроцессора, содержащего, по меньшей мере, одно микропроцессорное ядро, адресов данных, являющихся инструкциями начального кода загрузки.6. The computer system according to claim 3, characterized in that the device for direct mapping of data addresses is configured to display in the address space of a microprocessor containing at least one microprocessor core data addresses that are instructions of the initial download code. 7. Компьютерная система по п. 4, отличающаяся тем, что устройство прямого отображения адресов данных выполнено с возможностью использования внешнего последовательного ПЗУ в качестве источника данных и после завершения чтения инструкций начального кода загрузки.7. The computer system according to claim 4, characterized in that the device for direct mapping of data addresses is configured to use an external serial ROM as a data source and after reading the instructions of the initial boot code. 8. Компьютерная система по п. 5, отличающаяся тем, что устройство прямого отображения адресов данных выполнено с возможностью использования внешнего последовательного ПЗУ в качестве источника данных и после завершения чтения инструкций начального кода загрузки.8. The computer system according to claim 5, characterized in that the device for direct mapping of data addresses is configured to use an external serial ROM as a data source and after reading the instructions of the initial boot code. 9. Компьютерная система по п. 6, отличающаяся тем, что устройство прямого отображения адресов данных выполнено с возможностью использования внешнего последовательного ПЗУ в качестве источника данных и после завершения чтения инструкций начального кода загрузки.9. The computer system according to claim 6, characterized in that the device for direct display of data addresses is configured to use an external serial ROM as a data source and after reading the instructions of the initial boot code. 10. Компьютерная система по п. 1, отличающаяся тем, что контроллер внешнего последовательного ПЗУ включает в себя конечный автомат контроллера внешнего последовательного ПЗУ, регистр данных, по меньшей мере, один регистр управления, и, по меньшей мере, один регистр адреса.10. The computer system of claim 1, wherein the external serial ROM controller includes a state machine of the external serial ROM controller, a data register, at least one control register, and at least one address register. 11. Компьютерная система по п. 2, отличающаяся тем, что контроллер внешнего последовательного ПЗУ включает в себя конечный автомат контроллера внешнего последовательного ПЗУ, регистр данных, по меньшей мере, один регистр управления, и, по меньшей мере, один регистр адреса.11. The computer system of claim 2, wherein the external serial ROM controller includes a state machine of the external serial ROM controller, a data register, at least one control register, and at least one address register. 12. Компьютерная система по п. 3, отличающаяся тем, что контроллер внешнего последовательного ПЗУ включает в себя конечный автомат контроллера внешнего последовательного ПЗУ, регистр данных, по меньшей мере, один регистр управления, и, по меньшей мере, один регистр адреса.12. The computer system of claim 3, wherein the external serial ROM controller includes a state machine of the external serial ROM controller, a data register, at least one control register, and at least one address register. 13. Компьютерная система по п. 1, отличающаяся тем, что микропроцессорные ядра образуют кластеры.13. The computer system according to claim 1, characterized in that the microprocessor cores form clusters. 14. Компьютерная система по п. 2, отличающаяся тем, что микропроцессорные ядра образуют кластеры.14. The computer system according to claim 2, characterized in that the microprocessor cores form clusters. 15. Компьютерная система по п. 3, отличающаяся тем, что микропроцессорные ядра образуют кластеры.15. The computer system according to claim 3, characterized in that the microprocessor cores form clusters. 16. Компьютерная система по п. 4, отличающаяся тем, что микропроцессорные ядра образуют кластеры.16. The computer system according to claim 4, characterized in that the microprocessor cores form clusters. 17. Компьютерная система по п. 5, отличающаяся тем, что микропроцессорные ядра образуют кластеры.17. The computer system according to claim 5, characterized in that the microprocessor cores form clusters. 18. Компьютерная система по п. 6, отличающаяся тем, что микропроцессорные ядра образуют кластеры.18. The computer system according to claim 6, characterized in that the microprocessor cores form clusters. 19. Компьютерная система по п. 7, отличающаяся тем, что микропроцессорные ядра образуют кластеры.19. The computer system according to claim 7, characterized in that the microprocessor cores form clusters. 20. Компьютерная система по п. 8, отличающаяся тем, что микропроцессорные ядра образуют кластеры.20. The computer system according to claim 8, characterized in that the microprocessor cores form clusters. 21. Компьютерная система по п. 8, отличающаяся тем, что микропроцессорные ядра образуют кластеры.21. The computer system according to claim 8, characterized in that the microprocessor cores form clusters. 22. Компьютерная система по п. 1, отличающаяся тем, что в качестве устройства внутренней коммутации используют устройство внутренней коммутации поддерживающее DMA (Direct Memory Access).22. The computer system according to claim 1, characterized in that as an internal switching device, an internal switching device supporting DMA (Direct Memory Access) is used. 23. Компьютерная система по п. 2, отличающаяся тем, что в качестве устройства внутренней коммутации используют устройство внутренней коммутации, поддерживающее DMA (Direct Memory Access).23. The computer system according to claim 2, characterized in that as the internal switching device, an internal switching device supporting DMA (Direct Memory Access) is used. 24. Компьютерная система по п. З, отличающаяся тем, что в качестве устройства внутренней коммутации используют устройство внутренней коммутации, поддерживающее DMA (Direct Memory Access).24. A computer system according to claim 3, characterized in that as an internal switching device, an internal switching device supporting DMA (Direct Memory Access) is used. 25. Компьютерная система по п. 10, отличающаяся тем, что в качестве устройства внутренней коммутации используют устройство внутренней коммутации, поддерживающее DMA (Direct Memory Access).25. The computer system according to p. 10, characterized in that as an internal switching device using an internal switching device that supports DMA (Direct Memory Access). 26. Компьютерная система по п. 11, отличающаяся тем, что в качестве устройства внутренней коммутации используют устройство внутренней коммутации, поддерживающее DMA (Direct Memory Access).26. The computer system according to p. 11, characterized in that as an internal switching device using an internal switching device that supports DMA (Direct Memory Access). 27. Компьютерная система по п. 12, отличающаяся тем, что в качестве устройства внутренней коммутации используют устройство внутренней коммутации, поддерживающее DMA (Direct Memory Access).27. The computer system according to p. 12, characterized in that as an internal switching device, an internal switching device supporting DMA (Direct Memory Access) is used. 28. Компьютерная система по любому из пп. 1-27, отличающаяся тем, что в качестве устройства внутренней памяти используют память типа SRAM (Static Random Access Memory).28. The computer system according to any one of paragraphs. 1-27, characterized in that as an internal memory device using memory type SRAM (Static Random Access Memory). 29. Компьютерная система по любому из пп. 1-27, отличающаяся тем, что в качестве устройства внутренней памяти используют память типа ROM (Read Only Memory).29. The computer system according to any one of paragraphs. 1-27, characterized in that as the internal memory device using memory type ROM (Read Only Memory). 30. Компьютерная система по пп. 1-27, отличающаяся тем, что в качестве внутрисистемного интерфейса используют интерфейс типа АМВА.30. The computer system of claims. 1-27, characterized in that as an intra-system interface using an interface type AMBA. 31. Компьютерная система по пп. 1-27, отличающаяся тем, что в качестве внутрисистемного интерфейса используют интерфейс ОСР.31. The computer system of claims. 1-27, characterized in that the OSR interface is used as the intra-system interface. 32. Компьютерная система пп. 1-27, отличающаяся тем, что в качестве интерфейсного устройства используют устройство контроллера Gigabit Ethernet, или устройство контроллера PCI (Peripheral component interconnect), или устройство контроллера PCI Express, или SATA (Serial Advanced Technology Attachment), или устройство контроллера DDR SDRAM (Double Data Rate Synchronous Dynamic Random Access Memory), или устройство контроллера USB (Universal Serial Bus), или устройства контроллеров низкоскоростных последовательных периферийных устройств, или устройство контроллера вывода видеоинформации, или устройства контроллера ввода/вывода звуковой информации. 32. Computer system 1-27, characterized in that the interface device is a Gigabit Ethernet controller device, or a PCI controller device (Peripheral component interconnect), or a PCI Express controller device, or SATA (Serial Advanced Technology Attachment), or a DDR SDRAM controller device (Double Data Rate Synchronous Dynamic Random Access Memory), or a USB controller device (Universal Serial Bus), or a controller device for low-speed serial peripheral devices, or a video output controller, or an audio input / output controller device.
RU2014139279/08A 2014-09-30 2014-09-30 Computer system RU2579949C2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
RU2014139279/08A RU2579949C2 (en) 2014-09-30 2014-09-30 Computer system
EA201700120A EA038978B1 (en) 2014-09-30 2015-09-30 Device for direct mapping of data addresses located in the external serial rom into the address space of microprocessor core, computer system, and data transmission method
PCT/RU2015/000626 WO2016053146A1 (en) 2014-09-30 2015-09-30 Computer system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2014139279/08A RU2579949C2 (en) 2014-09-30 2014-09-30 Computer system

Publications (2)

Publication Number Publication Date
RU2014139279A true RU2014139279A (en) 2015-05-27
RU2579949C2 RU2579949C2 (en) 2016-04-10

Family

ID=53284988

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2014139279/08A RU2579949C2 (en) 2014-09-30 2014-09-30 Computer system

Country Status (3)

Country Link
EA (1) EA038978B1 (en)
RU (1) RU2579949C2 (en)
WO (1) WO2016053146A1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102016224747A1 (en) * 2016-12-12 2018-06-14 Robert Bosch Gmbh control unit

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5546546A (en) * 1994-05-20 1996-08-13 Intel Corporation Method and apparatus for maintaining transaction ordering and arbitrating in a bus bridge
US5535360A (en) * 1994-08-31 1996-07-09 Vlsi Technology, Inc. Digital computer system having an improved direct-mapped cache controller (with flag modification) for a CPU with address pipelining and method therefor
US6601167B1 (en) * 2000-01-14 2003-07-29 Advanced Micro Devices, Inc. Computer system initialization with boot program stored in sequential access memory, controlled by a boot loader to control and execute the boot program
JP2004334486A (en) * 2003-05-07 2004-11-25 Internatl Business Mach Corp <Ibm> Starting system using boot code and starting method
KR100693924B1 (en) * 2005-01-31 2007-03-12 삼성전자주식회사 Booting system using high speed serial interface and booting method of the same

Also Published As

Publication number Publication date
WO2016053146A1 (en) 2016-04-07
EA201700120A1 (en) 2017-10-31
RU2579949C2 (en) 2016-04-10
EA038978B1 (en) 2021-11-17
WO2016053146A8 (en) 2016-07-28

Similar Documents

Publication Publication Date Title
WO2016066073A1 (en) Storage resource access method supporting sr-iov, storage controller and storage device
US9442869B2 (en) Programmable interrupt routing in multiprocessor devices
IN2014CN03959A (en)
JP2015527661A5 (en)
TW200617692A (en) System and method for passing information from one device driver to another
JP2016536679A5 (en)
CN102710890A (en) Video processing on-chip system of double AHB (Advanced High Performance Bus) buses
GB2565495A (en) Page fault resolution
JP2013229039A5 (en) Data processor
WO2016048837A3 (en) Host-managed non-volatile memory
US9424155B1 (en) Use efficiency of platform memory resources through firmware managed I/O translation table paging
RU2015134102A (en) GENERAL METHOD FOR BUILDING A VIRTUAL PCI DEVICE AND A VIRTUAL MMIO DEVICE
US9032101B1 (en) Chipset support for binding and migrating hardware devices among heterogeneous processing units
BR112017010328A2 (en) energy-efficient wireless data transfer
EP2573675A4 (en) External boot device, external boot method, information processing device and network communication system
WO2013192633A3 (en) Virtual memory module
WO2016008104A1 (en) Sharing method and device for pcie i/o device and interconnection system
JP2018501559A5 (en)
US9251107B2 (en) Immediate direct memory access descriptor-based write operation
WO2015024491A3 (en) Enhanced data transfer in multi-cpu systems
RU2014139279A (en) COMPUTER SYSTEM
US20190096490A1 (en) Pseudo single pass nand memory programming
BR112017011765A2 (en) systems and methods for providing improved latency in a nonuniform memory architecture
RU2014135505A (en) DIRECT DISPLAY OF DATA ADDRESSES LOCATED IN THE EXTERNAL SERIAL ROM TO THE ADDRESS SPACE OF THE MICROPROCESSOR CORE, COMPUTER SYSTEM AND TRANSMISSION METHOD
US11960410B2 (en) Unified kernel virtual address space for heterogeneous computing

Legal Events

Date Code Title Description
PD4A Correction of name of patent owner