RU2013137455A - Сигнальный процессор и способ обработки сигналов - Google Patents

Сигнальный процессор и способ обработки сигналов Download PDF

Info

Publication number
RU2013137455A
RU2013137455A RU2013137455/07A RU2013137455A RU2013137455A RU 2013137455 A RU2013137455 A RU 2013137455A RU 2013137455/07 A RU2013137455/07 A RU 2013137455/07A RU 2013137455 A RU2013137455 A RU 2013137455A RU 2013137455 A RU2013137455 A RU 2013137455A
Authority
RU
Russia
Prior art keywords
frequency
converted
signal
converters
signals
Prior art date
Application number
RU2013137455/07A
Other languages
English (en)
Inventor
Кенити КАВАСАКИ
Original Assignee
Сони Корпорейшн
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сони Корпорейшн filed Critical Сони Корпорейшн
Publication of RU2013137455A publication Critical patent/RU2013137455A/ru

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/08Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements
    • H03F1/22Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively
    • H03F1/223Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively with MOSFET's
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/193High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/211Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • H03F3/245Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/111Indexing scheme relating to amplifiers the amplifier being a dual or triple band amplifier, e.g. 900 and 1800 MHz, e.g. switched or not switched, simultaneously or not

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transceivers (AREA)
  • Amplifiers (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

1. Сигнальный процессор, содержащий:множество преобразователей частоты, выполненных с возможностью преобразования по частоте входных сигналов в выходные преобразованные сигналы; ивыходной блок, выполненный с возможностью объединения преобразованных сигналов, выводимым множеством преобразователей частоты и вывода объединенного сигнала,при этом множество преобразователей частоты сформировано в однокристальной полупроводниковой микросхеме, причемпреобразователи частоты указанного множества выполнены с возможностью преобразования по частоте в преобразованные, в другие полосы частот, сигналы.2. Сигнальный процессор по п.1,в котором каждый из преобразователей частоты выполнен с возможностью преобразования по частоте сигнала заданной полосы частот в качестве входного сигнала и вывода преобразованного сигнала более высокой полосы частот, чем заданная полоса частот.3. Сигнальный процессор по п.2,в котором блок объединения, выполненный с возможностью объединения преобразованных сигналов и вывода объединенного сигнала, также сформирован в полупроводниковой микросхеме.4. Сигнальный процессор по п.3,в котором блок объединения представляет собой точку соединения, выполненную с возможностью осуществления соединения соединительных линий с выходов множества преобразователей частоты.5. Сигнальный процессор по п.4,в котором каждый из преобразователей частоты содержит усилитель, выполненный с возможностью усиления преобразованного сигнала, при этомусилитель содержит индуктивную нагрузку по меньшей мере на выходной стороне из входной и выходной сторон.6. Сигнальный процессор по п.2,в котором в полупроводник�

Claims (21)

1. Сигнальный процессор, содержащий:
множество преобразователей частоты, выполненных с возможностью преобразования по частоте входных сигналов в выходные преобразованные сигналы; и
выходной блок, выполненный с возможностью объединения преобразованных сигналов, выводимым множеством преобразователей частоты и вывода объединенного сигнала,
при этом множество преобразователей частоты сформировано в однокристальной полупроводниковой микросхеме, причем
преобразователи частоты указанного множества выполнены с возможностью преобразования по частоте в преобразованные, в другие полосы частот, сигналы.
2. Сигнальный процессор по п.1,
в котором каждый из преобразователей частоты выполнен с возможностью преобразования по частоте сигнала заданной полосы частот в качестве входного сигнала и вывода преобразованного сигнала более высокой полосы частот, чем заданная полоса частот.
3. Сигнальный процессор по п.2,
в котором блок объединения, выполненный с возможностью объединения преобразованных сигналов и вывода объединенного сигнала, также сформирован в полупроводниковой микросхеме.
4. Сигнальный процессор по п.3,
в котором блок объединения представляет собой точку соединения, выполненную с возможностью осуществления соединения соединительных линий с выходов множества преобразователей частоты.
5. Сигнальный процессор по п.4,
в котором каждый из преобразователей частоты содержит усилитель, выполненный с возможностью усиления преобразованного сигнала, при этом
усилитель содержит индуктивную нагрузку по меньшей мере на выходной стороне из входной и выходной сторон.
6. Сигнальный процессор по п.2,
в котором в полупроводниковой микросхеме дополнительно сформировано множество P/S преобразователей, выполненных с возможностью преобразования параллельных данных в последовательные данные, при этом
один из преобразователей частоты выполнен с возможностью осуществления преобразования по частоте последовательных данных, представляющих собой сигнал основной полосы пропускания, выводимых одним из P/S преобразователей.
7. Сигнальный процессор по п.2,
в котором объединенный сигнал передают по беспроводному каналу.
8. Сигнальный процессор по п.7,
в котором объединенный сигнал передают посредством диэлектрического волновода.
9. Сигнальный процессор по п.2,
в котором преобразователь частоты выполнен с возможностью осуществления преобразования по частоте для преобразования сигнала основной полосы пропускания в преобразованный сигнал полосы частот, равной или выше 30 ГГц.
10. Способ обработки сигналов, содержащий этапы, на которых:
выполняют преобразование по частоте в преобразованные, в другие полосы частот, сигналы, с использованием множества преобразователей частоты, выполненных с возможностью преобразования частоты входных сигналов в выходные преобразованные сигналы;
выводят с помощью преобразователей частоты сигнального процессора преобразованные сигналы после выполнения преобразования по частоте входных сигналов; и
объединяют преобразованные сигналы, выводимые множеством преобразователей частоты, для вывода объединенного сигнала,
при этом предусмотрено множество преобразователей частоты, выполненных с возможностью преобразования по частоте входных сигналов в выходные преобразованные сигналы, и выходной блок, выполненный с возможностью объединения преобразованных сигналов, выводимых множеством преобразователей частоты и вывода объединенного сигнала, причем
множество преобразователей частоты сформировано в однокристальной полупроводниковой микросхеме.
11. Сигнальный процессор, содержащий:
множество преобразователей частоты, выполненных с возможностью преобразования по частоте преобразованных сигналов, полученных посредством преобразования по частоте входных сигналов, для вывода входных сигналов,
при этом множество преобразователей частоты сформировано в однокристальной полупроводниковой микросхеме, причем
указанное множество преобразователей частоты выполнено с возможностью преобразования по частоте преобразованных, в другие полосы частот, сигналов, и
для каждого из множества преобразователей частоты распределен по меньшей мере преобразованный сигнал в полосе частот, подлежащей преобразованию по частоте преобразователем частоты, из объединенного сигнала, полученного посредством объединения множества преобразованных, в другие полосы частот, сигналов.
12. Сигнальный процессор по п.11,
в котором каждый из преобразователей частоты выполнен с возможностью преобразования по частоте преобразованного сигнала, представляющего собой сигнал более высокой полосы частот, чем заданная полоса частот и вывода сигнала в заданной полосе частот.
13. Сигнальный процессор по п.12,
в котором в полупроводниковой микросхеме дополнительно сформирован блок распределения, выполненный с возможностью распределения в каждый из множества преобразователей частоты по меньшей мере преобразованного сигнала в полосе частот, подлежащий преобразованию по частоте с помощью преобразователя частоты.
14. Сигнальный процессор по п.13,
в котором блок распределения представляет собой точку соединения, выполненную с возможностью соединения соединительных линий от входов множества преобразователей частоты.
15. Сигнальный процессор по п.14,
в котором каждый из преобразователей частоты содержит усилитель, выполненный с возможностью усиления сигнала, подаваемого на преобразователь частоты, при этом
усилитель содержит индуктивную нагрузку по меньшей мере на входной стороне из входной и выходной сторон.
16. Сигнальный процессор по п.12,
в котором в полупроводниковой микросхеме дополнительно сформировано множество S/P преобразователей, выполненных с возможностью преобразования последовательных данных в параллельные данные, при этом
один из преобразователей частоты выполнен с возможностью преобразования по частоте преобразованного сигнала в полосе частот, подлежащей преобразованию по частоте преобразователем частоты, в последовательные данные, представляющие собой сигнал в основной полосе пропускания, и подачи указанных преобразованных по частоте последовательных данных на один из S/P преобразователей.
17. Сигнальный процессор по п.12,
в котором объединенный сигнал передают по беспроводному каналу.
18. Сигнальный процессор по п.17,
в котором объединенный сигнал передают посредством диэлектрического волновода.
19. Сигнальный процессор по п.12,
в котором преобразователь частоты выполнен с возможностью преобразования по частоте для преобразования преобразованного сигнала в полосе частот, равной или выше 30 ГГц, в сигнал с основной полосой пропускания.
20. Способ обработки сигналов, содержащий этапы, на которых:
выполняют преобразование по частоте в преобразованные, в другие полосы частот, сигналы, с использованием множества преобразователей частоты, выполненных с возможностью преобразования частоты преобразованных сигналов, полученных посредством выполнения преобразования частоты входных сигналов, для вывода входных сигналов;
распределяют в каждый из множества преобразователей частоты по меньшей мере преобразованный сигнал полосы частот, подлежащей преобразованию по частоте преобразователем частоты из объединенного сигнала, полученного посредством объединения множества преобразованных, в другие полосы частот, сигналов; и
выполняют преобразование по частоте преобразованного сигнала с помощью преобразователя частоты для вывода входного сигнала,
при этом сигнальный процессор выполнен с возможностью распределения в каждый из множества преобразователей частоты по меньшей мере преобразованного сигнала в полосе частот, подлежащей преобразованию по частоте преобразователем частоты, из объединенного сигнала, полученного посредством объединения множества преобразованных, в другие полосы частот, сигналов, причем
множество преобразователей частоты сформировано в однокристальной полупроводниковой микросхеме.
21. Сигнальный процессор, содержащий:
множество первых преобразователей частоты, выполненных с возможностью преобразования по частоте входных сигналов в выходные преобразованные сигналы; и
множество вторых преобразователей частоты, выполненных с возможностью преобразования по частоте преобразованных сигналов для вывода входных сигналов, при этом
множество первых преобразователей частоты и множество вторых преобразователей частоты формированы в однокристальной полупроводниковой микросхеме,
множество первых преобразователей частоты выполнены с возможностью преобразования по частоте в преобразованные, в другие полосы частот, причем преобразованные сигналы, выводимые множеством первых преобразователей частоты, объединяют и выводят объединенный сигнал,
множество вторых преобразователей частоты выполнены с возможностью преобразования по частоте преобразованных, в другие полосы частот, сигналов, при этом
для каждого из множества преобразователей частоты распределен по меньшей мере преобразованный сигнал в полосе частот, подлежащей преобразованию по частоте преобразователем частоты, объединенного сигнала от другой полупроводниковой микросхемы.
RU2013137455/07A 2011-02-17 2012-02-08 Сигнальный процессор и способ обработки сигналов RU2013137455A (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2011-032340 2011-02-17
JP2011032340A JP2012175172A (ja) 2011-02-17 2011-02-17 信号処理装置、及び、信号処理方法
PCT/JP2012/000844 WO2012111278A1 (en) 2011-02-17 2012-02-08 Signal processor and signal processing method

Publications (1)

Publication Number Publication Date
RU2013137455A true RU2013137455A (ru) 2015-02-20

Family

ID=46672225

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2013137455/07A RU2013137455A (ru) 2011-02-17 2012-02-08 Сигнальный процессор и способ обработки сигналов

Country Status (7)

Country Link
US (1) US8952732B2 (ru)
EP (1) EP2676374A1 (ru)
JP (1) JP2012175172A (ru)
CN (1) CN103354978A (ru)
BR (1) BR112013020397A2 (ru)
RU (1) RU2013137455A (ru)
WO (1) WO2012111278A1 (ru)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8854096B1 (en) * 2013-10-24 2014-10-07 Analog Devices Technology System and method of clock generation in high speed serial communication
CN104586388A (zh) * 2015-01-26 2015-05-06 山东大学齐鲁医院 一种基于脑电图识别的疲劳驾驶检测系统
CN107395225B (zh) * 2017-07-18 2019-05-21 成都天锐星通科技有限公司 一种信号处理电路
JP7189684B2 (ja) 2018-05-28 2022-12-14 株式会社アドバンテスト フロントエンド回路、テストボード、テストシステム、コンピュータおよびプログラム

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62143527A (ja) * 1985-12-18 1987-06-26 Nec Corp 同相合成方式
JP2000332812A (ja) * 1999-05-24 2000-11-30 Nec Corp 統合伝送装置と統合伝送装置を利用したlan通信装置および電話通信装置と通信方法
KR100376298B1 (ko) * 1999-09-13 2003-03-17 가부시끼가이샤 도시바 무선통신시스템
DE602005021480D1 (de) * 2004-04-13 2010-07-08 Maxlinear Inc Seitigung
CN101035104A (zh) * 2006-03-06 2007-09-12 华为技术有限公司 扩频正交频分复用混合系统
JP2009535974A (ja) * 2006-05-04 2009-10-01 ジョージア テック リサーチ コーポレイション マルチギガビット無線システムのための受信機アセンブリおよび方法
JP2010103982A (ja) * 2008-09-25 2010-05-06 Sony Corp ミリ波伝送装置、ミリ波伝送方法、ミリ波伝送システム
CN101980455B (zh) * 2009-05-25 2014-11-19 三洋电机株式会社 利用自适应阵列天线接收信号的接收装置
JP5530128B2 (ja) 2009-07-31 2014-06-25 株式会社小糸製作所 蛍光体および発光装置
CN101741782B (zh) * 2009-11-24 2012-08-15 东南大学 双层多载波超宽带无线通信方法
CN101902259B (zh) * 2010-05-21 2013-08-07 南京邮电大学 低速数据系统和高速数据系统下行同频发送装置

Also Published As

Publication number Publication date
WO2012111278A1 (en) 2012-08-23
BR112013020397A2 (pt) 2016-10-25
JP2012175172A (ja) 2012-09-10
CN103354978A (zh) 2013-10-16
EP2676374A1 (en) 2013-12-25
US20130342244A1 (en) 2013-12-26
US8952732B2 (en) 2015-02-10

Similar Documents

Publication Publication Date Title
WO2011127868A3 (zh) 一种多赫尔提doherty功率放大器以及信号处理方法
MX350556B (es) Metodo y aparato para realizar conversion de analogico a digital de señales de entrada multiple.
RU2013137455A (ru) Сигнальный процессор и способ обработки сигналов
FR2970816B1 (fr) Combineur radiofrequence
TW201613286A (en) Circuits and methods for 2G amplification using 3G/4G linear path combination
GB2503380A (en) A method for pre-distorting and a pre-distorter
EP2690779A3 (en) Wideband AFT power amplifier systems with frequency-based output transformer impedance balancing
WO2013071152A3 (en) Flip-chip linear power amplifier with high power added efficiency
WO2011066541A3 (en) Biological circuit chemotactic converters
WO2017008512A1 (zh) Doherty功放电路
HK1124468A1 (en) Generation of decorrelated signals
GB2572896A (en) Amplifier with power dissipation reduction using single radio frequency digital-to-analog converter
WO2009113000A3 (en) Output stage for a digital rf transmitter, method for providing an rf output signal in a digital rf transmitter, and digital rf transmitter
AU2012210045B2 (en) Fetal heart potential signal extraction program, fetal heart potential signal-discriminating apparatus and pregnancy monitoring system using same
EP2485403A3 (en) A Receiver
WO2013001059A3 (de) Doherty-verstärker mit wirkungsgradoptimierung
WO2008105183A1 (ja) A/d変換器、及びa/d変換方法
WO2012033729A3 (en) Lcl high power combiner
GB2483878B8 (en) Optical signal processing
EP2393112A3 (en) Inductive circuit arrangement
JP2012175172A5 (ru)
RU2012142252A (ru) Передающая система и способ повышения кпд и линейности на принципах декомпозиции
CN203039666U (zh) 一种单端转差分电路及射频功率放大器
WO2014147527A3 (en) Power management between sources and load
WO2019083267A3 (ko) 센서의 신호를 읽어 출력하는 반도체 장치

Legal Events

Date Code Title Description
FA93 Acknowledgement of application withdrawn (no request for examination)

Effective date: 20150209