RU2012117468A - Программируемое логическое устройство - Google Patents

Программируемое логическое устройство Download PDF

Info

Publication number
RU2012117468A
RU2012117468A RU2012117468/08A RU2012117468A RU2012117468A RU 2012117468 A RU2012117468 A RU 2012117468A RU 2012117468/08 A RU2012117468/08 A RU 2012117468/08A RU 2012117468 A RU2012117468 A RU 2012117468A RU 2012117468 A RU2012117468 A RU 2012117468A
Authority
RU
Russia
Prior art keywords
inputs
group
elements
groups
flops
Prior art date
Application number
RU2012117468/08A
Other languages
English (en)
Other versions
RU2503993C1 (ru
Inventor
Сергей Феофентович Тюрин
Артём Владимирович Набатов
Олег Александрович Громов
Артем Владимирович Греков
Денис Анатольевич Карлов
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Пермский национальный исследовательский политехнический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Пермский национальный исследовательский политехнический университет" filed Critical федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Пермский национальный исследовательский политехнический университет"
Priority to RU2012117468/08A priority Critical patent/RU2503993C1/ru
Publication of RU2012117468A publication Critical patent/RU2012117468A/ru
Application granted granted Critical
Publication of RU2503993C1 publication Critical patent/RU2503993C1/ru

Links

Landscapes

  • Complex Calculations (AREA)
  • Logic Circuits (AREA)

Abstract

Программируемое логическое устройство, содержащее первую, вторую и третью группы D-триггеров количеством n, где n - разрядность вычисляемых логических функций, группу m блоков вычисления функций, где m - число вычисляемых логических функций, счетчик, дешифратор, причем информационные входы D-триггеров из групп D-триггеров подключены к соответствующим разрядам входов данных, входы сброса всех D-триггеров всех групп D-триггеров и вход сброса счетчика объединены и подключены ко входу сброса устройства, выход счетчика подключен ко входу дешифратора, первый выход дешифратора подключен ко входам синхронизации D-триггеров первой группы D-триггеров, второй выход дешифратора подключен ко входам синхронизации D-триггеров второй группы D-триггеров, третий выход дешифратора подключен ко входам синхронизации D-триггеров третьей группы D-триггеров, выходы группы m блоков вычисления функций являются выходами устройства, каждый блок вычисления функций содержит k групп n-1 элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина, где k=intlog(n), (n=2), в первой группе n/2 элементов, в каждой группе элементов в два раза меньше, чем в предыдущей, в последней - один элемент, то есть имеется "пирамидальное" соединение элементов, причем выходы нечетных элементов нечетных групп подключены к первым входам соответствующих элементов следующей четной группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина, двум элементам нечетной группы соответствует один элемент четной группы, выходы четных элементов первой группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина, подключены к четвертым входам следующей четной группы элементов 2·2НЕ-И-ИЛИ, реализующи�

Claims (1)

  1. Программируемое логическое устройство, содержащее первую, вторую и третью группы D-триггеров количеством n, где n - разрядность вычисляемых логических функций, группу m блоков вычисления функций, где m - число вычисляемых логических функций, счетчик, дешифратор, причем информационные входы D-триггеров из групп D-триггеров подключены к соответствующим разрядам входов данных, входы сброса всех D-триггеров всех групп D-триггеров и вход сброса счетчика объединены и подключены ко входу сброса устройства, выход счетчика подключен ко входу дешифратора, первый выход дешифратора подключен ко входам синхронизации D-триггеров первой группы D-триггеров, второй выход дешифратора подключен ко входам синхронизации D-триггеров второй группы D-триггеров, третий выход дешифратора подключен ко входам синхронизации D-триггеров третьей группы D-триггеров, выходы группы m блоков вычисления функций являются выходами устройства, каждый блок вычисления функций содержит k групп n-1 элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , где k=intlog2(n), (n=2k), в первой группе n/2 элементов, в каждой группе элементов в два раза меньше, чем в предыдущей, в последней - один элемент, то есть имеется "пирамидальное" соединение элементов, причем выходы нечетных элементов нечетных групп подключены к первым входам соответствующих элементов следующей четной группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , двум элементам нечетной группы соответствует один элемент четной группы, выходы четных элементов первой группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , подключены к четвертым входам следующей четной группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , отличающееся тем, что дополнительно введены k-1 групп первых D-триггеров количеством n, где n - разрядность вычисляемых логических функций, k - число вычисляемых конъюнкций в системе из m функций, k-1 групп вторых D-триггеров количеством n, k-1 групп третьих D-триггеров количеством n, группа k блоков конъюнкций, группа k блоков значений конъюнкций, причем информационные входы D-триггеров k-1 групп первых D триггеров, вторых D триггеров, третьих D-триггеров подключены к соответствующим разрядам входов данных, входы сброса D-триггеров k-1 групп первых D триггеров, вторых D триггеров, третьих объединены и подключены ко входу сброса устройства, входы синхронизации D-триггеров k-1 групп первых D-триггеров подключены к соответствующим k-1 выходам дешифратора для k-1 групп первых D триггеров, входы синхронизации D-триггеров k-1 групп вторых D-триггеров подключены к соответствующим k-1 выходам дешифратора для k-1 групп вторых D триггеров, входы синхронизации D-триггеров k-1 групп третьих D-триггеров подключены к соответствующим k-1 выходам дешифратора для k-1 групп третьих D триггеров, выходы группы первых D-триггеров подключены к первой группе входов первого блока конъюнкций, выходы группы вторых D-триггеров подключены ко второй группе входов первого блока конъюнкций, третьи группы входов всех блоков конъюнкций подключены ко входу переменных устройства, выходы k-1 групп первых D-триггеров подключены к первым группам входов соответствующих k-1 блоков конъюнкций, выходы k-1 групп вторых D-триггеров подключены ко вторым группам входов соответствующих k-1 блоков конъюнкций, выходы блоков конъюнкций подключены ко входам соответствующих блоков значений конъюнкций, выходы блоков значений конъюнкций подключены к соответствующим входам конъюнкций каждого блока вычисления функций, выходы k-1 групп третьих D-триггеров подключены к соответствующим входам функций блоков значений конъюнкций, причем нечетные входы первой группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , подключены к соответствующим входам первой группы входов блока вычисления функций, четные входы первой группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , подключены к соответствующим входам второй группы входов блока вычисления функций, выходы нечетных элементов нечетных групп элементов 22·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , подключены к третьим входам соответствующих элементов второй группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , выходы четных элементов первой группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , подключены ко вторым входам второй группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , выходы предпоследней группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , содержат два элемента 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , и выход первого элемента предпоследней группы подключен к первому и второму входам единственного элемента последней группы, а выход второго элемента предпоследней группы подключен к третьему и четвертому входам единственного элемента последней группы, выход которого является выходом блока вычисления функций, при этом каждый i-ый блок конъюнкций содержит n групп значений разрядов, каждый из которых содержит 6 элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , причем входы первых трех элементов объединены, вход первого элемента подключен к соответствующему i-му входу третьей группы входов блока конъюнкций и к первым двум входам четвертого элемента, вход второго элемента подключен к соответствующему i-му входу первой группы входов блока конъюнкций и к третьему и четвертому входам четвертого элемента, вход третьего элемента подключен к соответствующему i-му входу второй группы входов блока конъюнкций и ко второму входу шестого элемента, выход которого является i-м выходом i-го блок а конъюнкций, выход первого элемента подключен к первому и третьему входам пятого элемента, выход второго элемента подключен ко второму и четвертому входам пятого элемента, выход третьего элемента подключен к третьему входу шестого элемента, выход четвертого элемента подключен к первому входу шестого элемента, а выход пятого элемента подключен к четвертому входу шестого элемента, третья группа входов каждого блока конъюнкций является входами переменных устройства, при этом каждый i-ый блок значений конъюнкций содержит к групп k-1 элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , где k=intlog2(n), (n=2k), то есть имеется "пирамидальное" соединение элементов, и дополнительный элемент, причем первый и второй входы первой группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , подключены к соответствующим нечетным входам блока значений конъюнкций, третий и четвертый входы первой группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , подключены к соответствующим нечетным входам блока значений конъюнкций, выходы нечетных элементов первой группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , подключены к нечетным входам второй группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , выходы предпоследней группы элементов 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , содержат два элемента 2·2НЕ-И-ИЛИ, реализующих функцию С.Тюрина
    Figure 00000001
    , и выход первого элемента предпоследней группы подключен к первому и второму входам единственного элемента последней группы, а выход второго элемента предпоследней группы подключен к третьему и четвертому входам единственного элемента последней группы, выход которого подключен ко всем входам дополнительного элемента, выход которого является выходом блока значений конъюнкций.
RU2012117468/08A 2012-04-26 2012-04-26 Программируемое логическое устройство RU2503993C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012117468/08A RU2503993C1 (ru) 2012-04-26 2012-04-26 Программируемое логическое устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012117468/08A RU2503993C1 (ru) 2012-04-26 2012-04-26 Программируемое логическое устройство

Publications (2)

Publication Number Publication Date
RU2012117468A true RU2012117468A (ru) 2013-11-10
RU2503993C1 RU2503993C1 (ru) 2014-01-10

Family

ID=49516543

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012117468/08A RU2503993C1 (ru) 2012-04-26 2012-04-26 Программируемое логическое устройство

Country Status (1)

Country Link
RU (1) RU2503993C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2754122C1 (ru) * 2020-12-29 2021-08-26 Акционерное общество "Концерн "Созвездие" Быстродействующий накапливающий сумматор по модулю произвольного натурального числа

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2573732C2 (ru) * 2014-02-25 2016-01-27 Сергей Феофентович Тюрин Программируемое логическое устройство
RU2602780C2 (ru) * 2014-04-17 2016-11-20 Сергей Феофентович Тюрин Программируемое логическое устройство
RU2573758C2 (ru) * 2014-04-25 2016-01-27 Сергей Феофентович Тюрин Программируемое логическое устройство
RU2547229C1 (ru) * 2014-05-21 2015-04-10 федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Пермский национальный исследовательский политехнический университет" Программируемое логическое устройство
RU2544750C1 (ru) * 2014-05-22 2015-03-20 федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Пермский национальный исследовательский политехнический университет" Программируемое логическое устройство
RU2653304C1 (ru) * 2017-09-11 2018-05-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Пермский национальный исследовательский политехнический университет" Программируемое логическое устройство

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1444892A1 (ru) * 1987-05-29 1988-12-15 Харьковский авиационный институт им.Н.Е.Жуковского Программируемое логическое устройство
CA2037142C (en) * 1990-05-10 1996-05-07 Hung-Cheng Hsieh Logic structure and circuit for fast carry
RU1777133C (ru) * 1991-01-02 1992-11-23 Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище Ракетных Войск Им.Маршала Советского Союза В.И.Чуйкова Программируемое логическое устройство
RU2146840C1 (ru) * 1997-10-01 2000-03-20 Тюрин Сергей Феофентович Программируемое логическое устройство
JP3123977B2 (ja) * 1998-06-04 2001-01-15 日本電気株式会社 プログラマブル機能ブロック
EP1162747B1 (en) * 2000-04-26 2012-02-29 Altera Corporation Line segmentation in programmable logic devices having redundancy circuitry

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2754122C1 (ru) * 2020-12-29 2021-08-26 Акционерное общество "Концерн "Созвездие" Быстродействующий накапливающий сумматор по модулю произвольного натурального числа

Also Published As

Publication number Publication date
RU2503993C1 (ru) 2014-01-10

Similar Documents

Publication Publication Date Title
RU2012117468A (ru) Программируемое логическое устройство
JP2011071995A5 (ja) カウンタ回路
CN105335331A (zh) 一种基于大规模粗粒度可重构处理器的sha256实现方法及系统
Foralewski et al. Non-squareness properties of Orlicz–Lorentz sequence spaces
RU2016101771A (ru) Мажоритарный элемент "5 и более из 9"
TW201506779A (zh) 邏輯運算裝置
RU154062U1 (ru) Устройство для перебора перестановок
RU2544750C1 (ru) Программируемое логическое устройство
Salehi et al. The friendly index set of Pm× Pn
Bašic On “very palindromic” sequences
Agrawal Primality tests based on Fermat’s little theorem
RU2538949C1 (ru) Способ и устройство счета импульсов
RU2549524C1 (ru) Генератор нелинейных псевдослучайных последовательностей
Kaikeaw et al. Irrational Numbers with Generalized Bounded Partial Quotients
RU2613533C1 (ru) Устройство сдвига
RU2595906C1 (ru) Устройство для вычисления функций
RU2597513C2 (ru) Цифровой модулятор для силового преобразователя электромагнитного подшипника
RU151948U1 (ru) Генератор нелинейных псевдослучайных последовательностей
RU2011103405A (ru) Селектор временных интервалов
RU2614931C1 (ru) Устройство для вычисления тригонометрических функций
Bragin et al. When Any Group of N Elements is Cyclic?
RU2427027C1 (ru) Полный одноразрядный сумматор по модулю
Kubica et al. On the maximal number of cubic subwords in a string
RU2009138613A (ru) Устройство для формирования остатка по заданному модулю
RU2011145864A (ru) Устройство перестановок и сдвигов битов данных в микропроцессорах

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20190427