RU2008111995A - Запоминающее устройство и способ управления его работой - Google Patents

Запоминающее устройство и способ управления его работой Download PDF

Info

Publication number
RU2008111995A
RU2008111995A RU2008111995/09A RU2008111995A RU2008111995A RU 2008111995 A RU2008111995 A RU 2008111995A RU 2008111995/09 A RU2008111995/09 A RU 2008111995/09A RU 2008111995 A RU2008111995 A RU 2008111995A RU 2008111995 A RU2008111995 A RU 2008111995A
Authority
RU
Russia
Prior art keywords
information word
information
memory
address
instr8
Prior art date
Application number
RU2008111995/09A
Other languages
English (en)
Inventor
Томас КОТТКЕ (DE)
Томас КОТТКЕ
Йорк КОЛЛАНИ (DE)
Йорк КОЛЛАНИ
Маркус ФЕРХ (DE)
Маркус ФЕРХ
Original Assignee
Роберт Бош ГмбХ (DE)
Роберт Бош Гмбх
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Роберт Бош ГмбХ (DE), Роберт Бош Гмбх filed Critical Роберт Бош ГмбХ (DE)
Publication of RU2008111995A publication Critical patent/RU2008111995A/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/16Protection against loss of memory contents
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Detection And Correction Of Errors (AREA)

Abstract

1. Способ управления работой, допускающей запись памяти (102) данных, которая содержит набор информационных слов (1-16), считываемых в определенной очередности считывания, а также избыточную информацию, при осуществлении которого вместе с информационным словом (Instr1, …, Instr11) считывают относящуюся к этому информационному слову избыточную информацию, с помощью этой избыточной информации проверяют информационное слово на ошибочность, и если информационное слово (Instr7, Instr8) оказалось ошибочным, исправляют его, отличающийся тем, что исправленное информационное слово (Instr7, Instr8) записывают по новому адресу (12, 13; 8, 9) в свободной области памяти (102) данных. ! 2. Способ по п.1, отличающийся тем, что для обращения к памяти по новому адресу с целью считывания информационного слова изменяют очередность считывания. ! 3. Способ по п.2, отличающийся тем, что вместе с исправленным информационным словом (Instr7, Instr8) в свободную область памяти (102) данных записывают по меньшей мере одно предшествующее ему в очередности считывания информационное слово (Instr6), а в первоначальное место (5) хранения в памяти по меньшей мере одного предшествующего информационного слова (Instr6) заносят ссылку на его новое место (11) в памяти. ! 4. Способ по п.2 или 3, отличающийся тем, что в свободную область памяти после исправленного информационного слова (Instr8) записывают ссылку на место (8) в памяти, следующее за первоначальным местом (7) хранения в памяти исправленного информационного слова (Instr8). ! 5. Способ по п.3, отличающийся тем, что после признания информационного слова (Instr7, Instr8) ошибочным свободную область создают в адресном пространстве (8, 9, 10), следующем за адресом признанн

Claims (13)

1. Способ управления работой, допускающей запись памяти (102) данных, которая содержит набор информационных слов (1-16), считываемых в определенной очередности считывания, а также избыточную информацию, при осуществлении которого вместе с информационным словом (Instr1, …, Instr11) считывают относящуюся к этому информационному слову избыточную информацию, с помощью этой избыточной информации проверяют информационное слово на ошибочность, и если информационное слово (Instr7, Instr8) оказалось ошибочным, исправляют его, отличающийся тем, что исправленное информационное слово (Instr7, Instr8) записывают по новому адресу (12, 13; 8, 9) в свободной области памяти (102) данных.
2. Способ по п.1, отличающийся тем, что для обращения к памяти по новому адресу с целью считывания информационного слова изменяют очередность считывания.
3. Способ по п.2, отличающийся тем, что вместе с исправленным информационным словом (Instr7, Instr8) в свободную область памяти (102) данных записывают по меньшей мере одно предшествующее ему в очередности считывания информационное слово (Instr6), а в первоначальное место (5) хранения в памяти по меньшей мере одного предшествующего информационного слова (Instr6) заносят ссылку на его новое место (11) в памяти.
4. Способ по п.2 или 3, отличающийся тем, что в свободную область памяти после исправленного информационного слова (Instr8) записывают ссылку на место (8) в памяти, следующее за первоначальным местом (7) хранения в памяти исправленного информационного слова (Instr8).
5. Способ по п.3, отличающийся тем, что после признания информационного слова (Instr7, Instr8) ошибочным свободную область создают в адресном пространстве (8, 9, 10), следующем за адресом признанного ошибочным информационного слова, путем перемещения содержимого ячеек (8-11) памяти, адреса которых следуют за адресом признанного ошибочным информационного слова.
6. Способ по п.2, отличающийся тем, что после признания информационного слова ошибочным свободную область создают в адресном пространстве, предшествующем адресу признанного ошибочным информационного слова, путем перемещения содержимого ячеек памяти, адреса которых предшествуют адресу признанного ошибочным информационного слова, и в свободную область памяти вслед за исправленным информационным словом записывают ссылку на место в памяти, следующее за первоначальным местом хранения в памяти исправленного информационного слова.
7. Способ по п.5 или 6, отличающийся тем, что перемещение содержимого ячеек памяти осуществляют, начиная с адресов, удаленных от адреса признанного ошибочным информационного слова, и заканчивая примыкающими к нему адресами.
8. Способ по п.5 или 6, отличающийся тем, что перемещение содержимого ячеек памяти включает в себя копирование информационного слова с первоначального адреса на новый адрес и выполняемую после копирования запись другого информационного слова по первоначальному адресу.
9. Способ по п.1, отличающийся тем, что информационные слова содержат инструкции программы, а в наборе информационных слов корректируют ссылки на каждое информационное слово, записанное в свободную область памяти.
10. Способ по одному из пп.5, 6, 9, отличающийся тем, что в неперемещенных информационных словах корректируют по перемещению абсолютные и относительные ссылки на перемещенные информационные слова, а в перемещенных информационных словах - относительные ссылки на неперемещенные информационные слова.
11. Способ по п.1, отличающийся тем, что выполняют проверку на предмет того, является ли признанное ошибочным информационное слово (Instr7, Instr8) частью блока (6, 7), содержащего несколько ошибочных информационных слов, и весь блок (6, 7) исправляют и записывают в свободную область.
12. Запоминающее устройство, содержащее допускающую запись память (102) данных и средства для обнаружения (103) и исправления (101; 103; 111) ошибки в считанном из памяти (102) данных информационном слове, отличающееся тем, что оно содержит средства (101; 111) для сохранения исправленного информационного слова по новому адресу в свободной области памяти (102) данных.
13. Система обработки данных с запоминающим устройством по п.12, отличающаяся тем, что она содержит первый и второй процессоры (101, 111), причем память (102) данных содержит инструкции программы, выполняемые первым процессором (101), а второй процессор (111) образует средства для сохранения исправленного информационного слова по новому адресу.
RU2008111995/09A 2005-08-30 2006-07-28 Запоминающее устройство и способ управления его работой RU2008111995A (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE102005040916.4 2005-08-30
DE102005040916A DE102005040916A1 (de) 2005-08-30 2005-08-30 Speicheranordnung und Betriebsverfahren dafür

Publications (1)

Publication Number Publication Date
RU2008111995A true RU2008111995A (ru) 2009-12-10

Family

ID=37708307

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2008111995/09A RU2008111995A (ru) 2005-08-30 2006-07-28 Запоминающее устройство и способ управления его работой

Country Status (8)

Country Link
US (1) US20090327838A1 (ru)
EP (1) EP1924916A2 (ru)
JP (1) JP4917604B2 (ru)
KR (1) KR20080037060A (ru)
CN (1) CN101253485A (ru)
DE (1) DE102005040916A1 (ru)
RU (1) RU2008111995A (ru)
WO (1) WO2007025816A2 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2682843C1 (ru) * 2015-03-10 2019-03-21 Тосиба Мемори Корпорейшн Устройство памяти и система памяти

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ES2378267T3 (es) * 2007-09-14 2012-04-10 Research In Motion Limited Sistema y método para el tiempo de inicio de control de recepción discontinua
JP5813450B2 (ja) * 2011-10-17 2015-11-17 日立オートモティブシステムズ株式会社 電子制御装置
CN103514058B (zh) * 2012-06-29 2016-06-15 华为技术有限公司 一种数据失效的处理方法、设备及系统
JP6102515B2 (ja) * 2013-05-24 2017-03-29 富士通株式会社 情報処理装置、制御回路、制御プログラム、および制御方法
FR3025035B1 (fr) * 2014-08-22 2016-09-09 Jtekt Europe Sas Calculateur pour vehicule, tel qu’un calculateur de direction assistee, pourvu d’un enregistreur d’evenements integre
US9772899B2 (en) * 2015-05-04 2017-09-26 Texas Instruments Incorporated Error correction code management of write-once memory codes
US11481273B2 (en) * 2020-08-17 2022-10-25 Micron Technology, Inc. Partitioned memory having error detection capability

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69033438T2 (de) * 1989-04-13 2000-07-06 Sandisk Corp Austausch von fehlerhaften Speicherzellen einer EEprommatritze
JP2830308B2 (ja) * 1990-02-26 1998-12-02 日本電気株式会社 情報処理装置
US5497457A (en) * 1994-10-17 1996-03-05 International Business Machines Corporation Redundant arrays of independent libraries of dismountable media with parity logging
JPH08234928A (ja) * 1995-02-22 1996-09-13 Matsushita Electric Ind Co Ltd 情報記憶制御装置
JP2002109895A (ja) * 1996-02-29 2002-04-12 Hitachi Ltd 半導体記憶装置
JP3565687B2 (ja) * 1997-08-06 2004-09-15 沖電気工業株式会社 半導体記憶装置およびその制御方法
JP3937214B2 (ja) * 1999-09-17 2007-06-27 株式会社ルネサステクノロジ エラー訂正回数を記録する記憶装置
EP1096379B1 (en) * 1999-11-01 2005-12-07 Koninklijke Philips Electronics N.V. Data processing circuit with non-volatile memory and error correction circuitry
JP4059472B2 (ja) * 2001-08-09 2008-03-12 株式会社ルネサステクノロジ メモリカード及びメモリコントローラ
JP4213053B2 (ja) * 2004-01-29 2009-01-21 Tdk株式会社 メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びに、フラッシュメモリの制御方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2682843C1 (ru) * 2015-03-10 2019-03-21 Тосиба Мемори Корпорейшн Устройство памяти и система памяти

Also Published As

Publication number Publication date
US20090327838A1 (en) 2009-12-31
KR20080037060A (ko) 2008-04-29
EP1924916A2 (de) 2008-05-28
DE102005040916A1 (de) 2007-03-08
WO2007025816A3 (de) 2007-05-24
JP4917604B2 (ja) 2012-04-18
WO2007025816A2 (de) 2007-03-08
JP2009506445A (ja) 2009-02-12
CN101253485A (zh) 2008-08-27

Similar Documents

Publication Publication Date Title
RU2008111995A (ru) Запоминающее устройство и способ управления его работой
JP4948793B2 (ja) バッドブロック管理部を含むフラッシュメモリシステム
US8046645B2 (en) Bad block identifying method for flash memory, storage system, and controller thereof
US7127551B2 (en) Flash memory management method
JP5585919B2 (ja) 電源遮断管理
CN103853582A (zh) 闪存更新方法以及闪存控制器
US8051339B2 (en) Data preserving method and data accessing method for non-volatile memory
US8055834B2 (en) Method for preventing read-disturb happened in non-volatile memory and controller thereof
US20070061672A1 (en) Non-volatile memory with error detection
US20110041016A1 (en) Memory errors and redundancy
CN111475425B (zh) 管理闪存模块的方法及相关的闪存控制器与电子装置
US8296503B2 (en) Data updating and recovering methods for a non-volatile memory array
DE69421925T2 (de) Speichergerät mit Fehlerdetektion und -korrektur und Verfahren zum Schreiben und Löschen des Speichergeräts
US20100057979A1 (en) Data transmission method for flash memory and flash memory storage system and controller using the same
US9465538B2 (en) Flash memory control chip and data storage device and flash memory control method
BRPI0606471A2 (pt) meio de gravação, método e aparelho para reproduzir dados a partir de meio de gravação
US8219883B2 (en) Data accessing method, controller and storage system using the same
US8065497B2 (en) Data management method, and storage apparatus and controller thereof
US20110179217A1 (en) Flash Storage Device and Data Access Method of Flash Memory
US20090164869A1 (en) Memory architecture and configuration method thereof
US9195591B2 (en) Memory system
US11210209B2 (en) Method for managing flash memory module and associated flash memory controller and electronic device
US8006139B2 (en) Degeneration control device and degeneration control program
CN113903383A (zh) 存储装置、快闪存储器控制器及其存取方法
US9569355B2 (en) Memory system and control method

Legal Events

Date Code Title Description
FA92 Acknowledgement of application withdrawn (lack of supplementary materials submitted)

Effective date: 20101227