RU2003220C1 - Формирователь ступенчатого напр жени - Google Patents

Формирователь ступенчатого напр жени

Info

Publication number
RU2003220C1
RU2003220C1 SU4877645A RU2003220C1 RU 2003220 C1 RU2003220 C1 RU 2003220C1 SU 4877645 A SU4877645 A SU 4877645A RU 2003220 C1 RU2003220 C1 RU 2003220C1
Authority
RU
Russia
Prior art keywords
input
output
voltage
keys
key
Prior art date
Application number
Other languages
English (en)
Inventor
Георгий Иванович Стеценко
Original Assignee
Научно-производственное объединение автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-производственное объединение автоматики filed Critical Научно-производственное объединение автоматики
Priority to SU4877645 priority Critical patent/RU2003220C1/ru
Application granted granted Critical
Publication of RU2003220C1 publication Critical patent/RU2003220C1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

Изобретение относитс  к импульсной технике и может быть использовано в формирующих устройствах с высокой временной стабильностью параметров выходного сигнала.
Известно устройство дл  формировани  ступенчатого напр жени , содержащее тактовый и второй запоминающие элементы , первый и второй выходные ключи, источник входного сигнала, сумматор, входные ключи и логический блок.
Недостатком известного формировател  ступенчатого напр жени   вл етс  то. что он не обеспечивает одновременного формировани  двух независимых симметричных сту- пенчатых напр жений, что ограничивает его функциональные возможности.
Наиболее близким техническим решением , выбранным в качестве прототипа,  в- л етс  формирователь ступенчатого напр жени , содержащий первый, второй и третий выходные ключи, входы которых подключены соответственно к выходам первого , второго и третьего запоминающих
элементов, а выходы подключены к первому
входу сумматора, второй и третий входы которого через первый и второй входные ключи подключены соответственно к первому и второму входам устройства, выход сумматора подключен к входам первого, второго и третьего запоминающих элементов, тактовый генератор первым выходом подключен к управл ющему входу первого входного ключа, к первому входу первого элемента ИЛИ и к управл ющему входу первого вы- ходного ключа, вторым выходом - к первому входу второго элемента ИЛИ и к управл ющему входу первого запоминающего элемента , третьим выходом - к управл ющему входу второго входного ключа, к управл ю- щему входу второго выходного ключа и к второму входу первого элемента ИЛИ, четвертым выходом - к второму входу второго элемента ИЛИ и к управл ющему входу второго запоминающего элемента, причем вы- ход первого элемента ИЛИ подключен к управл ющему входу третьего запоминающего элемента, выход второго элемента ИЛИ подключен к управл ющему входу третьего выходного ключа, а выходы перво- го и второго запоминающих элементов под- ключены соответственно к первому и второму выходам устройства.
Известное устройство обеспечивает формирование двух независимых ступенча- тых напр жений, нарастающих по линейному закону.
Недостатком известного устройства  вл етс  то, что оно не обеспечивает формирование двух независимых симметричны
5
0
5
0 5 0 5 0
5
напр жений, а также не позвол ет формировать два независимых ступенчатых напр жени , нарастающа  и подающа  ветви которых формируютс  по нелинейному закону .
Указанные недостатки известного устройства ограничивают его функциональные возможности и не позвол ют использовать его дл  моделировани  широкого класса устройств автоматики.
Цель изобретени  - расширение функциональных возможностей устройства за счет обеспечени  формировани  двух независимых ступенчатых напр жений, нарастающа  и падающа  ветви которых формируютс  по нелинейному закону.
Дл  достижени  поставленной цели в известное устройство дл  формировани  ступенчатого напр жени , содержащее первый, второй и третий выходные ключи, входы которых подключены к выходам соответственно первого, второго и третьего запоминающих элементов, а выходы подключены к первому входу сумматора, второй и третий входы которого через соответственно первый и второй входные ключи подключены соответственной к первой и второй входным шинам устройства, выход сумматора подключен к входам первого, второго и третьего запоминающих элементов , тактовый генератор, первый выход которого соединен с первым входом первого элемента ИЛИ и с управл ющим входом первого выходного ключа, второй выход - с первым входом второго элемента ИЛИ и с управл ющим входом первого запоминающего элемента, третий выход - со вторым входом первого элемента ИЛИ и с управл ющим входом второго элемента ИЛИ и с управл ющим входом второго запоминающего элемента, выход первого элемента ИЛИ соединен с управл ющим входом третьего запоминающего элемента, выход второго элемента ИЛИ соединен с управл ющим входом третьего выходного ключа, выходы первого и второго запоминающих элементов соединены соответственно с первой и второй выходными шинами, введены первый и второй выходными шинами, введены первый и второй элементы ЗАПРЕТ , четвертый и п тый выходные ключи, первый, второй и третий одновибраторы, первый, второй и третий элементы И, первый , второй, третий, четвертый, п тый, шестой , седьмой и восьмой дополнительные ключи, третий элемент ИЛИ, триггер, первый и второй счетчики импульсов, шина установки исходного состо ни  и третий и четвертый входные ключи, входы которых соединены соответственно с четвертым и
п тым входами сумматора, входы сброса первого и второго счетчиков импульсов соединены с шиной установки исходного состо ни  и с первым входом третьего элемента ИЛИ, счетный вход первого счетчика импульсов со- единен с первым выходом тактового генератора , с первым входом первого элемента И и через первый и второй дополнительные ключи - с управл ющими входами соответственно первого и третьего входных ключей, инверсный выход первого счетчика импульсов соединен с управл ющим входом первого дополнительного ключа, пр мой выход - с управл ющим входом второго дополнительного ключа и через пер- вый одновибратор со вторым входом первого элемента И. выход которого соединен с инверсным входом первого элемента ЗАПРЕТ, выход которого соединен с управл ющим входом четвертого выходного к л ю- ча, пр мой вход - с п тым выходом тактового генератора, шестой выход которого соединен с пр мым входом второго элемента ЗАПРЕТ, выход которого соединен с управл ющим входом п того выходно- го ключа, инверсный вход- с входом сброса триггера и с выходом второго элемента И, первый вход которого соединен с выходом второго одновибратора, второй вход - с первым входом третьего элемента И и с третьим выходом тактового генератора, который через третий и четвертый дополнительные ключи соединен с управл ющими входами соответственно второго и четвертого входных ключей, а также соединен со счетным, входом второго счетчика импульсов , пр мой выход которого соединен с уп- равл ющим входом четвертого дополнительного ключа и с входом второго одновибратора, инверсный выход - с управ- л ющим входом третьего дополнительного ключа и через третий одновибратор со вторым входом третьего элемента И, выход которого соединен со вторым входом третьего элемента ИЛИ, выход которого соединен со входом запуска триггера, пр мой выход которого соединен с управл ющими входами п того и шестого дополнительных ключей, инверсный выход - с управл ющими входами седьмого и восьмого дополнительных ключей, вход четвертого выходного ключа соединен с выходом первого запоминающего элемента, выход - с входами п того и седьмого дополнительных ключей, выходы которых соединены соответственно с шее- тым и с седьмым входами сумматора, восьмой и дев тый входы которого через соответственно шестой и восьмой дополнительные ключи соединены с выходом п того выходного ключа, вход которого соединен с
выходом второго запоминающего элемента, при этом тактовый генератор выполнен с возможностью изменени  пор дка чередовани  выходных импульсов.
На фиг. 1 изображена структурна  схема устройства: на фиг. 2-4 временные диаграммы , по сн ющие работу устройства.
Устройство содержит первый, второй и третий выходные ключи 1. 2 и 3. входы которых подключены соответственно к выходам первого, второго и третьего запоминающих элементов 4. 5 и б, .а выходы - подключены к первому входу сумматора 7, второй и третий входы которого через первый и второй входные ключи 8 и 9 подключены соответственно к первой и второй 10 и 11 входным шинам устройства, выход сумматора подключен к входам первого, второго и третьего запоминающих элементов, тактовый генератор 12 первым выходом подключен к первому входу первого элемента 13 ИЛИ и к управл ющему входу первого выходного ключа, вторым выходом - к первому входу второго элемента 14 ИЛИ и к управл ющему входу первого запоминающего элемента, третьим выходом - к второму входу первого элемента ИЛИ и к управл ющему входу второго выходного ключа, четвертым выходом
-к второму входу второго элемента ИЛИ и к управл ющему входу второго запоминающего элемента, выход первого элемента ИЛИ подключен к управл ющему входу третьего запоминающего элемента, выход второго элемента ИЛИ подключен к управл ющему входу третьего выходного ключа, а выходы первого и второго запоминающих элементов подключены соответственно к первой 15 и второй 16 выходным шинам устройства, третий 17 и четвертый 18 входные ключи, входы каждого из которых соединены соответственно с первой и второй входными шинами устройства, а выходы подключены соответственно к четвертому и п тому входам сумматора, первый счетчик 19 импульсов входом сброса соединен с входом сброса второго счетчика 20 импульсов, с шиной 21 установки исходного состо ни  и с первым входом третьего элемента 22 ИЛИ, счетным входом - с первым выходом тактового генератора, с первым входом первого элемента 23 И и через первый и второй 24 и 25 дополнительные ключи соответственно - с управл ющими входами первого и третьего входных ключей, инверсным выходом - с управл ющим входом первого дополнительного ключа, пр мым выходом - с управл ющим входом второго дополнительного ключа и через первый 26 одновибратор
-с вторым входом первого элемента И, выход которого соединен с инвертирующим
входом первого элемента 27 ЗАПРЕТ, выход которого соединен с управл ющим входом четвертого выходного ключа 28. а пр мой вход - с п тым выходом тактового генератора , шестой выход которого соединен с пр мым входом второго элемента 29 ЗАПРЕТ, выход которого соединен с управл ющим входом п того выходного ключа 30, а инвертирующий вход - с входом сброса триггера 31 и с выходом второго элемента 32 И, первый вход которого соединен с выходом второго одновибратора 33, второй вход соединен с первым входом третьего элемента 34 И и с третьим выходом тактового генератора , который через третий и четвертый 35 и 36 дополнительные ключи соединен соответственно с управл ющими входами второго и четвертого входных ключей, а также соединен с счетным входом второго счетчика импульсов, пр мой выход которого соединен с управл ющим входом четвертого дополнительного ключа и с входом второго одновибратора, инверсный выход второго счетчика импульсов соединен с управл ющим входом третьего дополнительного ключа и через третий одновибратор 37 - с вторым входом третьего элемента И, выход которого соединен с вторым входом третьего элемента ИЛИ. выход которого соединен с входом запуска триггера, пр мой выход которого соединен с управл ющими входами п того и шестого дополнительных ключей 38, 39, инверсный выход - с управл ющими входами седьмого и восьмого до- полнительных ключей 40 и 41, вход четвертого выходного ключа подключен к выходу первого запоминающего элемента, а выход - к входам п того и седьмого дополнительных ключей, выходы которых соответственно подключены к шестому и седьмому входам сумматора, восьмой и дев тый входы которого через шестой и восьмой дополнительные ключи соединены с выходом п того выходного ключа, вход которого соединен с выходом второго запоминающего элемента.
Запоминающий элемент 4 выполнен, например, на ключе 42, конденсатор 43 и усилителе 44, запоминающий элемент 5 - на ключе 45. конденсаторе 46 и усилителе 47. запоминающий элемент 6 - на ключе 48, конденсаторе 49 и усилителе 50.
Устройство работает следующим образом .
Тактовый генератор 12 за один цикл работы (четыре такта) формирует импульсные напр жени , повтор ющиес  с определенной частотой, которые задают цикл формировани  выходного напр жени  устройства (см. фиг. 2.а.б.в.г,д,е).
Формирователь обеспечивает работу устройства в двух режимах1 формирование двух независимых симметричных ступенчатых напр жений, нарастающа  и падающа 
ветви которых измен ютс  по линейному закону; формирование двух независимых напр жений , нарастающа  и падающа  ветви которых измен ютс  по нелинейному закону. Импульсное напр жение (см. фиг. 2,а)
0 управл ет работой ключа 1, через элемент ИЛИ 13 - работой ключа 48, через ключи 24 и 25 - работой ключей 8 и 17; импульсное напр жение (см. фиг. 2,б) управл ет работой ключа 42 и через элемент ИЛИ 14 - работой
5 ключа 3; импульсное напр жение (см. фиг. 2,в) управл ет работой ключа 2, через элемент ИЛИ 13 - работой ключа 48, через ключи 35 и 36 - работой ключей 9 и 18, импульсное напр жение (см. фиг. 2,г) управ0 л ет работой ключа 45, через элемент ИЛИ 14 - работой ключа 3; импульсное напр жение (см. фиг. 2,д) через элемент 27 ЗАПРЕТ управл ет работой ключа 28; импульсное напр жение (см. фиг. 2,е) через элемент 29
5 ЗАПРЕТ управл ет работой ключа 30.
При наличии положительных импульсов на выходах тактового генератора ключи открываютс  (замыкаютс ), а при отсутствии импульсов - закрываютс  (размыкаютс ).
0 Сумматор 7 имеет коэффициенты передачи: по первому входу, равный единице, по второму входу К1, по третьему входу К2, по четвертому входу коэффициент одинаковый со вторым входом и равен К1, по п тому
5 входу одинаковый коэффициент с третьим входом и равен К2, по шестому входу КЗ, по седьмому входу коэффициент одинаковый с шестым входом и равен КЗ, по восьмому входу К4, по дев тому входу коэффициент
0 одинаковый с восьмым входом и равен К4. Конденсаторы 43, 46, 49 перед включением схемы разр жены.
Счетчики 19 и 20 через шину 21 установлены в нулевое состо ние, а триггер 31 че5 рез шину 21 и элемент 22 ИЛИ установлен в единичное состо ние. При этом на инверсных выходах счетчиков 19 и 20 устанавливаетс  сигнал логической единицы, под действием которого замыкаютс  ключи 24 и
0 35, а на пр мых выходах счетчиков 19 и 20 устанавливаетс  сигнал логического нул , под действием которого ключи 25 и 36 остаютс  в разомкнутом состо нии, на пр мом выходе триггера 31 устанавливаетс  сигнал
5 логической единицы, под действием которого замыкаютс  ключи 38 и 39, а на инверсном выходе триггера 31 устанавливаетс  сигнал логического нул , под действием которого ключи 40 и 41 остаютс  в разомкнутом состо нии.
На выходах одновибраторов 26, 33, 37 устанавливаетс  нулевой уровень напр жени . В указанном состо нии схема находитс  до начала работы генератора 12.
При работе схемы в первом режиме так- товый генератор 12 формирует импульсные напр жени  на первом, втором, третьем, четвертом выходах (см. фиг. З.а.б.в.г), на выходах п том и шестом в первом режиме работы схемы импульсы не формируютс .
В первом цикле работы тактового генератора 12 при поступлении первого импульсного напр жени  (см. фиг. 3,а) замыкаютс  ключи 1,8 и 48, а импульс этого напр жени  записываетс  в счетчик 19.
На выходе сумматора 7 устанавливаетс  напр жение К1 U1, гдеСИ - напр жение на входной шине 10 устройства, а К1 - коэффициент передачи по второму входу сумматора 7. При этом конденсатор 49 через малое выходное сопротивление сумматора 7 через замкнутый ключ 48 зар жаетс  до напр жени  К1 -U1.
Параметры схемы запоминающего элемента выбраны так. чтобы выполн лись со- отношени 
Ri -C« г(1)
Rex C T(2)
где RJ - выходное сопротивление сумматора 7;
С - емкость запоминающего конденсатора в запоминающих элементах 4, 5. 6;
г - длительность управл ющего импульса;
RBX - входное сопротивление согласую- щего усилител  в запоминающих элементах 4, 5, 6;
Т - период повторени  цикла работы устройства.
При выполнении неравенства (1) напр - жение, до которого зар жаетс  конденсатор запоминающего элемента, не зависит от изменени  значени  его емкости, а при выполнении неравенства (2) напр жение на конденсаторе остаетс  неизменным в тече- ние времени Т, когда ключ запоминающего элемента закрыт.
При поступлении второго импульсного напр жени  (см. фиг. 3,6) замыкаютс  ключи Зи42.
Напр жение, равное К1 U1, с выхода усилител  50 через ключ 3 поступает на первый вход сумматора 7, коэффициент передачи которого равен единице. Вследствие этого через замкнутый ключ 42 конденсатор 43 зар жаетс  до напр жени  К1 U1 (см. фиг. 3,ж), которое поступает на выходную шину 15.
При поступлении третьего импульсного напр жени  (см. фиг. 3,в) замыкаютс  ключи
2, 9, 48, а импульс этого напр жени  записываетс  в счетчик 20.
На выходе сумматора 7 устанавливаетс  напр жение, равное К2 -U2, где К2 - коэффициент передачи по третьему входу сумматора 7, a U2 - напр жение на входной шине 11 устройства. При этом конденсатор 49 зар жаетс  до напр жени  К2- U2.
При поступлении четвертого импульсного напр жени  (см. фиг. 3,г) замыкаютс  ключи 3 и 45.
Напр жение, равное К2- U2, с выхода усилител  50 поступает через ключ 3 на первый вход сумматора 7, коэффициент передачи которого равен единице. Вследствие этого через замкнутый ключ 45 конденсатор 46 зар жаетс  до напр жени  К2- U2 (см. фиг. 3,з), которое поступает на выходную шину 16.
Во втором цикле работы тактового генератора 12 при поступлении первого импульсного напр жени  (см. фиг. З.а) замыкаютс  ключи 1, 8, 48, а импульс этого напр жени  записываетс  в счетчик 19.
На выходе сумматора 7 устанавливаетс  напр жение 2- К1 U1 и конденсатор 49 зар жаетс  до напр жени  2 -К1 U1, т.к. на второй вход сумматора поступает напр жение U1 и коэффициент передачи по этому входу равен К1, а на первый вход сумматора 7, коэффициент передачи которого равен единице, поступает напр жение с конденсатора 43, равное К1 U1.
При поступлении второго импульсного напр жени  (см. фиг. 2,6) замыкаютс  ключи Зи42.
Напр жение, равное 2 -К1 -1)1, с выхода усилител  50 поступает на первый вход сумматора 7 и через замкнутый ключ 42 переписываетс  на конденсатор 43, а напр жение на выходной шине 15 становитс  равным 2 К1 -U1 (см. фиг. З.ж).
Таким образом, на первой выходной шине устройства напр жение ступенчато нарастает и становитс  равным 2 -К1 U1, а также заполн етс  счетчик 19 импульсов.
При поступлении третьего импульсного напр жени  (см. фиг. З.в) замыкаютс  ключи 2, 9, 48, а импульс этого напр жени  записываетс  в счетчик 20 импульсов.
На выходе сумматора 7 устанавливаетс  напр жение, равное 2 -К2 U2, и конденсатор 49 зар жаетс  до напр жени  2 -К2 -U2, т.к. на третий вход сумматора поступает напр жение U2 и коэффициент передачи по этому входу равен К2, а на первый вход сумматора 7, коэффициент передачи которого равен единице , поступает напр жение с конденсатора 46, равен К2 -U2.
При поступлении четвертого импульсного напр жени  (см. фиг. 3,г) замыкаютс  ключи 3 и 45.
Напр жение, равное 2 К2 -U2, с выхода усилител  50 поступает на первый вход сумматора 7 и через замкнутый ключ 45 переписываетс  на конденсатор 46, а напр жение на выходной шине 16 становитс  равным 2 -К2 U2 (см. фиг. 3,з).
Таким образом, на второй выходной шине устройства 16 напр жение ступенчато нарастает и становитс  равным 2 К2 U2, а также заполн етс  счетчик 20 импульсов.
Далее процессы повтор ютс  с периодом 4 г . в результате этого на выходных шинах 15, 16 формируютс  два независимых ступенчатых напр жени , нарастающих по линейному закону и сдвинутые на врем  2г. причем приращение первого ступенчатого напр жени  составл ет К1 U1. а приращение второго ступенчатого напр жени  составл ет К2 -U2, т.е. формируютс  нарастающие ветви двух независимых ступенчатых напр жений и происходит заполнение счетчиков 19 и 20 импульсов.
При этом запоминающий элемент 6 используетс  как временный оперативный элемент пам ти дл  запоминани  сигналов, работающий на два интегратора, что позвол ет осуществл ть раздельное суммирование изменений двух независимых напр жений с тактовой частотой за интервал времени.
После поступлени  на входы счетчиков 19 и 20 2п/2 импульсов, где п - количество разр дов счетчиков 19 и 20, на пр мых выходах счетчиков 19 и 20 по вл етс  сигнал логической единицы, под действием которой замыкаютс  ключи 25 и 36, а на инверс- ных выходах счетчиков 19, 20 устанавливаютс  логические нули, вследствие чего ключи 24 и 35 размыкаютс . При этом обеспечиваетс  прохождение сигналов импульсных напр жений тактового генератора 12 на ключи 17 и 18. соединенных с инвертирующим входом усилител , вход щего в состав сумматора 7. Вследствие этого после поступлени  2п/2 импульсов на счетчики 19 и 20 при каждом цикле формировани  импульсных напр жений тактовым генератором 12 напр жени  на конденсаторах 43 и 46 запоминающих элементов 4 и 5 уменьшаютс  на величину К1 U1 и K2-U2 соответственно (см. фиг. 3,ж.з). Формируютс  падающие ветви независимых ступенчатых напр жений и происходит заполнение счетчиков 19 и 20.
При этом запоминающий элемент 6 используетс  как временный элемент оперативной пам ти дл  запоминани  сигналов
работающий на два интегратора, что позвол ет осуществить раздельное вычитание изменений двух независимых ступенчатых напр жений с тактовой частотой за интервал времени. После прохождени  2П импульсов на счетчики 19 и 20 напр жени  на конденсаторах 43 и 46 уменьшаютс  до нул , а счетчики 19 и 20 устанавливаютс  снова в первоначальное нулевое состо ние (см.
0 фиг, З.ж.з).
При последующем поступлении тактовых импульсов процессы повтор ютс  аналогичным образом, в результате чего на выходах запоминающих элементов 4 и 5
5 формируютс  ступенчатые независимые напр жени , которые поступают на выходные шины 15 и 16 (см. фиг, 3,ж,з).
При работе схемы во втором режиме тактовый генератор 12 формирует импульс0 ные напр жени  на первом, втором, третьем , четвертом, п том и шестом выходах (см. фиг. 4 а.б.а.г.д.е). При этом работа устройства аналогична работе схемы в первом режиме за исключением того, что ключи 28 и 30
5 через ключи 38 и 39 подключены к инвертирующим (шестому и восьмому) входам сумматора 7, следовательно, при формировании нарастающих ветвей напр жений при каждом такте, когда открывают0 с  ключи 1. 8, 48 и 28, из напр жени , которое переписываетс  на конденсатор 43, вычитаетс  напр жение, равное КЗ U3, где U3 - напр жение на выходе усилител  44; КЗ - коэффициент передачи сумматора 7 по
5 шестому входу, а при каждом такте, когда замыкаютс  ключи 2, 9, 48 и 30, из напр жени , которое переписываетс  на конденсатор 46. вычитаетс  напр жение, равное К4 -U4, где U4 - напр жение на
0 выходе усилител  47; К4 - коэффициент передачи сумматора 7 по восьмому входу.
Таким образом, величина приращени  напр жени  на конденсаторах 43 и 46 с каждым тактом, когда открываютс  ключи 28 и
5 30, уменьшаетс , а ступенчатое напр жение на выходах усилителей 44 и 47, а, следовательно , на выходных шинах 15 и 16 измен етс  по линейному закону (см. фиг. 4и,к). При этом в момент по влени  логической едини0 цы на пр мом выходе счетчика 19 срабатывает одновибратор 26 и формирует на выходе импульс, поступающий на второй вход элемента 23 И. на первом входе которого в это врем  присутствует импульс с
5 первого выхода генератора 12, обеспечивающий переключение счетчика 19 и который через элемент 23 И поступает на инвертирующий вход элемента 27 ЗАПРЕТ, запрещает его срабатывание и не пропускает управл ющий импульс с п того выхода генератора
12 на управл ющий вход ключа 28, вследст- виечего на момент переключени  схемы дл  формировани  падающей ветви ступенчатого напр жени  ключ 28 не срабатывает.
При по влении логической единицы на пр мом выходе счетчика 20 срабатывает од- новибратор 33 и формирует на выходе импульс , который поступает на первый вход элемента 32 И, на втором входе которого в это врем  присутствует управл ющий импульс с третьего выхода генератора 12, обеспечивающий переключение счетчика 20. Этот импульс, пройд  элемент 32 И, поступает на инвертирующий вход элемента 29 ЗАПРЕТ и запрещает прохождение импульса с шестого выхода генератора 12 на управл ющий вход ключа 30, вследствие чего на момент переключени  схемы дл  формировани  падающей ветви формируемого напр жени  ключ 30 не срабатывает.
Одновременно, указанный импульс с выхода с выхода элемента 32 И поступает на вход сброса триггера 31 и устанавливает его в нулевое состо ние, вследствие чего на инверсном выходе триггера 31 по вл етс  сигнал логической единицы, под действием которого замыкаютс  ключи 40 и 41, а ключи 38 и 39 размыкаютс , вследствие чего выходы ключей 28 и 30 через ключи 40 и 41 подключаютс  к неинвертирующим входам (седьмому и дев тому) сумматора 7, что обеспечивает формирование ступенчатого напр жени , измен ющегос  по нелинейному закону при формировании падающей ветви выходного напр жени  (см. фиг. 4,и,к).
Автоматическа  установка схемы в исходное состо ние после завершени  первого полного формировани  выходного напр жени  осуществл етс  по моменту по влени  логической единицы на инверсном выходе счетчика 20. При этом срабатывает одновибратор 37 и формирует на выходе импульс, который поступает на второй вход элемента 34 И, на первом входе которого в этом момент времени присутствует импульс с третьего выхода генератора 12, обеспечивающий переключение счетчика 20. Пройд  элемент 34 И, указанный импульс через элемент 22 ИЛИ (аналогично установочному
импульсу по шине 21)устанавливает триггер 31 в единичное состо ние, что обеспечивает подготовку схемы к очередному циклу формировани  выходного напр жени .
Далее процессы повтор ютс  аналогично описанному выше. При этом формируютс  два независимых ступенчатых напр жений, нарастающа  и падающа  ветви которых формируютс  по нелинейному
закону.
Технический эффект от использовани  предлагаемого технического решени  выражаетс  в расширении функциональных возможностей устройства. Это выражаетс  в
том, что предлагаемое устройство по сравнению с прототипом позвол ет не только формировать два независимых ступенчатых напр жени , нарастающих по линейному закону, но и обеспечивает формирование
двух независимых напр жений, нарастающа  и падающа  ветви которых формируютс  по линейному закону, а также формирование двух ступенчатых напр жений , нарастающа  и падающа  ветви которых формируютс  по нелинейному закону. Кроме того, сформированные ступенчатые напр жени  отличаютс  высокой стабильностью , т.к. их параметры определ ютс  суммарной нестабильностью
коэффициентов передачи сумматора и согласующих усилителей запоминающих элементов . При использовании в схеме формировател  ступенчатого напр жени  высокоточных резисторов легко достижима
суммарна  нестабильность коэффициентов передачи к концу срока хранени , не превышающа  1 %.
При этом исключена временна  нестабильность параметров схемы, обусловленна  временной нестабильностью и значением емкости конденсаторов, что позвол ет , более, чем на пор док, повысить временную стабильность параметров выходного сигнала формировател .
(56) Авторское свидетельство СССР № 773919,кл. Н 03 К 4/02.1979.
Авторское свидетельство СССР № 1249694.кл. Н 03 К 4/02,1985.
15200372016
Формула изобретени мента И и через первый и второй
ФОРМИРОВАТЕЛЬ СТУПЕНЧАТОГО Дополнительные ключи - с управл ющими . .«««Lr-i.iJn--входами соответственно первого и третьеНАПРЯЖЕНИЯ , содержащий первый, вто- гоклMHBepCH выхоЈ пер.
рои и третий выходные ключи, входы кото-каьсов соединен
рыхподключеныквыходам
f«5 управл ющим входом первого дополнисоответственно первого, второго и третье- 7 . к
ктельного ключа, пр мой выход - с управл го запоминающих элементов, а выходыр« j к
«ч« ющим входом второго дополнительного
подключены к первому входу сумматора.-с
н « у «т тк ключа и через первый одновибратор - с
второй и третий входы которого через со-v ,Г
о.«н« и ре OAUMW кквторым входом первого элемента И, выответственно первый и второй входные tn
ключи подключены соответственно к пер- ° ход КОТОР°ГО соединен с ВХО вой и второй входным шинам устройства, дом первого э емен™ ЗАПРЕТ, выход
которого соединен с управл ющим входом выход сумматора подключен к входам пер-v р ,.
7«г- четвертого выходного ключа, пр мой вход вого . второго и третьего запоминающихкки
к..с п тым выходом тактового генератора,
элементов, тактовый генератор, первый 15.
10 шестой выход которого соединен с пр - выход которого соединен с первым входом км ОАППГ--Г
первого элемента ИЛИ и с управл ющим мым входом ВТОР°ГО элемента ЗАПРЕТ- входом первого выходного ключа, второй выход КОТ°Р°ГО соединен с управл ющим выход - с первым входом второго элемента Вх0дом п того входного ключа, инверс- ИЛИ и с управл ющим входом первого за-20 ныи вход с входом сбр триггер.а и с поминающего элемента, третий выход - с выходом ВТ°Р°ГО э емента И пеРвыи вход вторым входом первого элемента ИЛИ и с КОТОР°ГО соединен с выходом второго од- управл ющим входом второго выходного новибратора, второй вход - с первым вхо- ключа, четвертый выход - с вторым входом дом тРетьего э мента И и с тРеТьим второго элемента ИЛИ и с управл ющим 25 выходом тактового генератора, который че- входом второго запоминающего элемента, Р63 третии и че™ертыи дополнительные выход первого элемента ИЛИ соединен с ключи соединен с управл ющими входами управл ющим входом третьего запомина- соответственно второго и четвертого вход- ющего- элемента, выход второго элемента иых ключеи а также соединен со счетным ИЛИ соединен с управл ющим входом 30 входом второго счетчика импульсов, по - третьего выходного ключа, выходы первого мой ВЫХОД соединен с управл ю- и второго запоминающих элементов соеди- щим Входом четвертого Дополнительного нены соответственно с первой и второй ключа и с Входом ВТ°РОГО одновибратора. выходными шинами отличающийс  тем инверсный выход - с управл ющим входом что, с целью расширени  функциональных 35 третьего дополнительного ключа и через возможностей путем обеспечени  одно- третий ВДноиЛратер - с вторым входом временного формировани  двух независи- тРетьег° элемента И. выход которого сое- мыхступенчатыхнапр жений, с вт°Рым Входом тРетьего емента
нарастающа  и падающа  ветви которых 4П ИЛИ выход КОТ°Р°ГО соединен с входом измен ютс  по нелинейному закону, в него 4° запУска тРиггеР«- выход которого введены первый и второй элементы ЗА- соединен с управл ющими входами п того ПРЕТ, четвертый и п тый выходные ключи, и шестого Дополнительных ключеи. ин- первый, второй и третий одновибраторы, 8еРсный 8ЫХОД с УПРАВЛЯЮЩИМИ входами первый, второй и третий элементы И, пер- 45 седьмого и восьмого дополнительных клю- вый - восьмой дополнительные ключи, тре- Ч€И ВХОД четвертого выходного ключа сое- тий элемент ИЛИ. триггер, первый и Динен с выходом первого запоминающего второй счетчики импульсов, шина установ- элемента, выход - с входами п того и седь- ки исходного состо ни  и третий и четвер- мого Дополнительных ключей, выходы ко- тый входные ключи, входы которых 50 торых соединены соответственно с соединены соответственно с первой и вто- шестым и с седьмым входами сумматора, рой входными шинами, выходы - соответ- восьмой дев тыи входы КОТОР°ГО через ственно с четвертым и п тым входами соответственно шестой и восьмой допол- сумматора. входы сброса первого и втооо- льные соединены с выходом п - го счетчиков импульсов соединены с ши- 55того вы одного ключа, вход которого ной установки исходного состо ни  и с соведи ен с ВЫХОДОМ ВТ°Р°ГО эапоминаюпервым входом третьего элемента ИЛИ, ЭТ°М ТаКТ°вЫЙ ГвНера счетный вход первого счетчика импульсов тор выполнен с возможностью изменени  соединен с первым выходом тактового ге- пор дка чередовани  выходных импульСОВ
нератора, с первым входом первого элеЖ
Ptre.j
ПППППППППППП П П t
пппппппппппппп,
ё
пппппппппппппп.
пппппппппппппг/
ПППППППППППППП.
пппппппппппппп,
и
г
SU4877645 1990-10-25 1990-10-25 Формирователь ступенчатого напр жени RU2003220C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4877645 RU2003220C1 (ru) 1990-10-25 1990-10-25 Формирователь ступенчатого напр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4877645 RU2003220C1 (ru) 1990-10-25 1990-10-25 Формирователь ступенчатого напр жени

Publications (1)

Publication Number Publication Date
RU2003220C1 true RU2003220C1 (ru) 1993-11-15

Family

ID=21542457

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4877645 RU2003220C1 (ru) 1990-10-25 1990-10-25 Формирователь ступенчатого напр жени

Country Status (1)

Country Link
RU (1) RU2003220C1 (ru)

Similar Documents

Publication Publication Date Title
RU2003220C1 (ru) Формирователь ступенчатого напр жени
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU1269129A1 (ru) Генератор импульсов со случайной длительностью
SU834934A1 (ru) Делитель частоты
RU2100901C1 (ru) Таймер
SU781798A1 (ru) Генератор равномерно распределенных случайных сигналов
SU564715A1 (ru) Многоканальный генератор задержанных импульсов
SU617738A1 (ru) Устройство дл определени моментов экстремумов гармонических сигналов
SU786007A1 (ru) Устройство запрета
SU1670775A1 (ru) Устройство дл формировани серии импульсов
SU1370740A1 (ru) Формирователь треугольного напр жени
SU771861A1 (ru) Устройство дл задержки импульсов
SU1448398A1 (ru) Генератор импульсной последовательности
SU1363194A2 (ru) Генератор случайного процесса
SU1372599A1 (ru) Устройство дл формировани серий импульсов
RU2023302C1 (ru) Функциональный преобразователь
SU1596454A1 (ru) Управл емый делитель частоты импульсов
SU1173554A2 (ru) Управл емый делитель частоты
SU1103246A1 (ru) Устройство дл перемножени
SU1552115A1 (ru) Анализатор спектра
SU585502A1 (ru) Множительно-делительное устройство врем -импульсного типа
SU748883A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1427365A1 (ru) Генератор случайного процесса
SU1001455A1 (ru) Устройство задержки импульсов
SU1026117A1 (ru) Устройство дл измерени временных интервалов