RU2003123852A - DIGITAL TV - Google Patents

DIGITAL TV Download PDF

Info

Publication number
RU2003123852A
RU2003123852A RU2003123852/09A RU2003123852A RU2003123852A RU 2003123852 A RU2003123852 A RU 2003123852A RU 2003123852/09 A RU2003123852/09 A RU 2003123852/09A RU 2003123852 A RU2003123852 A RU 2003123852A RU 2003123852 A RU2003123852 A RU 2003123852A
Authority
RU
Russia
Prior art keywords
output
input
block
registers
inputs
Prior art date
Application number
RU2003123852/09A
Other languages
Russian (ru)
Other versions
RU2246796C1 (en
Inventor
Борис Иванович Волков (RU)
Борис Иванович Волков
Original Assignee
Борис Иванович Волков (RU)
Борис Иванович Волков
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Борис Иванович Волков (RU), Борис Иванович Волков filed Critical Борис Иванович Волков (RU)
Priority to RU2003123852/09A priority Critical patent/RU2246796C1/en
Publication of RU2003123852A publication Critical patent/RU2003123852A/en
Application granted granted Critical
Publication of RU2246796C1 publication Critical patent/RU2246796C1/en

Links

Landscapes

  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Claims (1)

Цифровой телевизор, включающий блок радиоканала, содержащий последовательно соединенные селектор каналов, усилитель промежуточной частоты, видеодетектор, эмиттерный повторитель, селектор синхроимпульсов, блок автоматической подстройки частоты и фазы и задающий генератор строчной развертки, блок автоматической подстройки частоты гетеродина и блок автоматической регулировки усиления, блок строчной развертки, содержащий последовательно соединенные предварительный усилитель, вход которого подключен к выходу задающего генератора строчной развертки в блоке радиоканала, и выходной каскад, блок кадровой развертки, содержащий последовательно соединенные задающий генератор кадровой развертки, вход которого подключен к соответствующему выходу селектора синхроимпульсов в блоке радиоканала, предварительный усилитель, выходной каскад и генератор импульсов гашения, и генератор импульсов обратного хода, вход и выход которого подключены к соответствующим входу и выходу выходного каскада, блок цветности, содержащий последовательно соединенные канал яркости и матрицу, три выхода которой подключены к входам трех выходных видеоусилителей основных цветов, последовательно соединенные усилитель сигналов цветности и блок детекторов сигналов цветности, причем входы канала яркости и усилителя сигналов цветности подключены к выходу эмиттерного повторителя блока радиоканала, выход блока детекторов сигналов цветности подключен к второму входу матрицы, блок цветовой синхронизации, первый вход которого подключен к соответствующему выходу селектора синхроимпульсов, второй вход подключен к выходу генератора импульсов гашения в блоке кадровой развертки, третий вход подключен к второму входу усилителя сигналов цветности и выход подключен к второму входу блока детекторов сигналов цветности, и усилитель импульсов гашения, первый вход которого подключен к выходу генератора импульсов гашения в блоке кадровой развертки, второй вход подключен к второму выходу выходного каскада блока строчной развертки, и содержащий канал звукового сопровождения, вход которого подключен к выходу видеодетектора, содержит блок яркостной модуляции, первый и второй пьезодефлекторы с отражателем на торце, матовый экран, три идентичных канала управления лучом цветности, каждый из которых включает аналого-цифровой преобразователь (АЦП) и блок импульсных усилителей, последовательно соединенные генератор импульсов, вход которого подключен к выходу задающего генератора строчной развертки в блоке радиоканала, и ключ, выход которого подключен к управляющим входам трех АЦП, входы которых подключены к выходам соответствующих выходных видеоусилителей основных цветов в блоке цветности, управляющий вход ключа подключен к выходу усилителя импульсов гашения в блоке цветности, АЦП идентичны и каждый содержит пьезодефлектор с отражателем на торце, излучатель из импульсного светодиода, щелевой диафрагмы и микрообъектива, и шифратор, выходы которого являются выходами АЦП, отличающийся тем, что в него введены первый усилитель, первый вход которого подключен к первому выходу выходного каскада строчной развертки, выход подключен к первому входу первого пьезодефлектора, первый источник положительного опорного напряжения, выход которого подключен к вторым входам первого усилителя и первого пьезодефлектора, второй источник отрицательного опорного напряжения, выход которого подключен к третьим входам первого усилителя и первого пьезодефлектора, второй усилитель, выход которого подключен к первому входу второго пьезодефлектора, третий источник положительного опорного напряжения, выход которого подключен к вторым входам второго усилителя и второго пьезодефлектора, четвертый источник отрицательного опорного напряжения, выход которого подключен к третьим входам второго усилителя и второго пьезодефлектора, введены формирователь напряжения кадровой развертки, первый управляющий вход которого подключен к второму выходу селектора синхроимпульсов в блоке радиоканала, второй управляющий вход подключен к выходу задающего генератора строчной развертки в блоке радиоканала, третий управляющий вход подключен к выходу усилителя импульсов гашения в блоке цветности, а выход подключен к первому входу второго усилителя, проекционная оптическая система, формирователь напряжения кадровой развертки включает последовательно соединенные первый ключ, первый счетчик импульсов, первый дешифратор, блок коммутации и предварительный усилитель, последовательно соединенные второй ключ, второй счетчик импульсов, второй дешифратор и третий ключ, последовательно соединенные элемент задержки, вход которого подключен к первому выходу второго дешифратора, и четвертый ключ включает источник опорного напряжения, первый выход которого подключен к сигнальному входу третьего ключа, второй выход подключен к сигнальному входу четвертого ключа, выходы третьего и четвертого ключей объединены и подключены к соответствующему входу блока коммутации, вторые управляющие входы третьего и четвертого ключей подключены к 29-у выходу первого дешифратора, первый управляющий вход третьего ключа через диод подключен к второму управляющему входу четвертого ключа, первые управляющие входы третьего и четвертого ключей через диоды объединены и подключены к второму управляющему входу второго ключа и к управляющему входу второго счетчика импульсов, второй управляющий вход первого ключа и управляющий вход первого счетчика импульсов подключены к 29-у выходу первого дешифратора, первым управляющим входом формирователя напряжения кадровой развертки является первый управляющий вход второго ключа, вторым управляющим входом являются объединенные сигнальные входы первого и второго ключей, третьим является первый управляющий вход первого ключа, в каждый канал управления лучом цветности введен накопитель кодов, информационные входы которого подключены к выходам АЦП, первый управляющий вход подключен к выходу генератора импульсов гашения, второй управляющий вход подключен к выходу ключа, а выходы накопителя кодов подключены к входам блока импульсных усилителей своего канала, в каждый АЦП введены усилитель, вход которого является входом АЦП, а выход подключен к первому входу пьезодефлектора, первый источник положительного опорного напряжения, выход которого подключен к вторым входам усилителя и пьезодефлектора, второй источник отрицательного опорного напряжения, выход которого подключен к третьим входам усилителя и пьезодефлектора, линейка многоэлементного фотоприемника, входные окна которой оптически соединены через отражатель пьезодефлектора с излучателем, а выходы подключены к соответствующим входам шифратора, накопители кодов идентичны и каждый включает десять идентичных блоков регистров, 1-8 информационные входы которых объединены и являются информационными входами накопителя кодов, выходы 1-10 блоков регистров являются выходами накопителя кодов, первый управляющий вход первого блока регистров является первым управляющим входом накопителя кодов, вторым управляющим входом являются объединенные третьи управляющие входы 1-10 блоков регистров, каждый первый выход предыдущего блока регистров подключен к первому управляющему входу последующего блока регистров, первый выход десятого блока регистров параллельно подключен к четвертым управляющим входам 1-10 блоков регистров, каждый второй выход предыдущего блока регистров подключен к второму управляющему входу последующего блока регистров, второй выход десятого блока регистров подключен параллельно к пятым управляющим входам 2-10 блоков регистров, к второму, а через диод и к первому управляющим входам первого блока регистров, каждый блок регистров включает первый, второй, третий и четвертый ключи, первый, второй, третий и четвертый распределители импульсов, последовательно соединенные первый счетчик импульсов и первый дешифратор, выход которого подключен к второму управляющему входу второго ключа, последовательно соединенные второй счетчик импульсов и второй дешифратор, выход которого подключен к второму управляющему входу четвертого ключа, включает восемь первых регистров и восемь вторых регистров, первый управляющий вход первого ключа является первым управляющим входом блока регистров, сигнальные входы четырех ключей объединены и являются третьим управляющим входом блока регистров, выход первого ключа подключен ко входу первого распределителя импульсов, выходы которого последовательно подключены к первым управляющим входам каждого разряда восьми первых регистров, последний выход подключен к первым управляющим входам последних разрядов восьми первых регистров и к второму управляющему входу первого ключа, в первом блоке регистров первый управляющий вход второго ключа и первый управляющий вход третьего ключа объединены и являются четвертым управляющим входом первого блока регистров, во 2-10 блоках регистров первый управляющий вход второго ключа является четвертым управляющим входом, выход второго ключа в 1-10 блоках регистров подключен ко входу второго распределителя импульсов, выходы которого подключены последовательно к вторым управляющим входам каждого разряда восьми первых регистров, последний выход подключен к вторым управляющим входам последних разрядов восьми первых регистров и ко входу первого счетчика импульсов, третьи управляющие входы каждого разряда восьми первых регистров подключены к выходу первого дешифратора, информационные входы разрядов восьми первых регистров объединены по регистрам и являются 1-8 информационными входами блока регистров, выходы всех разрядов в каждом регистре объединены и являются соответственно 1-8 выходами блока регистров, выход третьего ключа подключен ко входу третьего распределителя импульсов, выходы которого подключены последовательно к первым управляющим входам в каждом разряде восьми вторых регистров, последний выход подключен к первым управляющим входам последних разрядов восьми вторых регистров и к второму управляющему входу третьего ключа, в первом блоке регистров первый управляющий вход четвертого ключа является вторым управляющим входом блока регистров, во 2-10 блоках регистров первый управляющий вход четвертого ключа является пятым управляющим входом блока регистров, в 1-10 блоках регистров выход четвертого ключа подключен к входу четвертого распределителя импульсов, выходы которого подключены последовательно к вторым управляющим входам в каждом разряде восьми вторых регистров, последний выход подключен к вторым управляющим входам последних разрядов восьми вторых регистров и ко входу второго счетчика импульсов, третьи управляющие входы каждого разряда восьми вторых регистров подключены к выходу второго дешифратора, информационные входы разрядов восьми вторых регистров объединены по регистрам и подключены соответственно к 1-8 информационным входам блока, выходы разрядов каждого из вторых регистров объединены и подключены соответственно к 1-8 выходам блока регистров, в первом блоке регистров второй управляющий вход блока через диод объединен с первым управляющим входом, управляющими выходами в каждом блоке регистров являются: первый – последний выход первого распределителя импульсов, второй – последний выход третьего распределителя импульсов, блоки импульсных усилителей идентичны, каждый включает импульсных усилителей по числу блоков регистров в накопителе кодов и по числу разрядов в коде, блок яркостной модуляции выполнен десятиканальным, каждый канал которого включает последовательно расположенные излучатель трех основных цветов, объектив и фокусирующий конус световода, входами блока являются входы излучателей, подключенные к выходам соответствующих блоков импульсных усилителей, излучающие плоскости излучателей находятся в задней фокальной плоскости объективов, в передней фокальной плоскости которых находятся входные окна фокусирующих конусов световодов, излучатели через объективы, фокусирующие конусы световодов и отражатель первого пьезодефлектора оптически соединены с отражателем второго пьезодефлектора, проекционная оптическая система включает последовательно расположенные сферическое зеркало, в фокальной плоскости которого расположен отражатель второго пьезодефлектора, плоское зеркало с наклоном 45° относительно оптической оси сферического зеркала и корректирующего линзу, во внешней фокальной плоскости проекционной оптической системы расположен матовый экран.A digital TV, including a radio channel unit, containing a series-connected channel selector, an intermediate frequency amplifier, a video detector, an emitter repeater, a sync pulse selector, an automatic frequency and phase adjustment unit and a horizontal oscillator, an automatic local oscillator frequency adjustment unit and an automatic gain control unit, a horizontal unit scan, containing a series-connected pre-amplifier, the input of which is connected to the output of the master oscillator st full-time scan in the block of the radio channel, and the output stage, the frame scan unit, containing a serially connected master frame scan generator, the input of which is connected to the corresponding output of the clock selector in the block of the radio channel, a preliminary amplifier, an output stage and a blanking pulse generator, and a reverse pulse generator, the input and output of which are connected to the corresponding input and output of the output stage, a color block containing a luminance channel and a matrix connected in series, three the outputs of which are connected to the inputs of three output video amplifiers of primary colors, the color signal amplifier and the color signal detector unit connected in series, the inputs of the luminance channel and the color signal amplifier connected to the output of the emitter follower of the radio channel block, the output of the color signal detector block connected to the second matrix input, block color synchronization, the first input of which is connected to the corresponding output of the clock selector, the second input is connected to the output of the impulse generator of blanking signals in the frame scanning unit, the third input is connected to the second input of the color signal amplifier and the output is connected to the second input of the block of color signal detectors, and the blanking amplifier, the first input of which is connected to the output of the blanking pulse generator in the frame scanning unit, the second input is connected to the second output of the output stage of the horizontal scanning unit, and containing the sound channel, the input of which is connected to the output of the video detector, contains a brightness modulation unit, the first and second piezo deflectors with a reflector at the end, a matte screen, three identical color beam control channels, each of which includes an analog-to-digital converter (ADC) and a block of pulse amplifiers, connected in series with a pulse generator, the input of which is connected to the output of the horizontal reference oscillator in the radio channel unit, and a key whose output is connected to the control inputs of three ADCs whose inputs are connected to the outputs of the corresponding output video amplifiers of the primary colors in the color block, the control input of the key It is connected to the output of the damping pulse amplifier in the color block, the ADCs are identical and each contains a piezoelectric deflector with a reflector at the end, an emitter from a pulsed LED, a slit diaphragm and a micro lens, and an encoder whose outputs are ADC outputs, characterized in that the first amplifier is inserted into it, the first input of which is connected to the first output of the horizontal output stage, the output is connected to the first input of the first piezoelectric deflector, the first source of positive reference voltage, the output of which is connected to w the first inputs of the first amplifier and the first piezoelectric deflector, a second source of negative reference voltage, the output of which is connected to the third inputs of the first amplifier and the first piezoelectric deflector, the second amplifier, the output of which is connected to the first input of the second piezoelectric deflector, the third source of the positive reference voltage, the output of which is connected to the second inputs the second amplifier and the second piezoelectric deflector, the fourth source of negative reference voltage, the output of which is connected to the third inputs of the second amplifier and of the second piezoelectric deflector, a frame scan voltage driver is introduced, the first control input of which is connected to the second output of the clock selector in the radio channel block, the second control input is connected to the output of the horizontal horizontal oscillator in the radio channel block, the third control input is connected to the output of the blanking pulse amplifier in the color block, and the output is connected to the first input of the second amplifier, the projection optical system, the vertical scan voltage driver includes sequentially with the first key, the first pulse counter, the first decoder, the switching unit and the preamplifier, the second key, the second pulse counter, the second decoder and the third key, the delay element in series, the input of which is connected to the first output of the second decoder, and the fourth key are connected the reference voltage source, the first output of which is connected to the signal input of the third key, the second output is connected to the signal input of the fourth key, the outputs of the third and fourth cells whose are combined and connected to the corresponding input of the switching unit, the second control inputs of the third and fourth keys are connected to the 29th output of the first decoder, the first control input of the third key through a diode is connected to the second control input of the fourth key, the first control inputs of the third and fourth keys through diodes combined and connected to the second control input of the second key and to the control input of the second pulse counter, the second control input of the first key and the control input of the first counter The pulses are connected to the 29th output of the first decoder, the first control input of the frame-scan voltage driver is the first control input of the second key, the second control input is the combined signal inputs of the first and second keys, the third is the first control input of the first key, in each color beam control channel a code drive is introduced, the information inputs of which are connected to the outputs of the ADC, the first control input is connected to the output of the blanking pulse generator, and the second control input is connected to the key output, and the outputs of the code storage device are connected to the inputs of the block of pulse amplifiers of their channel, an amplifier is inserted into each ADC, the input of which is an ADC input, and the output is connected to the first input of the piezoelectric deflector, the first source of positive reference voltage, the output of which is connected to the second inputs amplifier and piezoelectric deflector, the second source of negative reference voltage, the output of which is connected to the third inputs of the amplifier and piezoelectric deflector, a multi-element photodetector line, input windows of which are optically connected through the reflector of the piezoelectric deflector to the emitter, and the outputs are connected to the corresponding inputs of the encoder, the code stores are identical and each includes ten identical register blocks, 1-8 information inputs of which are combined and are information inputs of the code store, outputs 1-10 of the register blocks are the outputs of the drive codes, the first control input of the first block of registers is the first control input of the code store, the second control input is the combined third control in odes are 1-10 register blocks, each first output of the previous register block is connected to the first control input of the next register block, the first output of the tenth register block is connected in parallel to the fourth control inputs of 1-10 register blocks, every second output of the previous register block is connected to the second control input of the subsequent block of registers, the second output of the tenth block of registers is connected in parallel to the fifth control inputs of 2-10 register blocks, to the second, and through the diode to the first control inputs of of the second block of registers, each block of registers includes the first, second, third and fourth keys, the first, second, third and fourth pulse distributors, the first counter of pulses connected in series and the first decoder, the output of which is connected to the second control input of the second key, the second counter connected in series pulses and a second decoder, the output of which is connected to the second control input of the fourth key, includes eight first registers and eight second registers, the first control input of the first cha is the first control input of the register block, the signal inputs of the four keys are combined and are the third control input of the register block, the output of the first key is connected to the input of the first pulse distributor, the outputs of which are connected in series to the first control inputs of each category of the eight first registers, the last output is connected to the first the control inputs of the last bits of the eight first registers and to the second control input of the first key, in the first block of registers the first control input is second the key and the first control input of the third key are combined and are the fourth control input of the first block of registers, in 2-10 blocks of registers the first control input of the second key is the fourth control input, the output of the second key in 1-10 blocks of registers is connected to the input of the second pulse distributor, the outputs of which are connected in series to the second control inputs of each bit of the eight first registers, the last output is connected to the second control inputs of the last bits of the eight first registers and to to the first pulse counter, the third control inputs of each bit of the eight first registers are connected to the output of the first decoder, the information inputs of the bits of the first eight registers are combined by registers and are 1-8 information inputs of the register block, the outputs of all bits in each register are combined and are respectively 1- 8 outputs of the register block, the output of the third key is connected to the input of the third pulse distributor, the outputs of which are connected in series to the first control inputs in each category e eight second registers, the last output is connected to the first control inputs of the last bits of eight second registers and to the second control input of the third key, in the first block of registers the first control input of the fourth key is the second control input of the block of registers, in 2-10 blocks of registers the first control input the fourth key is the fifth control input of the block of registers, in 1-10 blocks of registers the output of the fourth key is connected to the input of the fourth pulse distributor, the outputs of which are connected last To the second control inputs in each category of eight second registers, the last output is connected to the second control inputs of the last bits of eight second registers and to the input of the second pulse counter, the third control inputs of each category of eight second registers are connected to the output of the second decoder, the information inputs of the eight second registers are combined by registers and connected respectively to 1-8 information inputs of the block, the outputs of the bits of each of the second registers are combined and connected respectively Actually, to 1–8 outputs of the register block, in the first block of registers, the second control input of the block through a diode is combined with the first control input, the control outputs in each block of registers are: the first is the last output of the first pulse distributor, the second is the last output of the third pulse distributor, blocks pulse amplifiers are identical, each includes pulse amplifiers in the number of register blocks in the code store and in the number of bits in the code, the brightness modulation unit is made ten-channel, each channel which It includes a sequentially arranged emitter of three primary colors, a lens and a focusing cone of the fiber, the inputs of the block are the inputs of the emitters connected to the outputs of the respective blocks of pulse amplifiers, the emitting planes of the emitters are located in the rear focal plane of the lenses, in the front focal plane of which there are input windows of the focusing cones of the optical fibers , emitters through lenses focusing the cones of the optical fibers and the reflector of the first piezoelectric deflector are optically connected to the reflector Lemma second pezodeflektora, projection optical system comprises a spherical mirror arranged in series, in the focal plane of the second reflector which is located pezodeflektora, flat mirror with an inclination of 45 ° relative to the optical axis of the spherical mirror and a correction lens in the outer focal plane of the projection optical system is matt screen.
RU2003123852/09A 2003-07-29 2003-07-29 Digital television set RU2246796C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2003123852/09A RU2246796C1 (en) 2003-07-29 2003-07-29 Digital television set

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2003123852/09A RU2246796C1 (en) 2003-07-29 2003-07-29 Digital television set

Publications (2)

Publication Number Publication Date
RU2003123852A true RU2003123852A (en) 2005-02-10
RU2246796C1 RU2246796C1 (en) 2005-02-20

Family

ID=35208376

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2003123852/09A RU2246796C1 (en) 2003-07-29 2003-07-29 Digital television set

Country Status (1)

Country Link
RU (1) RU2246796C1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9112087B2 (en) * 2012-09-16 2015-08-18 Shalom Wretsberger Waveguide-based energy converters, and energy conversion cells using same

Also Published As

Publication number Publication date
RU2246796C1 (en) 2005-02-20

Similar Documents

Publication Publication Date Title
US4821114A (en) Opto-electronic scanning arrangement
RU2003123852A (en) DIGITAL TV
RU2007125938A (en) STEREO TV SYSTEM
RU2315439C1 (en) System for volumetric video recording and reproduction
RU2477008C1 (en) Video camera
RU2003108848A (en) DIGITAL TV
RU2334370C1 (en) Stereoscopic television system
RU2005126490A (en) APPLIED TELEVISION SYSTEM
RU2003119624A (en) COLOR TV
RU2356179C1 (en) System of stereotelevision
RU2232481C1 (en) Digital tv set
RU2003126216A (en) DIGITAL TELEVISION SYSTEM
RU2428812C1 (en) Video camera
RU2292664C1 (en) Digital monitor
RU2001126388A (en) HIGH DEFINITION DIGITAL TELEVISION SYSTEM
RU2007131885A (en) APPLIED TELEVISION SYSTEM
RU2339183C1 (en) Television system
RU2292127C1 (en) Digital stereo television system
RU2369041C1 (en) Stereo-television system
RU2005109110A (en) APPLIED TELEVISION SYSTEM
RU2447500C1 (en) Device for identification of painting original
RU2003125241A (en) DIGITAL STEREO TV SYSTEM
RU2448433C1 (en) Stereoscopic television system
RU2358412C1 (en) Video camera
RU2313919C1 (en) Digital television set