Claims (1)
Кодер биплоскости ортогональных сигналов, содержащий входной регистр, блок инверсии знака, тактовый генератор, двоичный счетчик по модулю Т с четным числом разрядов m, где Т - период сигнала, причем m-разрядный и одноразрядный информационные входы регистра являются соответственно входами номера сигнала и инверсии полярно-манипулированных сигналов на противоположное значение, счетный вход счетчика соединен с выходом тактового генератора, выход переполнения счетчика соединен с управляющим входом записи регистра, одноразрядный выход регистра соединен с управляющим входом блока инверсии знака, выход блока инверсии знака является выходом устройства, отличающийся тем, что введены блок поразрядного сложения по модулю два с двумя m-разрядными входами из m логических элементов "исключающее или", блок попарной конъюнкции нечетных и четных разрядов с одним m-разрядным входом из m/2 логических элементов "И", сумматор по модулю два с m/2 входами, причем m-разрядный выход регистра и информационный выход счетчика поразрядно соединены соответственно с входами первого и второго слагаемых блока поразрядного сложения по модулю два, m-разрядный выход суммы блока поразрядного сложения поразрядно соединен с входом блока попарной конъюнкции нечетных и четных разрядов, m/2-разрядный выход блока попарной конъюнкции соединен с входами сумматора по модулю два, выход сумматора по модулю два соединен с информационным входом блока инверсии знака.An orthogonal signal biplane encoder comprising an input register, a sign inversion unit, a clock generator, a binary counter modulo T with an even number of bits m, where T is the signal period, and the m-bit and single-bit register information inputs are respectively the signal number and the inverse of the polar -manipulated signals to the opposite value, the counter counter input is connected to the output of the clock generator, the counter overflow output is connected to the control input of the register record, single-bit output is reg the country is connected to the control input of the sign inversion block, the output of the sign inversion block is the output of the device, characterized in that a bit-wise addition block modulo two is introduced with two m-bit inputs of m exclusive or logic elements, a pairing block for conjunction of odd and even digits with one m-bit input from m / 2 logic elements "AND", an adder modulo two with m / 2 inputs, and the m-bit output of the register and the information output of the counter are bitwise connected respectively to the inputs of the first and second terms there are two modulo bit addition locks, an m-bit output of the bitwise addition block sum is bitwise connected to the input of the odd and even bit pair conjunction block, the m / 2-bit pair conjunction block output is connected to the inputs of the adder modulo two, the output of the adder modulo two is connected with the information input of the sign inversion block.