RU2001116194A - Orthogonal Signal Biplane Encoder - Google Patents

Orthogonal Signal Biplane Encoder

Info

Publication number
RU2001116194A
RU2001116194A RU2001116194/09A RU2001116194A RU2001116194A RU 2001116194 A RU2001116194 A RU 2001116194A RU 2001116194/09 A RU2001116194/09 A RU 2001116194/09A RU 2001116194 A RU2001116194 A RU 2001116194A RU 2001116194 A RU2001116194 A RU 2001116194A
Authority
RU
Russia
Prior art keywords
bit
output
block
input
inputs
Prior art date
Application number
RU2001116194/09A
Other languages
Russian (ru)
Other versions
RU2209509C2 (en
Inventor
Андрей Францевич Лысаковский
Original Assignee
Андрей Францевич Лысаковский
Filing date
Publication date
Application filed by Андрей Францевич Лысаковский filed Critical Андрей Францевич Лысаковский
Priority to RU2001116194A priority Critical patent/RU2209509C2/en
Priority claimed from RU2001116194A external-priority patent/RU2209509C2/en
Publication of RU2001116194A publication Critical patent/RU2001116194A/en
Application granted granted Critical
Publication of RU2209509C2 publication Critical patent/RU2209509C2/en

Links

Claims (1)

Кодер биплоскости ортогональных сигналов, содержащий входной регистр, блок инверсии знака, тактовый генератор, двоичный счетчик по модулю Т с четным числом разрядов m, где Т - период сигнала, причем m-разрядный и одноразрядный информационные входы регистра являются соответственно входами номера сигнала и инверсии полярно-манипулированных сигналов на противоположное значение, счетный вход счетчика соединен с выходом тактового генератора, выход переполнения счетчика соединен с управляющим входом записи регистра, одноразрядный выход регистра соединен с управляющим входом блока инверсии знака, выход блока инверсии знака является выходом устройства, отличающийся тем, что введены блок поразрядного сложения по модулю два с двумя m-разрядными входами из m логических элементов "исключающее или", блок попарной конъюнкции нечетных и четных разрядов с одним m-разрядным входом из m/2 логических элементов "И", сумматор по модулю два с m/2 входами, причем m-разрядный выход регистра и информационный выход счетчика поразрядно соединены соответственно с входами первого и второго слагаемых блока поразрядного сложения по модулю два, m-разрядный выход суммы блока поразрядного сложения поразрядно соединен с входом блока попарной конъюнкции нечетных и четных разрядов, m/2-разрядный выход блока попарной конъюнкции соединен с входами сумматора по модулю два, выход сумматора по модулю два соединен с информационным входом блока инверсии знака.An orthogonal signal biplane encoder comprising an input register, a sign inversion unit, a clock generator, a binary counter modulo T with an even number of bits m, where T is the signal period, and the m-bit and single-bit register information inputs are respectively the signal number and the inverse of the polar -manipulated signals to the opposite value, the counter counter input is connected to the output of the clock generator, the counter overflow output is connected to the control input of the register record, single-bit output is reg the country is connected to the control input of the sign inversion block, the output of the sign inversion block is the output of the device, characterized in that a bit-wise addition block modulo two is introduced with two m-bit inputs of m exclusive or logic elements, a pairing block for conjunction of odd and even digits with one m-bit input from m / 2 logic elements "AND", an adder modulo two with m / 2 inputs, and the m-bit output of the register and the information output of the counter are bitwise connected respectively to the inputs of the first and second terms there are two modulo bit addition locks, an m-bit output of the bitwise addition block sum is bitwise connected to the input of the odd and even bit pair conjunction block, the m / 2-bit pair conjunction block output is connected to the inputs of the adder modulo two, the output of the adder modulo two is connected with the information input of the sign inversion block.
RU2001116194A 2001-06-09 2001-06-09 Orthogonal-signal biplane coder RU2209509C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2001116194A RU2209509C2 (en) 2001-06-09 2001-06-09 Orthogonal-signal biplane coder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2001116194A RU2209509C2 (en) 2001-06-09 2001-06-09 Orthogonal-signal biplane coder

Publications (2)

Publication Number Publication Date
RU2001116194A true RU2001116194A (en) 2003-06-27
RU2209509C2 RU2209509C2 (en) 2003-07-27

Family

ID=29209780

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2001116194A RU2209509C2 (en) 2001-06-09 2001-06-09 Orthogonal-signal biplane coder

Country Status (1)

Country Link
RU (1) RU2209509C2 (en)

Similar Documents

Publication Publication Date Title
CA1331789C (en) Dynamic feedback arrangement scrambling technique keystream generator
TWI490880B (en) Data bus inversion apparatus, systems, and methods
US4978955A (en) Data randomizing/de-randomizing circuit for randomizing and de-randomizing data
GB2247330A (en) Absolute value arithmetic circuit
JP2001237825A (en) Electronic safety component
RU2639645C1 (en) Arithmetic-logical device for summing numbers by module
AU597554B2 (en) Pseudo-noise sequence generator
RU2001116194A (en) Orthogonal Signal Biplane Encoder
JPS6126853B2 (en)
RU99126092A (en) Quasi-orthogonal-opposite-signal generator
SU401994A1 (en) DEVICE FOR DETERMINATION OF MINORANT BINARY CODES
RU2012148C1 (en) Receiving device for sequences with maximal length
JPS6341271B2 (en)
JP2591164B2 (en) Parity operation circuit
RU2209509C2 (en) Orthogonal-signal biplane coder
JPS61190758A (en) Method and device decoding channel bit series to data bit series
RU2000108856A (en) REVERSE PULSE COUNTER WITH VARIABLE ACCOUNT MODULE
SU1269128A1 (en) Device for random generation of permutations
SU459773A1 (en) Random Code Sensor
RU92001703A (en) MEMORY CONTROL DEVICE
SU864340A1 (en) Information shifting device
RU2115951C1 (en) Walsh function generator
SU1091156A1 (en) Shifting device
SU1115045A1 (en) P-ary position code-to-binary code translator
RU2003127107A (en) DELAY TIME CORRELATION DISCRIMINATOR