RU1815801C - Адаптивный дельта-модул тор - Google Patents

Адаптивный дельта-модул тор

Info

Publication number
RU1815801C
RU1815801C SU4859682A RU1815801C RU 1815801 C RU1815801 C RU 1815801C SU 4859682 A SU4859682 A SU 4859682A RU 1815801 C RU1815801 C RU 1815801C
Authority
RU
Russia
Prior art keywords
input
output
integrator
filter
bus
Prior art date
Application number
Other languages
English (en)
Inventor
Игорь Владимирович Залкинд
Константин Владимирович Петруцик
Original Assignee
И.В.Залкинд и К.В.Петруцик
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by И.В.Залкинд и К.В.Петруцик filed Critical И.В.Залкинд и К.В.Петруцик
Priority to SU4859682 priority Critical patent/RU1815801C/ru
Application granted granted Critical
Publication of RU1815801C publication Critical patent/RU1815801C/ru

Links

Abstract

Изобретение относитс  к электросв зи и может быть использовано дл  преобразовани  аналоговых сигналов s цифровой вид. Цель изобретени  - расширение динамического и частотного диапазонов преобразовани  и уменьшение динамического искажени  обрабатываемого сигнала. Адаптивный дельта-модул тор содержит последовательно соединенные компаратор, первый вход которого присоединен к входной шине, регистр сдвига, преобразователь пол рности, интегратор, а также элемент совпадени , слоговый фильтр. Новым в устройстве  вл етс  введение интегратора со сбросом, фильтра, нуль-органа, резистора и резистивных делителей. Пои этом второй вход интегратора соединен с выходом нуль- органа, первый вход которого соединен с выходом фильтра, а второй вход через рези- стивный делитель - с шиной питани  положительной пол рности. Тактовый вход регистра сдвига  вл етс  тактовой шиной; а первый выход этого регистра соединен с выходной шиной, с управл ющим входом преобразовател  пол рности, с входом фильтра и с первым входом элемента совпадени , второй вход которого соединен с вторым выходом регистра сдвига, Выход элемента совпадени  соединен со сбросовым входом интегратора со сбросом, инвертирующий вход которого через резистор соединен с шиной питани  отрицательной пол рности, неинвертирующий вход через резистивный делитель - с выходом слогового фильтра и входом преобразовател  пол рности , а выход этого интегратора соединен с входом слогового фильтра. 1 ил.

Description

Изобретение относитс  к электросв зи и может быть использовано дл  преобразовани  аналоговых (речевых) сигналов в цифровой вид дл  последующей передачи цифрового потока, а также дл  хранени  в электронных блоках пам ти.
Цель изобретени  - расширение динамического и частотного диапазонов преобразовани  и уменьшени  динамического искажени  обрабатываемого сигнала.
На чертеже изображена блок схема адаптивного дельта-модул тора.
Адаптивный дельта-модул тор содержит компаратор 1, регистр сдвига 2, преобразователь пол рности 3, интегратор 4,
элемент совпадени  5, слоговый фильтр 6, интегратор со сбросом 7, фильтр 8, нуль-орган 9, токоограничивающий элемент выполненный на резисторе 10, и резистивные делители 11 и 12.
Устройство работает следующим образом .
Входной сигнал с входной шины поступает на первый вход компаратора 1, на второй вход которого поступает сигнал с выхода интегратора 4. Результат компари- ровани  поступает на информационный вход регистра сдвига 2, на тактовый вход которого поступают также импульсы с тактовой шины. С первого выхода регистра
с 
00
о
сдймга 2 импульсна  последовательность поступает на управл ющий вход преобразовател  пол рности 3, который управл ет изменением направлени  сигнала на выходе интегратора 4, таким образом, чтобы оно совпадало с направлением сигнала на первом входе компаратора 1.
Информаци  о направлении напр жени  на выходе интегратора 4 поступает с первого выхода регистра сдвига 2 на шину выходного дискретного сигнала,
Информаци  на втором выходе регистра сдвига 2 отстает от информации на первом выходе на один такт тактовой частоты. Сигналы с выходов регистра 2 поступают на элемент совпадени  5. В момент совпадени  сигналов на его входах на выходе по вл етс  сигнал, запускающий интегратор со сбросом 7, который за то врем , пока сигналы совпадают, вырабатывает линейно нарастающее напр жение, скорость нарастани  которого определена резистором 10.
В момент несовпадени  сигналов с выходов регистра 2 интегратор со сбросом 7 сбрасывает это напр жение на своем выходе до нул , таким образом на его выходе формируютс  пилообразные импульсы, амплитуда и длительность которых тем больше , чем больше скорость нарастани  входного сигнала. Слоговый фильтр 6 выдел ет среднее значение пилообразного напр жени , поступающего на него с выхода интегратора со сбросом 7.
В зависимости от сигналов на первом выходе регистра сдвига 2 напр жение со слогового фильтра 6 со знаком плюс или минус подаетс  с преобразовател  пол рности 3 на интегратор 4.
В зависимости от уровн  и частоты входного сигнала это напр жение измен етс  от долей миливольтз до единиц вольта, что и обеспечивает большой частотный и динамический диапазон.
Дл  автоматического симметрировани  преобразовател  пол рности 3 с интегратором 4 среднее значение напр жени  на выходе регистра сдвига 2, выдел етс  на выходе фильтра 8, поступает на первый вход нуль-органа 9, и сравниваетс  с опорным
Un
напр жением + -к- . поступающим с резистивного делител  12 на второй вход интегратора 4, воздейству  на него таким образом, чтобы количество нулевых и единичных сигналов на выходах регистра сдвига 2 за врем  интеграции фильтра 8 было одинаковым.
Использование предлагаемого адаптивного дельта-модул тора позвол ет по
сравнению с существующим увеличить пропускную способность линий св зи за счет увеличени  числа каналов, в цифровых устройствах хранени  информации позвол ет примен ть меньший объем пам ти. Кроме
того, данное устройство не требует настройки и может быть выполнено в интегральном исполнении.

Claims (1)

  1. Формула изобре.тени  Адаптивный дельта-модул тор, содержащий компаратор, первый вход которого  вл етс  входной шиной, а выход соединен с первым входом регистра сдвига, второй вход которого  вл етс  тактовой шиной, первый выход -  вл етс  выходной шиной и соединен с первым входом преобразовател  пол рности, выход которого подключен к первому входу интегратора, а второй выход регистра сдвига соединен с первым входом элемента совпадени , слоговый фильтр, о т- личающийс  тем, что, с целью расширени  динамического и частотного диапазонов преобразовани  и уменьшени  динамического искажени  обрабатываемо
    го сигнала, в него введены интегратор со
    сбросом, .фильтр, нуль-орган, первый и второй резистивные делители и токоограничи- вающий .элемент, выполненный на резисторе, первый вывод которого  вл етс 
    шиной питани  отрицательной пол рности, второй вывод соединен с инвертирующим входом интегратора со сбросом, неинвертирующий вход которого подключен к выходу первого резистивного делител , вход которого объединен с вторым входом преобразовател  пол рности и подключен к выходу слогового фильтра, вход которого соединен с в ыходом интегратора со сбросом, вход сброса которого соединен с выходом элемента совпадени , второй вход которого соединен с первым выходом регистра сдвига и объединен с входом фильтра, выход которого подключен к первому входу нуль-органа , второй вход которого соединен с
    выходом второго резистивного делител , вход которого  вл етс  шиной питани  положительной пол рности, а выход нуль-органа соединен с вторым входом интегратора, выход которого подключен к
    второму входу компаратора.
SU4859682 1990-08-14 1990-08-14 Адаптивный дельта-модул тор RU1815801C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4859682 RU1815801C (ru) 1990-08-14 1990-08-14 Адаптивный дельта-модул тор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4859682 RU1815801C (ru) 1990-08-14 1990-08-14 Адаптивный дельта-модул тор

Publications (1)

Publication Number Publication Date
RU1815801C true RU1815801C (ru) 1993-05-15

Family

ID=21532385

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4859682 RU1815801C (ru) 1990-08-14 1990-08-14 Адаптивный дельта-модул тор

Country Status (1)

Country Link
RU (1) RU1815801C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1163477, кл. Н 03 М 3/02, 1985. Авторское свидетельство СССР Ns 1197087, кл. Н 03 М 3/02, 1985. *

Similar Documents

Publication Publication Date Title
US4638255A (en) Rectangular wave pulse generators
US4703310A (en) Digital/analog converter with capacitor-free elimination of a.c. components
US4110745A (en) Analog to digital converter
JPS5757025A (en) Waveform converting circuit
US3942173A (en) Offset error compensation for integrating analog-to-digital converter
US3582784A (en) Delta modulation system
GB713614A (en) Electric pulse communication system
EP0829960A3 (en) Improvements in or relating to electronic filters
RU1815801C (ru) Адаптивный дельта-модул тор
US3314062A (en) Analog-to-digital converter
US5394022A (en) Pulse width modulation circuit apparatus
US4476438A (en) Multiplier circuit including amplifier with drift compensation circuit
GB1360943A (en) Digital-to-analogue converters
FR2356316A1 (fr) Convertisseur analogique-numerique du type a integration
EP0164747A2 (en) Successive approximation adc with variable frequency clock
RU2036559C1 (ru) Аналого-цифровой преобразователь совмещенного интегрирования
SU1553990A1 (ru) Функциональный генератор
SU434593A1 (ru) Следящий интегрирующий аналого-цифровойпреобразователь
SU1127010A1 (ru) Аналоговое запоминающее устройство
SU1483638A1 (ru) Преобразователь напр жение - интервал времени
SU1429288A1 (ru) Фазовый компаратор
SU947940A1 (ru) Устройство дл формировани серий импульсов с регулируемыми длительност ми импульсов и интервалов между ними
SU995103A1 (ru) Аналого-цифровое вычислительное устройство
SU1509946A1 (ru) Устройство дл нелинейной коррекции дискретного сигнала
SU761930A1 (en) Precision-type frequency comparator