RU1798795C - Ячейка однородной вычислительной структуры - Google Patents

Ячейка однородной вычислительной структуры

Info

Publication number
RU1798795C
RU1798795C SU904818771A SU4818771A RU1798795C RU 1798795 C RU1798795 C RU 1798795C SU 904818771 A SU904818771 A SU 904818771A SU 4818771 A SU4818771 A SU 4818771A RU 1798795 C RU1798795 C RU 1798795C
Authority
RU
Russia
Prior art keywords
input
output
elements
switch
inputs
Prior art date
Application number
SU904818771A
Other languages
English (en)
Inventor
Владимир Феликсович Стрельченок
Виктор Брониславович Дычаковский
Олег Ефремович Кузьмин
Анатолий Васильевич Шостак
Original Assignee
Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С. filed Critical Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority to SU904818771A priority Critical patent/RU1798795C/ru
Application granted granted Critical
Publication of RU1798795C publication Critical patent/RU1798795C/ru

Links

Landscapes

  • Exchange Systems With Centralized Control (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и предназначено дл  использовани  в качестве вычислительной  чейки (ВЯ) однородной вычислительной структуры (ОВС), ориентированной на цифровую обработку сигналов, объединение и распределение информации между различными абонентами. Целью изобретени   вл етс  расширение функциональных возможностей ВЯ. Ячейка содержит два входных коммутатора, три выходных коммутатора , коммутатор транзита, арифметико- логический блок, регистр команд, триггер, счетчик, группу элементов И, два элемента ИЛИ, четыре элемента И и элемент запрета. Ячейка позвол ет работать в трех режимах: записи команд, выпопнени  команд в арифметико-логическом блоке и автономного управлени  выходного коммутатора, что позвол ет строить на основе таких  чеек вычислительные структуры с распределением потоков данных без дополнительного перепрограммировани   чеек вычислительной структуры, 1 ил. ел

Description

Изобретение относитс  к вычислительной технике и предназначено дл  использовани  8 качестве вычислительной  чейки (ВЯ) однородной вычислительной структуры (ОВС), ориентированной на Цифровую обработку сигналов/объединение и распределение информации между различными абонентами,.
Целью изобретени   вл етс  расширение возможностей В Я.
На чертеже показана структурна  схема
в .. ;: : ;. .- ; .
ВЯ содержит элементы И, 1, 2, 9-15, 17 и 18, входные коммутаторы З.и 4, регистр команды 5, операционный блок 6, блок транзита 7, триггер 8, счетчик 16, элементы ИЛИ 19 и 20 и выходные коммутаторы 21, 22. и 23.
ВЯ имеет четыре информационных входа - 1-4, вход программы настройки (Вх.П)- 5, вход управлени  вводом программы (УВП)- 6, вход синхронизирующих тактовых импульсов (ТИ) - 7, а также четыре информационных выхода - 1-4 и выход программы настройки (Вых.П) ВЯ - 5.
Устройство работает следующим образом . Регистр команд 5 предназначен дл  приема по входу Вх.П 5 при наличии разрешающего сигнала на входе УВП 6 и передачи по выходу Вых.П 5 управл ющей поелёдователЮности - программы настройки ВЯ ОВС на.заданные функции. В 16-раз- р дный. регистр 5 в режиме программировани  записываетс  программа работы ВЯ и через него транслируютс  программы дл  Эаписи в другие ВЯ.
V4
О 00 VI О СЛ
Операционный блок 6 выполн ет арифметико-логические операции под действием команд регистра 5.
Блок транзита 7 предназначен дл  передачи данных со входов Инф. 1-4 ВЯ или констант, хран щихс  в регистре команд 5, без обработки в блоке 6. на входы  чейки 1-4 через выходные коммутаторы 21 или 22,
Работает ВЯ. в трех режимах. Режимы записи команд в регистр 5 - программирование и выполнение команды а операционном блоке 6 остаютс  без изменений в соответствии с 2. Вводитс  дополнительный режим работы ВЯ при выполнении команды , а именно режим автономного управлени  выходным коммутатором 23. Таким образом, выполнение команды и автономное управление выходным коммутатором 23 осуществл етс  в ВЯ одновременно . Данный режим достигаетс  за счет введени  управл ющего триггера 8, труппы элементов И 1, 2, 15, г7, 18 ИЛИ 19, 20 и счетчика 16. Переход триггера 8 в единичное состо ние осуществл етс  под воздействием импульса напр жени , поступающего через программный вход УВП в режиме выполнени  команд. Это приводит к тому, что управл ющие.сигналы, поступающие из регистра команд 5 на выходные коммутаторы 21, 22, блокируютс , а управление работой выходного коммутатора 23 осуществл етс  счетчиком 16. Содержимое счетчика 16 мен етс  под воздействием импульсов/поступающих по программному входу.5. В этом случае врем  взаимодействи  абонентов через ВЯ ОВС определ етс  промежутком между импульсами , поступающими по программному входу 5. Сброс этого режима осуществл етс  первым тактовым импульсом по входу 7 в режиме программировани .

Claims (1)

  1. Формула изобретени 
    Ячейка однородной вычислительной структуры, содержаща  два входных коммутатора , коммутатор транзита, арифметико- логический блок, регистр команд и три выходных коммутатора, причем информационные входы  чейки соединены с информационными входами первого и второго входных коммутаторов, информационный вход регистра команд соединен с настроечным входом  чейки, вход разрешени  ввода программы которой соединен с входом разрешени  записи регистра команд, выходы с первой по четвертую групп которого соединены соответственно с управл ющим входом первого входного коммутатора, с управл ющим входом второго входного коммутатора, с настроечным входом арифметико-логического блока, управл ющим
    0
    0
    входом коммутатора транзита, первый и второй выходы последнего из которых соединены с информационными входами первого и второго выходных коммутаторов,
    информационный вход третьего коммутатора соединен с выходом арифметико-логического блока, входы первого и второго операндов которого соединены соответственно с первым и вторым выходами первого
    0 входного коммутатора, информационный вход коммутатора транзита соединен с выходом второго входного коммутатора, выход регистра команд  вл е гс  настроечным выходом  чейки, р-е (р 1,4) выходы первого,
    5 второго и третьего коммутаторов соединены по схеме Монтажное ИЛИ и  вл ютс  информационными выходами  чейки,о т л и- чающа с  тем, что, с целью расширени  функциональных возможностей путем обеспечени  выполнени  команды с одновременным автономным управлением выходным коммутатором, она содержит счетчик, триггер, группу элементов И, четыре элемента И, два элемента ИЛИ и элемент
    5 запрета, причем тактовый вход  чейки соединен с первым входом первого элемента И, второй вход которого соединен с входом разрешени  записи регистра команд и инверсным входом элемента запрета, выход последнего из которых соединен с входом установки в 1 триггера и первым входом второго элемента И, выход последнего из которых соединен со счетным входом счетчика , выход первого разр да которого сое5 динен с первым входом третьего элемента И, выход которого соединен с первым входом первого.элемента ИЛИ, выход которого соединен с первым управл ющим входом третьего выходного коммутатора, второйуп- рэвл ющий вход которого соединен с выходом второго элемента ИЛИ, первый вход которого соединен с выходом четвертого элемента И, первый вход которого соединен с выходом второго разр да счетчика, вход
    5 обнулени  которого и вход установки в О триггера соединены с выходом первого элемента И, вторые входы первого и второго элементов ИЛИ соединены с выходами соответственно первого и второго элементов
    0 И группы, первые входы элементов И которой соединены с инверсным выходом триггера , пр мой выход которого соединен с вторыми входами второго, третьего и четвертого элементов И, п та  группа выходов регистра команд соединен с вторыми входами элементов И группы, выходы третьего и четвертого элементов И которой соединены соответственно с первым и вторым управл ющими входами первого выходного коммутатора , первый и второй управл ющие
    0
    5
    входы второго коммутатора соединены с выходами соответственно п того и шестого элементов И группы, пр мой вход элемента
    запрета соединен с информационным входом регистра команд.
SU904818771A 1990-02-28 1990-02-28 Ячейка однородной вычислительной структуры RU1798795C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904818771A RU1798795C (ru) 1990-02-28 1990-02-28 Ячейка однородной вычислительной структуры

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904818771A RU1798795C (ru) 1990-02-28 1990-02-28 Ячейка однородной вычислительной структуры

Publications (1)

Publication Number Publication Date
RU1798795C true RU1798795C (ru) 1993-02-28

Family

ID=21510721

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904818771A RU1798795C (ru) 1990-02-28 1990-02-28 Ячейка однородной вычислительной структуры

Country Status (1)

Country Link
RU (1) RU1798795C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 684986, кл. G 06 F 15/00, 1975. Однородные вычислительные структуры в системах св зи / Под ред, А.А.Алексеева. Д.; ВАС, 1987, . *

Similar Documents

Publication Publication Date Title
DE3686510D1 (de) Programmierbare makrozelle mit eprom- oder eeprom-transistoren zur steuerung der architektur in programmierbaren logischen schaltungen.
GB1562982A (en) Data processing system
FR2189796B1 (ru)
RU1798795C (ru) Ячейка однородной вычислительной структуры
JPS6484499A (en) Multiplex mode memory device
SU1564648A1 (ru) Устройство дл поиска данных
SU1513440A1 (ru) Настраиваемое логическое устройство
SU970696A2 (ru) Реверсивный преобразователь-распределитель импульсов
SU1663609A1 (ru) Многофункциональна чейка однородной структуры
SU1300480A1 (ru) Устройство дл изменени конфигурации пам ти
SU1195364A1 (ru) Микропроцессор
SU1363221A1 (ru) Устройство дл отладки программ
SU1615718A1 (ru) Устройство дл распределени заданий между ЭВМ
SU639381A1 (ru) Программируемое устройство формировани задержки и длительности импульсов
SU1725224A1 (ru) Процессор
SU1750059A1 (ru) Счетное устройство с управл емым коэффициентом пересчета
SU1003071A1 (ru) Устройство дл сравнени чисел
RU1807448C (ru) Устройство дл программного управлени
SU622083A1 (ru) Устройство дл формировани команд
SU1751851A1 (ru) Преобразователь частоты в код
SU1089550A1 (ru) Устройство дл дискретного управлени
SU1372322A1 (ru) Ячейка однородной среды
SU694855A1 (ru) Устройство дл ввода информации
JP2648003B2 (ja) タイマカウンタ
SU1550503A1 (ru) Устройство дл формировани синхросигналов