RU1798786C - Устройство контрол группы цифровых блоков - Google Patents
Устройство контрол группы цифровых блоковInfo
- Publication number
- RU1798786C RU1798786C SU904845394A SU4845394A RU1798786C RU 1798786 C RU1798786 C RU 1798786C SU 904845394 A SU904845394 A SU 904845394A SU 4845394 A SU4845394 A SU 4845394A RU 1798786 C RU1798786 C RU 1798786C
- Authority
- RU
- Russia
- Prior art keywords
- group
- sensor
- modems
- test
- modem
- Prior art date
Links
Landscapes
- Maintenance And Management Of Digital Transmission (AREA)
Abstract
Изобретение относитс к области автоматики и вычислительной техники, в частности к устройствам автоматизированного контрол моделей, и может быть использовано дл определени коэффициента ошибок по единичным элементам при различ- ных отношени х сигнал/помеха при проведении приемосдаточных испытаний модемов в процессе серийного производства . Цель изобретени - расширение функциональных возможностей за счет обеспечени контрол модемов с вы влением факта запаздывани отклика. Устройство содержит датчик теста 1, передатчик модема 2, имитатор канала св зи 3, блока согласовани 4, группу контролируемых блоков 5, элемент ИЛЙ-НЁ 6, датчик испытательной последовательности 7, схему сравнени 8, группу счетчиков 9, регистр синдрома ошибок 10, генератор тестов. 4 ил.
Description
ел С
3
00
VI
00 ON
(puei
Изобретение относитс к области автоматики и вычислительной техники, в частности , к устройствам автоматизированного контрол модемов и может быть использовано дл определени коэффициента ошибок по единичным элементам при различных отношени х сигнал-помеха при проведении приемосдаточных испытаний модемов в процессе серийного производства . . : . :
Цель изобретени - расширение функциональных возможностей за счет обеспечени контрол модемов с вы влением факта запаздывани отклика.
На фиг.1 показано устройство дл контрол ; на фиг.2 - схема блока согласовани ; на фиг.З - пример выполнени блока синхронизации; на фиг.4- датчик испытательной последовательности.
Устройство (фиг.1) содержит датчик теста 1, передатчик модема 2, имитатор канала св зи 3, блок согласовани 4, группа контролируемых блоков 5 (модемов в количестве 16 шт 15.1...5.16), элемент ИЛИ НЕ 6 (блок синхронизации) 6, датчик испытательной последовательности 7, схема сравнени 8, группа счетчиков .9, регистр синдрома ошибок 10, генератор тестов 1.1 (построенный на блоках 1-4).
Блок согласовани (фиг.2) содержит трансформатор 12, усилители 13, 14.1...14.П (п 16), трансформаторы 15.1...15.л, резисторы 16-23. Блок синхронизации (элемент ИЛИ-НЕ предложенного устройства) (фмг.4) содержит диоды 24.1...24.П, элемент ИЛИ- НЕ 25, ждущий мультивибратор 26.
Датчик испытательной последовательности (фиг.4) содержит резистор 27, конден- сатор 28, сумматор по модулю два 29, элемент.РАВНОЗНАЧНОСТЬ 30, счетчики 31, 32, триггер 33, генератор тактовых импульсов 34, элемент задержки 35, элемент И. 36, элемент. ИЛИ 37.
Устройство работает следующим образом , Датчик теста 1 вырабатывает испыта-. тельную рекурентную последовательность, котора после преобразовани в передатчике модема 2 поступает на вход имитатора канала св зи 3. В 3 задаютс соответствующие услови передачи (определенный уровень помехи, скачки уровн сигнала, сдвиг частоты и т.п.), при которых определ етс коэффициент ошибок по единичным элементам . Искаженный сигнал выхода имитатора канала св зи 3 поступает на вход блока согласовани 4, имеющего один канальный вход, а число его выходов равно количеству одновременно контролируемых модемов в группе. Основной функцией блока 4 вл етс согласование выходного сопротивлени
имитатора канала св зи 3 с параллельно включенными входами группы контролируемых модемов. Входное сопротивление блока 4 и его выходные сопротивлени каждого
выхода равны между собой и составл ют величину 600 Ом. Коэффициент передачи блока согласовани равен 1 во всем диапазоне канала тональной частоты. Таким образом , на входы всех приемников модемов
поступают идентичные колебани смеси сигнала с помехой,
Принимаемые данные каждого из модемов подаютс на индивидуальные разр ды схемы сравнени 8, а на вторые входы каж5 дои из которых с датчика 7 поступает сфази- рованна рекурентна тестова последовательность, идентична последовательности передающей стороны, Схема фазировани эталонной последовательно0 сти вл етс составной частью датчика 7 (фиг.4). Дл фазировани эталонного датчика используютс принимаемые сигналы с выхода одного из модемов, например, первого . Каждое несовпадение переданных и
5
прин тых соответствующим приемником
модема бит фиксируютс индивидуальной схемой сравнени 8 и регистрируютс соответствующим счетчиком импульсов 9. Синхронизаци счёта ошибок осуществл етс
0 импульсами, формируемыми блоком синхронизации 6 на основе собственных тактовых импульсов, контролируемых модемов (цепь 115), по сути это элемент ИЛИ-НЕ. Так как в процессе приемосдаточных
5 испытаний необходимо проконтролировать превышение коэффициента ошибок допустимого значени , то дл упрощени процедурыконтрол , используетс предварительна установка коэффициента
0 пересчета счетчиков группы 9, который определ ет максимально допустимое количество ошибок. В случае превышени этой величины по вл етс импульс переполнени соответствующего счетчика, который
5 фиксируетс в регистре синдрома ошибок . 10. В конце испытаний анализируетс его состо ние. Наличие 1 в определенных разр дах указывает номера соответствующих модемов, коэффициент ошибок по единич0 ным элементам которых не удовлетвор ет техническим требовани м. Эта информаци отображаетс в протоколе испытаний модема . Предварительна установка коэффициента пересчета счетчиков 9 группы
5 осуществл етс программно.
Схема сравнени 8 построена на основе сумматора по модулю 2. В каждом канале используетс по два последовательно соединенных двоичных счетчика типа 561И-НЕ : 11 (интегральна схема 561ТР2).
Схема блока согласовани 4 приведена на фиг.2. Он служит дл подачи емеси сигнала с помехой, поступающей с выхода имитатора канала св зи 3 на входы приемников контролируемых модемов. Симметричность входа и выходов блока обеспечиваетс с помощ ью согласующих трансформаторов типа ТМ5-22, аналогичных линейным трансформаторам , используемых в модемах типа УПС-2, 4ТЧ. Входное и выходные сопротивлени блока согласовани составл ют 600 Ом, а коэффициент передачи от выхода имитатора канала до входа соответствующего модема равен Т.
Элемент ИЛИ-НЕ 6 вырабатывает синхросигналы нэ основании импульсов, поступающих с контролируемых модемов по цеп м стыка С2-115 Синхронизаци элементов принимаемого сигнала. Каждый модем переключает состо ние цепи из высокого уровн в низкий в середине принимаемого единичного элемента. Поэтому синхроимпульсы должны формироватьс в моменты времени, когда состо ние цепей 115 всех модемов принимает низкий уровень , то есть согласно логическому уравнению у xi + Х2 + ... + Хп, где у - выход элемента ИЛИ-НЕ, xj - состо ние цепи синхронизации 1-го контролируемого модема. Схема блока синхронизации (фиг.З) содержит диоды выпр мители сигналов, поступающих пб цеп м, так как сигналы на стыке С2 разнопол рные I VD I - VD16 элемент ИЛИ-НЕ и формирователь короткого импульса - ждущий мультивибратор.
Датчик 7 служит дл выработки испытательной последовательности идентичной поступающей на вход имитатора канала св зи 4. Датчик состоит из генератора псевдослучайной последовательности и схемы фазировани , котора служит дл установки датчика в такое состо ние, при котором последовательность , вырабатываема датчиком испытательной последовательности совпадаете последовательностью, поступающей с выхода контролируемого модема.
Схема датчика представлена на фиг.4. Она состоит из генератора псевдослучайной последовательности, построенного на основе регистра сдвига 39 с обратной св зью, схемы начальной установки регистра 27, 28, 38 и сумматора 29 по. модулю 2. Логический элемент равнозначности 30 служит дл побитного сравнени последовательности , поступающей на вход эталонного датчика, с выходной последовательностью . Элемент 30 имеет инверсный и пр мой выходы. К его выходам подключено два двоичных счетчика 31 и 32. Счетчик 31 подсчитывает количество несовпадений, а
счетчик 32 число совпадений принимаемой и генерируемой последовательности.
В исходном состо нии, когда эталонный датчик испытательной последовательности 5 несфазирован, на инверсном выходе элемента 30 будет уровень логической 1. на пр мом .- 0. Счетчик 31 под действием тактовых импульсов генератора 34 измен ет свое состо ние с приходом каждого такто0 вого сигнала.
После переполнени счетчика 31 в практической схеме коэффициент счета счетчиков 31 и 32 равен 256 триггер 33 переключаетс в единичное состо ние и за5 дает режим фазировани . В этом режиме при каждом несовпадении поступающего и генерируемого битов на инверсном выходе элемента 30 по вл етс единичный уровень и дополнительный тактовый сигнал от гене0 ратора тактовых импульсов 34, через элемент задержки 35, схему совпадени 36 и элемент ИЛИ 37 поступает на вход цепи сдвига регистра 39. Это приводит к допол нительному смещен ию последовательно5 сти, наход щейс в регистре 39, на один такт. Элемент задержки 35 сдвигает тактовый импульс на половину периода дл того, чтобы дополнительныйтактовый импульс не накладывалс на регул рные тактовые им0 пульсы, а находилс мехду соседними тактовыми сигналами, которые осуществл ют переключение датчика псевдослучайной последовательности со скоростью передачи данных,.
5Дополнительный сдвиг регистра 39 (фа- зирование) будет осуществл тьс до тех пор, пока не наступит совпадение принимаемой последовательности с формируемой эталонным датчиком. С этого момента нуле0 вым потенциалом с инверсного выхода 30 запрещаетс прохождение через элемент 36 дополнительных сдвигающих импульсов от генератора 34, Наличие единичного потенциала на пр мом выходе блока 30 разре5 шэет подсчет тактовых импульсов счетчиком 32. В момент переполнени счетчика 32 триггер 33 переключаетс в нулевое состо ние и-переводит схему из режима фа- зировзни в рабочий режим, в котором иск0 лючаетс случайный дополнительный сдвиг регистра 39 при по влении ошибок в поступающей последовательности. Ошибки могут возникнуть при снижении отношени сигнал-шум на входе модемов или при сбо х
5 работы контролируемых модемов,
Счетчики импульсов.31 и 32 выполн ют Функцию инерционных элементов и предотвращают переключение эталонного датчика в режим фззировани или в рабочий режим из режима фазировани при наличии случайных совпадений или одиночных ошибок. При переполнении одного из счетчиков происходит переключение его в нулевое состо ние . Дл исключени влени накоплени ошибок выход переноса каждого из счетчиков соедин етс со входом сброса-другого счетчика. При этом каждое переключение одного из них приводит к сбросу другого счетчика.
В генераторе тактовых импульсов 34 осуществл етс синхронизаци тактовых импульсов с характеристическими моментами поступающей псевдослучайной последовательности .
Формул а изобретени 1. Устройство контрол группы цифровых блоков, содержащее генератор тестов, схему сравнени , причем выходы генератора тестов соединены с выходами устройства дл подключени к группе цифровых блоков , первые входы схемы сравнени соединены с входами устройства дл подключени к выходам откликов контролируемой группы цифровых блоков, от л и.ч а- ю щ е е с тем, что, с целью расширени функциональных возможностей за счет обеспечени контрол модемов с вы влением факта запаздывани отклика, оно содержит датчик испытательнрй
lf.tfSfs УШ
01
4л
последовательности, группу счетчиков, регистр синдрома и ошибок и элемент ИЛИ- НЕ, причем вход пуска датчика испытательной последовательности соединен с входом устройства дл подключени к выходу отклика 1-го блока контролируемой группы цифровых блоков i 1...п (где п - число блоков в группе), выход датчика испытательной последовательности соединен с
вторым входом схемы сравнени , выходы которой соединены со счетными входами соответствующих счетчиков группы, выходы которых соединены с входами синхронизации соответствующих разр дов регистра
синдрома ошибки, выходы которого вл ютс .выходами ошибки устройства, вход синхронизации счетчиков групп соединен с выходом элемента ИЛИ-НЕ, входы которого вл ютс входами устройства дл подключени к выходам самосинхронизации контролируемой группы цифровых блоков, информационные входы регистра синдрома ошибок подключены к единичной шине устройства .
2, Устройство по п. 1, о т л и ч а ю щ е е- с тем, что генератор тестов выполнен на последовательно соединенных датчика тестов , передатчика модема, имитатора канала св зи и блока согласовани с контролируемой группой цифровых блоков.
фигЛ
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904845394A RU1798786C (ru) | 1990-06-29 | 1990-06-29 | Устройство контрол группы цифровых блоков |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904845394A RU1798786C (ru) | 1990-06-29 | 1990-06-29 | Устройство контрол группы цифровых блоков |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1798786C true RU1798786C (ru) | 1993-02-28 |
Family
ID=21524339
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904845394A RU1798786C (ru) | 1990-06-29 | 1990-06-29 | Устройство контрол группы цифровых блоков |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1798786C (ru) |
-
1990
- 1990-06-29 RU SU904845394A patent/RU1798786C/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР N 896628. кл. G 06 F 11/26, 1980. Авторское свидетельство СССР № 1126966, кл. G 06 F 11/26, 1983. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1065417A (en) | Sampled signal detector | |
JPS5811780B2 (ja) | デイジタル・デ−タ伝送方式 | |
JPS6340080B2 (ru) | ||
US5732089A (en) | Bit error measurement circuit | |
US3083270A (en) | Pulse repeater marginal testing system | |
US7009913B2 (en) | Sequence controller | |
RU1798786C (ru) | Устройство контрол группы цифровых блоков | |
SU1573545A1 (ru) | Устройство дл детектировани ошибок | |
SU370736A1 (ru) | Устройство для имитации искажений телеграфных посылок | |
RU1810991C (ru) | Приемник бипол рных импульсов | |
SU1059691A1 (ru) | Устройство дл измерени скорости телеграфировани | |
SU1658396A1 (ru) | Устройство дл измерени достоверности передачи информации по дискретному каналу св зи | |
SU650234A1 (ru) | Устройство адаптивной коррекции сигналов в дискретных каналах св зи | |
US3725796A (en) | Process for the measurement of the distortion in transmission systems which transmit data in parallel bit coded form | |
JP3365160B2 (ja) | エラー測定回路 | |
SU1383508A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU409241A1 (ru) | УСТРОЙСТВО дл МОДЕЛИРОВАНИЯ РАСПРЕДЕЛЕНИЯ ВРЕМЕННЫХ ИСКАЖЕНИЙ | |
SU1598194A1 (ru) | Устройство дл измерени отношени сигнал/шум | |
SU1059694A1 (ru) | Устройство дл демодул ции частотно-манипулированных сигналов | |
SU540402A1 (ru) | Частотный демодул тор | |
SU1672382A1 (ru) | Устройство дл измерени сдвига фаз | |
SU1411992A1 (ru) | Устройство обнаружени шумоподобных сигналов | |
SU1693734A1 (ru) | Устройство дл приема и передачи цифровой двоичной информации | |
SU1389008A2 (ru) | Устройство дл приема ьиимпульсного сигнала | |
KR960010876B1 (ko) | 중앙망과 지역망 사이의 데이터 전송을 위한 병렬 인터페이스 장치 |