RU1780171C - Switching device - Google Patents

Switching device

Info

Publication number
RU1780171C
RU1780171C SU914937761A SU4937761A RU1780171C RU 1780171 C RU1780171 C RU 1780171C SU 914937761 A SU914937761 A SU 914937761A SU 4937761 A SU4937761 A SU 4937761A RU 1780171 C RU1780171 C RU 1780171C
Authority
RU
Russia
Prior art keywords
inputs
elements
outputs
connected respectively
output
Prior art date
Application number
SU914937761A
Other languages
Russian (ru)
Inventor
Сергей Валентинович Шевцов
Сергей Дмитриевич Чуприн
Original Assignee
Shevtsov Sergej V
Chuprin Sergej D
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shevtsov Sergej V, Chuprin Sergej D filed Critical Shevtsov Sergej V
Priority to SU914937761A priority Critical patent/RU1780171C/en
Application granted granted Critical
Publication of RU1780171C publication Critical patent/RU1780171C/en

Links

Landscapes

  • Safety Devices In Control Systems (AREA)

Abstract

Изобретение относитс  к автоматике и импульсной технике и может быть использовано в системах коммутации цифровых сигналов. Коммутатор содержит 12 элементов И восемь элементов ИЛИ. Все входы и выходы устройства выполнены парафазными. Коммутатор обеспечивает повышение достоверности передачи цифровой информации за счет того, что люба  одиночна  константна  неисправность об зательно про вл етс  на его выходах и обнаруживаетс  в момент ее первого про влени . 1 з. п. ф-лы, 1 ил.The invention relates to automation and pulse technology and can be used in digital signal switching systems. The switch contains 12 elements AND eight elements OR. All inputs and outputs of the device are made paraphase. The switch provides an increase in the reliability of the transmission of digital information due to the fact that any single constant fault necessarily appears at its outputs and is detected at the time of its first manifestation. 1 s P. f-ly, 1 ill.

Description

Изобретение относитс  к автоматике и импульсной технике и может быть использовано в системах коммутации цифровых сигналов повышенной надежности.The invention relates to automation and pulse technology and can be used in switching systems of digital signals of high reliability.

Известен коммутатор, используемый в качестве мультиплексора цифровых сигналов , содержащий первый и второй элементы И, выходы которых подключены к входам элемента ИЛИ, выход которого  вл етс  выходом устройства, входами которого  вл ютс  первые входы первого и второго элементов И, вторые входы которых подключены соответственно к входу и выходу инвертора, вход которого  вл етс  управл ющим входом устройства 1.Known is a switch used as a digital signal multiplexer, containing the first and second AND elements, the outputs of which are connected to the inputs of the OR element, the output of which is the output of the device, the inputs of which are the first inputs of the first and second AND elements, the second inputs of which are connected respectively to the input and output of the inverter, the input of which is the control input of the device 1.

Недостатком известного устройства  вл етс  низка  надежность.A disadvantage of the known device is its low reliability.

Наиболее близким к предлагаемому  вл етс  коммутатор, содержащий с первого по четвертый элементы И, а также первый и второй элементы ИЛИ, первые входы которых соединены соответственно с выходами первого и третьего элементов И, а вторые входы подключены соответственно к выходам второго и четвертого элементов И, первые входы которых объединены и подключены к первому входу, второй вход которого подключен к первым входам первого и третьего элементов И, вторые входы с первого по четвертый элементов И соединены с управл ющими входами устройства 2,Closest to the proposed is a switch containing the first to fourth AND elements, as well as the first and second OR elements, the first inputs of which are connected respectively to the outputs of the first and third AND elements, and the second inputs are connected respectively to the outputs of the second and fourth AND elements, the first inputs of which are combined and connected to the first input, the second input of which is connected to the first inputs of the first and third elements And, the second inputs from the first to fourth elements And are connected to the control inputs 2-OPERATION,

Недостатком прототипа также  вл етс  низка  надежность, заключающа с  в том, ЧТО устройство не может провер ть само себ  на наличие неисправности.A disadvantage of the prototype is also low reliability, namely that the device cannot check for malfunction by itself.

Цель изобретени  - повышение надежности коммутатора за счет обеспечени  его самопровер емости.The purpose of the invention is to increase the reliability of the switch by ensuring its self-consistency.

Указанна  цель достигаетс  совокупностью всех существенных признаков, изложенных в формуле изобретени , обеспечивающих обнаружение любой одиночной константной неисправности устройства .This goal is achieved by the combination of all the essential features set forth in the claims, which ensure the detection of any single constant device malfunction.

Существенными отличительными признаками за вленного технического решени , обусловливающими его соответствие критери м изобретени ,  вл ютс  наличие парафазных входов устройства, дополнительных элементов И и ИЛИ, а также св зей указанных входов с элементами схемы.Significant distinguishing features of the claimed technical solution, which determine its compliance with the criteria of the invention, are the presence of paraphase inputs of the device, additional AND and OR elements, as well as the connections of these inputs with circuit elements.

На чертеже представлена функциональна  схема предлагаемого коммутатора.The drawing shows a functional diagram of the proposed switch.

Коммутатор содержит с первого по двенадцатый элементы И 1-12, и с первого по восьмой элементы ИЛИ 13-20.The switch contains from the first to twelfth elements AND 1-12, and from the first to eighth elements OR 13-20.

Первые входы первого 1 и второго 2 элементов И подключены соответственно к первому Xi 11 второму Ха пр мым информационным входам, а вторые входы подключены соответ ственно к пр мому Ui и инверсному Ui первым управл ющим входам , первые входы третьего 3 и четвертого 4 злeмeнJoв И соеди1нены соответственно с первым Xi и вторым Х2 инверсны1ли информационными входами устройства, а вторые входы подключены соответственно к пр мому Ui и инверсному Ui первым управл ющим входам, выход первого элемента ИЛИ 13 соединен с первыми входами п того 5 и седьмого 7 элементов И , выходы которых соединены соответственно с первым Zi и вторым Z2 пр мыми информа1|ионными вь 1ходами устройства, первый Zi и второй Zj инверсные информационные выходы которого соединены соответственно с выходами шестого 6 и восьмого 8 элементов И, первые входы которых объединены и подключены к выходу второго элемента ИЛИ 14, вторые входы п того 5.и шестого 6, а также седьмого 7 и восьмого 8 элементов И попарно объединены и подключены с оответствен1Ю к пр мому U2 и инверсному U2 вторым управл ющим входам, первые входы первого 13 н второго 14 элементов ИЛИ соединены соответствен но с выходами первого 1 и третьего 3 элементов И, а вто))ые входы подключены к выходам второго 2 и четвертого 4 элементов И, и второй входы третьего элемента ИЛИ 15 подключены соответстпенно к ииверсны -; первому и второму и формацион (ым выходам устройства, Г1ерць й и второй пр мые информационные выходы которого соединены соответственно с первым и вторым входами четвертого элемента ИЛИ 1G, первый и второй входы п того элемента ИЛИ 17 подключены соответственно к пр мому первому и инверсному второму информационным выходам устройства, пр мой второй и инверсный первый информационные выходы которого соединены соответственно с первым и вторым входами шестого элемента ИЛИ 18, выход третьего элемента ИЛИ 15 соединен с первыми входами дев того 9 и одиннадцатого 11 элементоа И, аыход четвертого элемента ИЛИ 16 подключен к первым входам дес того 10 и двенадцатого 12 элементов И, выход п того элемента ИЛИ 17 соединен с вторымиThe first inputs of the first 1 and second 2 AND elements are connected respectively to the first Xi 11 second Xa direct information inputs, and the second inputs are connected respectively to the direct Ui and inverse Ui first control inputs, the first inputs of the third 3 and fourth 4 ground and are connected respectively, with the first Xi and second X2 are inverted information inputs of the device, and the second inputs are connected respectively to the direct Ui and inverse Ui to the first control inputs, the output of the first element OR 13 is connected to the first inputs of the fifth 5 and seventh 7 e I-contacts, the outputs of which are connected respectively to the first Zi and second Z2 direct information inputs of the device, the first Zi and second Zj inverse information outputs of which are connected respectively to the outputs of the sixth 6 and eighth 8 I elements, the first inputs of which are combined and connected to the output of the second element OR 14, the second inputs of the fifth 5. and sixth 6, as well as the seventh 7 and eighth 8 elements AND are paired and connected to the direct U2 and inverse U2 second control inputs, the first inputs of the first 13 n of the second 14 uh OR elements are connected respectively to the outputs of the first 1 and third 3 AND elements, and the second) inputs are connected to the outputs of the second 2 and fourth 4 AND elements, and the second inputs of the third OR element 15 are connected respectively to the same -; the first and second and formation outputs of the device, the first and second direct information outputs of which are connected respectively to the first and second inputs of the fourth OR element 1G, the first and second inputs of the fifth OR element 17 are connected respectively to the first and inverse second information the outputs of the device, the direct second and inverse first information outputs of which are connected respectively to the first and second inputs of the sixth element OR 18, the output of the third element OR 15 is connected to the first inputs of the ninth 9 and eleventh 11 AND elements, the output of the fourth OR element 16 is connected to the first inputs of the tenth 10 and twelfth 12 AND elements, the output of the fifth OR element 17 is connected to the second

входами дес того 10 и одиннадцатого 11 элементов И, выход шестого элемента ИЛИ 18 подключен к вторым входам дев того 9 и двенадцатого 12 элементов И, выходы дев того 9 и дес того 10 элементов И подключены соответственно к первому и второму входам седьмого элемента ИЛИ 19, выход которого соединен с пр мым F контрольным выходом устройства, инверсный F контроль0 иый выход которого соединен с выходом восьмого элемента ИЛИ 20, первый и второй входы которого подключены соответственно к выходам одиннадцатого 11 и двенадцатого 12 элементов И.the inputs of the tenth 10th and eleventh 11 AND elements, the output of the sixth OR element 18 is connected to the second inputs of the ninth 9th and twelfth 12th AND elements, the outputs of the ninth 9th and tenth 10th elements AND are connected respectively to the first and second inputs of the seventh element OR 19, the output of which is connected to the direct F control output of the device, the inverse F control 0 which output is connected to the output of the eighth element OR 20, the first and second inputs of which are connected respectively to the outputs of the eleventh 11 and twelfth 12 elements I.

5Коммутатор работает следующим образом .5 The switch operates as follows.

На информационные входы Xi, Xi и Х2, Х2 поступают с двух направлений парафазные сигналы, которые необходимо передатьThe information inputs Xi, Xi and X2, X2 receive paraphase signals from two directions, which must be transmitted

0 на акую-лпбо одну пару выходов Zi, Zi или Z2, Z2,.B зависимости от значений cигнaлJOв на управл ющих входах Ui, Ui и U2, Ua. Парафазный сигнал, поступающий на управл ющий вход Ui, Ui, выбирает данные,0 for any one pair of outputs Zi, Zi or Z2, Z2, .B depending on the values of the JOv signal at the control inputs Ui, Ui and U2, Ua. The paraphase signal supplied to the control input Ui, Ui selects the data

5 поступающие на информационные входы устройства. Управл ющие входы U2, U2 служат дл  того, чтобы можно было вы брать один из информационных выxoдoвZ1, Zi или Z2, Z2, на которые необходимо направить5 incoming to the information inputs of the device. The control inputs U2, U2 are used so that you can select one of the information outputs Z1, Zi or Z2, Z2, to which you must direct

0 выбранные входные да1(ные. На невыбранпых выходах присутствуют нулевые логические сигналы. Выходы F, F служат дл  конгрол . В устройстве используетс  самопровер ема схема встроенного контрол ,0 selected input yes1 (data. There are zero logic signals on non-selected outputs. Outputs F, F are used for control. The device uses a self-checking circuit of the built-in control,

5 обеспечивающа  обнаружение всех одиночных константных неисправностей, которые могли бы по витьс  как в коммутирующей части устройства, так и в самой схеме встроQHiioro контрол . Обнзруживаетс  также5, which ensures the detection of all single constant faults that could appear both in the switching part of the device and in the circuit of the built-in Qiioro control. It is also found

0 ошибка а данных (значени  00 и 11), поступивших на выбранные информационные входы устройства. Данные, которые коммутируютс  на выбранный выход устройства, представл ют собой парафазные значени 0 error in the data (values 00 and 11) received at the selected information inputs of the device. The data that is switched to the selected output of the device are paraphase values

5 01 или 10, что позвол ет в дальнейшем в случае по влени  ошибки при передаче обнаружить ее. Если на входы коммутатора постудают значени  (Xi, Хц Ха, Х2; Ui. Ui; U2, U2)01100101, 01101001. 10010110,5 01 or 10, which allows in the future in case of an error in transmission to detect it. If the values of (Xi, Хц Ха, Х2; Ui. Ui; U2, U2) 01100101, 01101001. 10010110,

0 10014010, осуществл ютс  полное его тестмpoвa iиe и обнаружение любой одиночной константной неисправности (ОКН). При обнаружении в устройстве ОКН на выходах F. F самопровер емой схемы встроенного контрол  по вл ютс  значени  00 либо 11. При правильной работе устройства на выходах F, F присутствуют значени  01 или 10. Дл  индикации неисправности может быть использован любой сигнальный элемент, например светодиод, подключаемый к выходу0 10014010, its full testing is carried out and detection of any single constant malfunction (OKN). If the device detects a window on the outputs F. The self-checking built-in control circuit displays values 00 or 11. If the device operates correctly, the outputs F or F show 01 or 10. Any signal element can be used to indicate a malfunction, for example, an LED connected to the output

элемента РАВНОЗНАЧНОСТЬ, входы которого соединены соответственно с пр мым и инверсным контрольным выходом устройства .the UNIVERSALITY element, the inputs of which are connected respectively to the direct and inverse control output of the device.

Claims (1)

Предлагаемый коммутатор по сравнению с прототипом обеспечивает повышение достоверности передачи цифровой информации за счет того, что люба  одиночна  константна  неисправность об зательно про вл етс  на его выходах и обнаруживаетс  в момент ее первого про влени . Формула изобретени  1. Коммутатор, содержащий с первого по четвертый элементы И, первый и второй элементы ИЛИ, первые входы которых соединены соответственно с выходами первого и третьего элементов И, а вторые входы подключены к выходам второго и четвертого элементов И, причем первые входы первого и второго элементов И подключены соответственно к первому и второму пр мым информационным входам, а вторые входы подключены соответственно к пр мому и инверсному первым управл ющим входам, отличающийс  тем, что, с целью повышени  надежности коммутатора путем обеспечени  его самопровер емости, все входы и выходы коммутатора выполнены парафазными, введены с п того по восьмой элементы И, причем первые входы третьего и четвертого элементов И соединены соответственно с первым и вторым инверсными информационными выходами коммутатора, а вторые входы подключены соответственно к пр мому и инверсному первым управл ющим входам, выход первого элемента ИЛИ соединен с первыми входами п того и седьмого элементов И, выходы которых соединены соответственное первым и вторым пр мыми информационными выходами коммутатора, первый и второй инверсные информационные выходы которого соединены соответственно с выходами шестого и восьмого элементов И, первые входы которых объединены и подключены к выходу The proposed switch in comparison with the prototype provides an increase in the reliability of the transmission of digital information due to the fact that any single constant fault necessarily appears at its outputs and is detected at the time of its first manifestation. SUMMARY OF THE INVENTION 1. A switch comprising first to fourth AND elements, first and second OR elements, the first inputs of which are connected respectively to the outputs of the first and third AND elements, and the second inputs are connected to the outputs of the second and fourth AND elements, the first inputs of the first and the second AND elements are connected respectively to the first and second direct information inputs, and the second inputs are connected respectively to the direct and inverse first control inputs, characterized in that, in order to increase the reliability of mutator by ensuring its self-consistency, all the inputs and outputs of the switch are made paraphase, the fifth and eighth AND elements are introduced, the first inputs of the third and fourth elements AND connected respectively to the first and second inverted information outputs of the switch, and the second inputs connected respectively to the the first and the first control inputs, the output of the first OR element is connected to the first inputs of the fifth and seventh AND elements, the outputs of which are connected respectively to the first and second direct info mation switch outputs, the first and second inverted data outputs of which are connected respectively to the outputs of the sixth and eighth AND gates, the first inputs of which are combined and connected to the output второго элемента ИЛИ, вторые входы п того и шестого, а также седьмого и восьмого элементов И попарно объединены и подключены соответственно к пр мому и инверсному вторым управл ющим входам,the second OR element, the second inputs of the fifth and sixth, as well as the seventh and eighth AND elements are paired and connected respectively to the direct and inverse second control inputs, 2, Коммутатор по п. 1,отличающийс   тем, что, с целью обнаружени  любой одиночной константной неисправности, он содержит с третьего по восьмой элементы ИЛИ и с дев того по двенадцатый элементы И, причем первый и второй входы третьего элемента ИЛИ подключены соответственно к инверсным первому и второму информационным выходам коммутатора, первый и второй пр мые информационные выходы которого соединены соответственно с первым и вторым входами четвертого элемента ИЛИ, первый и второй входы п того элемента ИЛИ подключены соответственно к пр мому первому и инверсному второму информационным выходам коммутатора, пр мой второй и инверсный информационные выходы которого соединены соответственно с первым и вторым входами шестого элемента ИЛИ, выход третьего элемента ИЛИ соединен с первыми входами дев того и одиннадцатого элементов И, выход четвертого элемента ИЛИ подключен к первым входам дес того и двенадцатого элементов И, выход п того элемента ИЛИ соединен с вторыми входами дес того и одиннадцатого элементов И, выход шестого элемента ИЛИ подключен к вторым входам дев того и двенадцатого элементов И, выходы дев того и дес того элементов И подключены соответственно к первому и второму входам седьмого элемента ИЛИ, выход которого соединен с пр мым контрольным выходом коммутатора, инверсный контрольный выход которого соединен с выходом восьмого элемента ИЛИ, первый и второй входы которого подключены соответственно к выходам одиннадцатого и двенадцатого элементов И.2, The switch according to claim 1, characterized in that, in order to detect any single constant fault, it contains from the third to eighth OR elements and from the ninth to twelfth AND elements, the first and second inputs of the third OR element being connected respectively to inverse the first and second information outputs of the switch, the first and second direct information outputs of which are connected respectively to the first and second inputs of the fourth OR element, the first and second inputs of the fifth OR element are connected respectively to the first and inverse second information outputs of the switch, the direct second and inverse information outputs of which are connected respectively to the first and second inputs of the sixth OR element, the output of the third OR element is connected to the first inputs of the ninth and eleventh elements AND, the output of the fourth OR element is connected to the first the inputs of the tenth and twelfth elements AND, the output of the fifth element OR is connected to the second inputs of the tenth and eleventh elements AND, the output of the sixth element OR is connected to the second inputs of the nine of the ninth and twelfth AND elements, the outputs of the ninth and tenth AND elements are connected respectively to the first and second inputs of the seventh OR element, the output of which is connected to the direct control output of the switch, the inverse control output of which is connected to the output of the eighth OR element, the first and second inputs which are connected respectively to the outputs of the eleventh and twelfth elements of I.
SU914937761A 1991-04-26 1991-04-26 Switching device RU1780171C (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU914937761A RU1780171C (en) 1991-04-26 1991-04-26 Switching device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU914937761A RU1780171C (en) 1991-04-26 1991-04-26 Switching device

Publications (1)

Publication Number Publication Date
RU1780171C true RU1780171C (en) 1992-12-07

Family

ID=21575315

Family Applications (1)

Application Number Title Priority Date Filing Date
SU914937761A RU1780171C (en) 1991-04-26 1991-04-26 Switching device

Country Status (1)

Country Link
RU (1) RU1780171C (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Титце У., Шенк К. Полупроводникова схемотехника: Справочное руководство. -М.: Мир, 1982, с. 327, рис. 19. 14.2, Прагер Э.. Шимек Б., Дмитриев В. П. Цифрова техника в св зи. - М.: Радио и св зь; Прага, SNTL, 1981, с. 177. рис. 7.22. *

Similar Documents

Publication Publication Date Title
US4945540A (en) Gate circuit for bus signal lines
US4342112A (en) Error checking circuit
RU1780171C (en) Switching device
KR920018774A (en) Test signal output circuit for LSI
CN110133481B (en) Test method and test circuit for IO bridge short circuit
EP2680504B1 (en) Chip applied to serial transmission system and associated fail safe method
RU1802407C (en) Majority device
RU1783620C (en) Translator of one-out-of-three code to one-out-of-four code
US5267250A (en) Circuit arrangement for detection of an erroneous selection signal supplied to selection means
SU582586A1 (en) Device for receiving time signals and current time coded information
SU1478218A1 (en) Data check unit
SU1786672A1 (en) Automatic selection device
SU1411754A1 (en) Device for checking logical units
RU1805470C (en) Output unit of tester for digital units
SU1264206A1 (en) Switching device for multichannel check and control systems
SU1051541A1 (en) Device for detecting and localizing errors when transmitting information
SU1059550A1 (en) Device for trouble tracing
KR900002055Y1 (en) Devided circuit of asynchronous typed data
JP3488250B2 (en) Serial data communication method
SU1179409A1 (en) Device for sporadic transmission of supervisory indication signals
KR0125149Y1 (en) Joint circuit for hook-state detecting of full electronic telephone exchange
SU1462317A1 (en) Device for monitoring discrete objects
SU1376086A1 (en) Device for built-in check of decoder
SU1485224A1 (en) Data input unit
SU1141578A2 (en) Device for automatic measuring of characteristics of digital communication channel