RU1775871C - Устройство дл двухкратного уплотнени каналов св зи - Google Patents
Устройство дл двухкратного уплотнени каналов св зиInfo
- Publication number
- RU1775871C RU1775871C SU914904043A SU4904043A RU1775871C RU 1775871 C RU1775871 C RU 1775871C SU 914904043 A SU914904043 A SU 914904043A SU 4904043 A SU4904043 A SU 4904043A RU 1775871 C RU1775871 C RU 1775871C
- Authority
- RU
- Russia
- Prior art keywords
- output
- input
- elements
- inputs
- outputs
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к радиотехнике и вычислительной технике и может использоватьс в системах передачи дискретной информации различного назначени Устройство обеспечивает двухкратное повышение удельной скорости передачи путем преобразовани двоичных сигналов в раз- иопол рный 4-позиционный сигнал с различной длительностью импульсов со строгим чередованием пол рностей импульсов по их длительности, что обеспечивает достижение поставленной цели и позвол ет в полосе частот канал св зи, соответствующей полосе частот исходного двоичного сигнала, передавать информацию о двух двоичных сигналах с такой же номинальной полосой частот. 4 ил.
Description
Изобретение относитс к радиотехнике и вычислительной технике и может использоватьс в системах передачи дискретной информации различного назначени .
Цель изобретени - расширение функциональных возможностей устройства лу- тем устранени флюктуации удельной скорости передачи в результате изменени алгоритмов кодировани -декодировани .
На фиг. 1 и 2 представлены соответственно структурные электрические схемы передающей и приемной стороны устройства дл двукратного уплотнени каналов св зи; на фиг. 3 и 4 - соответственно временные диаграммы их работы.
Устройство дл двухкратного уплотнени каналов св зи содержит на передающей стороне первый и второй элементы запрета 1,2. генератор 3 импульсов, первый элемент задержки 4, параллельный регистр
5, первый элемент НЕ 6, второй элемент задержки 7. сумматор 8 по модулю 2, двоичный счетчик 9, дес тый элемент И 10, третий элемент запрета 11, второй элемент НЕ 12, первый триггер 13, первый и второй элементы И 14,15, третий элемент задержки 16, третий элемент И 17, второй триггер 18, D-триггер 19, четвертый, п тый, шестой, седьмой, восьмой и дев тый элементы И 20, 21,22, 23,24, 25, четвертый и п тый элементы задержки 26,27, первый и пторой элементы ИЛИ 28, 29, преобразователь 30 уровн , сумматор 31, а на приемной стороне - первый и второй детекторы 32, 33 импульсов, выделитель 34 тактовой частоты, преобразователь 35 уровн , первый элемент НЕ 36. третий элемент ИЛИ 37, второй элемент НЕ 38, первый и второй элементы задержки 39, 40, первый, второй и третий элементы 1/141, 42, 43, первый и второй элементы ИЛИ 44, 45.
XI VI СЛ
V4
-л
Устройство работает следующим образом ,
На передающей стороне устройства (фиг. 1), по сн емой с помощью временных диаграмм (фиг. 3), после включени электропитани устройства сигнал начального сброса, выработанный внешним устройством , устанавливает двоичный счетчик 9 в исходное состо ние, в результате чего на его выходе формируетс нулевой потенци- ат, который открывает элемент запрета 11, а через элементы НЕ 12 закрывает элементы запрета 1 и 2, что предотвращает подачу входных сигналов на информационные входы параллельного регистра 5.
При этом с выхода генератора импульсов 3 через последовательно соединенные элементы задержки 4 и элемент НЕ б последовательность тактовых импульсов с длительностью Т/2 в тактовом интервале Т, следующих с номинальной тактовой частотой (фиг. 3, в.), через последовательно соединенные открытый элемент запрета 11, элемент ИЛИ 28 и сумматор 31 поступает через канал св зи на вход приемной части устройства, что обеспечивает запуск и синхронизацию выделител тактовой частоты 34.
Одновременно последовательность тактовых импульсов поступаете выхода элемента НЕ 6 (фиг. 3, В2) на вход двоичного счетчика 9, который после окончани установленного счета импульсов переполн етс и единичным потенциалом со своего выхода закрывает элемент запрета 11, прекраща подачу сигналов тактовой частоты в канал св зи, а через элемент НЕ 12 открывает элементы запрета 1 и 2, разрешающие передачу и преобразование информационных сигналов.
При этом исходные двоичные последовательности с длительностью импульсов Т/2 в тактовом интервале Т, следующих с номинальной тактовой частотой , поступают соответственно через открытые элементы запрета 1 и 2 от двух независимых источников дискретной информации (фиг. 3, а, б), синхронизируемых с помощью генератора импульсов 3, на входы параллельного регистра 5 и записываютс в него с помощью последовательности тактовых импульсов , поступающих на тактовый вход параллельного регистра с выхода генератора 3 (фиг. 3, в) через элемент задержки 4 на величину Т/4 (фиг. 3, BI), в результате чего на его выходах формируютс параллельные комбинации из 2-х двоичных символов с длительностью Т (фиг. 3, г, д).
С единичных выходов параллельного регистра 5 (фиг. 3, г, д) сигналы поступают
ко входам сумматора 8 по модулю 2, который при по влении на его входах комбинаций 10 и 01 срабатывает и единичный потенциал с его выхода поступает на первый вход элемента И 10, на второй вход которого с выхода элемента задержки 4 (фиг. 3, BI) подаетс последовательность тактовых импульсов с длительностью Т/2, в результате чего на выходе элемента И 10
0 формируютс импульсы с длительностью Т/2 (фиг. 3, и), которые управл ют по счетному входу переключением триггера 13, на , единичном и инверсном выходах которого формируютс сигналы (фиг. 3. к, KI), управ5 л ющие изменением пол рностей импульсов передаваемого сигнала.
Одновременно сигналы с первого и второго единичных выходов параллельного регистра 5 (фиг. 3, г, д) поступают соот0 ветственно к первым входам элементов И 14,15 и к первому и второму входам элемента И 17, при этом ко вторым входам элементов И 14 и 15 сигналы подаютс соответственно со второго и первого инвер5 сных выходов параллельного регистра.
К третьему входу элемента И 14 поступает последовательность тактовых импульсов с выхода генератора 3 (фиг. 3, в) через последовательно соединенные элемент за0 держки 4 (фиг. 3, BI) и элемент НЕ 6 (фиг. 3, В2), а к третьему входу элемента И 15 - непосредственно через элемент задержки 4 (фиг. 3, BI), причем к третьему входу элемента И 17 последовательность тактовых им5 пульсов поступает через последовательно соединенные элемент задержки 4 (фиг. 3, BI) и элемент задержки 7 на величину Т/4 (фиг. 3, вз), в результате чего на выходах элементов И 14 и И 15 формируютс соот0 ветственно при входных комбинаци х 10 и 01 импульсы с длительностью Т/2 во второй и в первой половинах тактового интервала Т (фиг. 3, е, ж), а на выходе элемента И 17 импульсы с длительностью Т/2 форми5 руютс при входных комбинаци х 11 со сдвигом на величину Т/4 по отношению к началу тактового интервала Т (фиг, 3. з).
Сигналы с выхода элемента И 14 (фиг. 3, е) поступают соответственно к первым вхо0 дам элементов И 20 и 21, а с выхода элемента И 15 (фиг. 3, ж) - к первым входам элементов И 22 и 23, при этом на вторые входы элементов И 20 и 22 подаетс управл ющий сигнал с единичного выхода тригге5 ра 13(фиг. 3,к), а на вторые входы элементов И 21 и 23-с инверсного (фиг. 3, KI), в результате чего при входных комбинаци х 10 и 01 формируютс соответственно на выходе элементов И 20 и 21 импульсы с длительностью Т/2 во второй половине тактового
интервала Т, а на выходе элементов И 22 и 23 - в первой.
При входных комбинаци х 11 сигнал с выхода элемента И 17 (фиг. 3, з) поступает на D-вход D-триггера 19 непосредственно, а на счетный вход триггера 18 - через элемент задержки 16 на величину Т/4 (фиг. 3, 3i), в результате чего на выходе D-триггера 19, синхровход которого подключен к выходу элемента НЕ 6 (фиг. 3, ва), формируютс импульсы с длительностью Т (фиг. 3, 32), которые поступают с его выхода к первым входам элементов И 24 и 25, на вторые входы которых подаютс соответственно управл ющие сигналы с едикичного (фиг. 3, зц) и инверсного (фиг. 3, 312) выходов триггера 1Д что обеспечивает формирование на выходе элементов И 24 и 25 импульсов с длительностью Т.
Импульсы с длительностью Т/2 и Т, сформированные с помощью элементов И 20-25, поступают с выхода элементов И 20, 22 и 24 ко входам элемента ИЛИ 28, а с выхода элементов И 21, 23 и 25- ко входам элемента ИЛИ 29, причем дл согласовани временных диаграмм в соответствии с предложенным алгоритмом преобразовани импульсы с выхода элементов И 22 и 23 поступают соответственно ко входам элементов ИЛИ 28 и 29 через элементы задер- жки 26 и 27 на величину Т (фиг. 3, Ж1, Ж2), в результате чего на выходах элементов ИЛИ 28 и 29 формируютс два равнозначных потока нечетных (фиг. 3, л) и четных (фиг. 3, м) единичных символов с длительностью им- пульсов Т/2 и Т.
С выхода элемента ИЛИ 28 сигналы (фиг. 3, л) поступают к первому информационному входу сумматора 31, а с зыхода элемента ИЛИ 29 сигналы подаютс через преобразователь уровн 30, обеспечивающий преобразование положительных импульсов (фиг. 3, м) в отрицательные (фиг. 3, MI), - ко второму информационному входу сумматора, на выходе которого формирует- с разнопол рный 4-х позиционный сигнал с длительностью импульсов Т/2 и Т со строгим чередованием пол рностей импульсов по их длительности (фиг. 3, н), следующих с номинальной тактовой частотой , в спектре которого отсутствует посто нна составл юща и компоненты второй гармоники тактовой частоты, что повышает его помехоустойчивость и позвол ет повысить в 2 раза удельную скорость передачи по сравнению с удельной скоростью передачи входного двоичного сигнала, причем при входных комбинаци х 00 на выходе сумматора формируютс нулевые символы с длительностью Т.
Дл обеспечени одинаковой помехозащищенности импульсов, передаваемых с длительностью Т/2 и Т, введена корректировка выходных импульсов, в соответствии с которой амплитуда положительных и отрицательных импульсов с длительностью Т уменьшаетс соответственна на величину ±AU (с учетом искажений, сносимых линией св зи при заданной скорости передачи ), что достигаетс в результате воздействи единичного сигнала, поступающего с выхода D-триггера 19 (фиг. 3, 32) на управл ющий вход сумматора 31.
На приемной стороне устройства (фиг. 2), по сн емой с помощью временных диаграмм (фиг. 4), входной 4-х позиционный сигнал с длительностью импульсов Т/2 и Т (фиг. 4, ч0 поступает на вход выделител тактовой частоты (ВТЧ) 34, который после прекращени подачи с передающей стороны синхросигнала тактовой частоты с длительностью импульсов Т/2 (меандра), передние фронты импульсов в котором совпадают с началом тактового интервала Т, переходите режим синхронизации входной последовательностью импульсов.
При этом разнопол рный 4-х позиционный сигнал поступает одновременно на входы детекторов импульсов 32 и 33, включенных соответственно в пр мом и обратном направлени х, с помощью которых раздел етс соответственно на последовательности положительных (фиг. 4, л) и отрицательных (фиг, 4, MI) импульсов.
Затем последовательность положительных импульсов с выхода детектора 32 (фиг. 4, л) непосредственно, а последовательность отрицательных импульсов с выхода детектора 33 - через преобразователь уровн 35, обеспечивающий преобразование от- рицательных импульсов (фиг. 4, MI) в положительные (фиг. 4, м), поступает ко входам элемента ИЛИ 37, сформированный од- нопол рный сигнал с выхода которого (фиг. 4, о) через элемент НЕ 38 (фиг. 4, 02) подаетс к первому входу элемента И 41. второй вход которого соединен с первым входом элемента И 43 и подключен к выходу элемента ИЛИ 37 (фиг. 4, о) через элемент задержки 39 на величину Т/2 (фиг. 4, оt). при этом первый вход элемента И 42 подключен к выходу элемента ИЛИ 37 через последовательно соединенные элемент НЕ 38 (фиг. 4, 02) и элемент задержки 40 на величину Т/2 (фиг. 4, оз), а вторые входы элементов И 42 и 43 подключены к выходу элемента ИЛИ 37 непосредственно, причем на третьи входы элементов И 41-43 поступает с выхода ВТЧ 34 (фиг. А, п) через элемент НЕ Go
(фиг. 4, m) последовательность тактовых импульсов с длительностью Т/2, следующих с номинальной тактовой частотой F, в результате чего осуществл етс разделение входного 4-х позиционного сигнала (фиг. 4, н i) по уровню, длительности и временному положению импульсов внутри тактового интервала Т в соответствии с предложенным алгоритмом декодировани и формирование во второй половине тактового интерва- ла Т на выходе элементов И 41-43 (фиг. 4, ) импульсов с длительностью Т/2, отображающих соответственно комбинации из 2-х двоичных символов 10, 01 и 11.
Сигналы с выхода элементов И 41 и 42 (фиг. 4, pi, P2) поступают соответственно к первым входам элементов ИЛИ 44 м 45, ко вторым входам которых подаетс сигнал с выхода элемента И 43 (фиг. 4, рз), в результате чего на выходе элементов ИЛИ 44 и 45 формируютс соответствующие двоичные символы, из которых восстанавливаютс соответственно исходные двоичные последовательности с длительностью импульсов Т/2 в тактовом интервале Т, следующих с номинальной тактовой частотой Р(фиг. 4, ai, 61), которые поступают соответственно с их выходов к приемникам дискретной информации , синхровходы которых подключены к выходу элемента НЕ 36 (фиг. 4,,щ).
Claims (1)
- Формула изобретени Устройство дл двухкратного уплотнени каналов св зи, содержащее на передающей стороне первый элемент запрета и первый элемент НЕ, генератор импульсов, выход которого соединен с входом первого элемента задержки, параллельный регистр, первый единичный выход которого подключен к первым входам первого и третьего элементов И, а второй единичный выход со- единен с первым входом сумматора по модулю 2 и с первым и вторым входами второго и третьего элементов И, первый и второй инверсные выходы параллельного регистра подключены соответственно к вто- рым входам второго и первого элементов И, выход первого элемента И соединен с первыми входами четвертого и п того элементов И, а выход второго элемента И подключен к первым сходам шестого и седь- мого элементов И, выходы четвертого и восьмого элементов И соединены соответственно с первым и вторым входами первого элемента ИЛИ, а выходы п того и дев того элементов И подключены соответ- ственно к первому и второму входам второго элемента ИЛИ, выход первого элемента ИЛИ соединен с первым информационным входом сумматора, второй информационный вход которого подключен через преобразователь уровн к выходу второго элемента ИЛИ, выход сумматора вл етс выходом устройства, выход сумматора по модулю 2 подключен к первому входу дес того элемента И, выход которого соединен со счетным входом первого триггера, единичный выход которого подключен к вторым входам четвертого и шестого элементов И, а инверсный выход соединен с вторыми входами п того и седьмого элементов И, а на приемной стороне - первый элемент задержки, первый-второй детекторы импульсов и выделитель тактовой частоты, входы которых объединены и вл ютс входом устройства, а выход выделител тактовой частоты подключен к входу первого элемента НЕ, выходы первого и второго элементов И соединены соответственно с первыми входами первого и второго элементов ИЛИ, вторые входы которых подключены к выходу третьего элемента И, выход первого детектора подключен к первому входу третьего элемента ИЛИ, второй вход которого соединен через преобразователь уровн с выходом второго детектора, а выход третьего элемента ИЛИ через последовательно соединенные второй элемент НЕ и второй элемент задержки подключен к первому входу второго элемента И, отличающеес тем, что, с целью расширени функциональных возможностей устройства путем устранени флюктуации удельной скорости передачи в результате изменени алгоритмов кодировани -декодировани , на передающей стороне введены второй элемент запрета, выход которого соединен с вторым входом параллельного регистра, первый вход которого подключен к выходу первого элемента запрета, пр мые входы первого и второго элементов запрета вл ютс входами устройства, второй элемент задержки, вход которого подключен к выходу первого элемента задержки, а выход соединен с третьим входом третьего элемента И, D- триггер, D-вход которого подключен к выходу третьего элемента И, а выход соединен с управл ющим входом сумматора и с первыми входами восьмого и дев того элементов И, вторые входы которых подключены соответственно к единичному и инверсному выходам второго триггера, счетный вход которого соединен через третий элемент задержки с выходом третьего элемента И, выход первого элемента задержки подключен к второму оходу дес того элемента И, к третьему входу второго элемента И, к входу первого элемента НЕ и к тактовому входу параллельного регистра, первый единичный выход которого соединен с вторым входом сумматора по модулю 2, а выход первогоэлемента НЕ подключен к третьему входу первого элемента И, к синхровходу D-тригге- ра, к пр мому входу третьего элемента запрета и к входу двоичного счетчика, выход которого соединен с инверсным входом третьего элемента запрета и с входом второго элемента НЕ, выход которого подключен к инверсным входам первого и второго элементов запрета, выходы шестого и седьмого элементов И соединены соответственно через четвертый и п тый элементы задержки с третьими входами Первого и второго элементов ИЛИ, а выход третьего элемента запрета0подключен к четвертому входу первого элемента ИЛИ, а на приемной стороне выход второго элемента НЕ соединен с первым входом первого элемента И, выход третьего элемента ИЛИ подключен соответственно к второму и первому входам второго и третьего элементов И, а через первый элемент задержки соединен с вторыми входами первого и третьего элементов И, выход первого элемента НЕ подключен к третьим входам первого-третьего элементов И, а выходы первого и второго элементов ИЛИ вл ютс выходами устройства.Фи&2.f . I- I I 00 I 0 I f I1 I
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU914904043A RU1775871C (ru) | 1991-01-22 | 1991-01-22 | Устройство дл двухкратного уплотнени каналов св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU914904043A RU1775871C (ru) | 1991-01-22 | 1991-01-22 | Устройство дл двухкратного уплотнени каналов св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1775871C true RU1775871C (ru) | 1992-11-15 |
Family
ID=21556469
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU914904043A RU1775871C (ru) | 1991-01-22 | 1991-01-22 | Устройство дл двухкратного уплотнени каналов св зи |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1775871C (ru) |
-
1991
- 1991-01-22 RU SU914904043A patent/RU1775871C/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1592954. кл. Н 04 L 25/40. 1988. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3523291A (en) | Data transmission system | |
RU1775871C (ru) | Устройство дл двухкратного уплотнени каналов св зи | |
SU766033A1 (ru) | Устройство дл передачи и приема разнопол рных двоичных сигналов | |
GB1014358A (en) | Pulse converting system | |
SU1646068A1 (ru) | Устройство дл передачи и приема дискретной информации | |
FR2297528A1 (fr) | Recepteur a detection majoritaire de messages repetitifs | |
RU2168864C2 (ru) | Система радиосвязи | |
GB1129445A (en) | Improvements in or relating to clock frequency converters | |
SU1552394A1 (ru) | Устройство дл передачи и приема дискретных сообщений | |
SU1083384A1 (ru) | Устройство дл многоканальной передачи и приема дискретной информации | |
SU855529A2 (ru) | Дискретное фазосдвигающее устройство | |
SU932646A1 (ru) | Устройство дл приема частотно-манипулированных сигналов | |
SU572938A1 (ru) | Устройство дл временного уплотнени каналов | |
SU1352663A1 (ru) | Устройство синхронизации шумоподобных сигналов | |
SU1734225A1 (ru) | Устройство многоканальной передачи информации сигналами сложной формы | |
SU429546A1 (ru) | Линия передачи дискретной информации по трактам с переменными параметрами | |
SU646453A1 (ru) | Устройство групповой тактовой синхронизации | |
SU1054920A1 (ru) | Устройство дл автоматической регистрации телеграфных сообщений | |
SU1757104A1 (ru) | Преобразователь двоичного кода в четырех-позиционный временной код | |
SU405181A1 (ru) | УСТРОЙСТВО дл ПЕРЕДАЧИ —ПРИЕМА КВАЗИТРОИЧНЫХ | |
RU1797162C (ru) | Преобразователь четырехпозиционного временного кода в двоичный код | |
SU1575321A1 (ru) | Устройство преобразовани линейного сигнала | |
SU1327316A1 (ru) | Устройство синхронного радиоприема частотно-манипулированных сигналов | |
SU563731A1 (ru) | Многоканальное устройство дл передачи и приема двоичной информации | |
SU1022205A1 (ru) | Устройство дл приема команд телеуправлени |