RU167293U1 - Автоматический компенсатор фазовых помех с суммированием опорного и информационного сигналов цифро-аналогового преобразователя - Google Patents
Автоматический компенсатор фазовых помех с суммированием опорного и информационного сигналов цифро-аналогового преобразователя Download PDFInfo
- Publication number
- RU167293U1 RU167293U1 RU2015130455/08U RU2015130455U RU167293U1 RU 167293 U1 RU167293 U1 RU 167293U1 RU 2015130455/08 U RU2015130455/08 U RU 2015130455/08U RU 2015130455 U RU2015130455 U RU 2015130455U RU 167293 U1 RU167293 U1 RU 167293U1
- Authority
- RU
- Russia
- Prior art keywords
- output
- input
- clock generator
- adder
- control device
- Prior art date
Links
- 230000015572 biosynthetic process Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 230000000368 destabilizing effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 238000001228 spectrum Methods 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000003750 conditioning effect Effects 0.000 description 1
- 239000006185 dispersion Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000002277 temperature effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L2207/00—Indexing scheme relating to automatic control of frequency or phase and to synchronisation
- H03L2207/05—Compensating for non-linear characteristics of the controlled oscillator
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Устройство автоматической компенсации фазовых помех, характеризующееся тем, что оно содержит последовательно соединенные тактовый генератор, устройство управления задержкой и цифро-аналоговый преобразователь, причем выход тактового генератора соединен с управляемым входом устройства управления задержкой, а выход цифро-аналогового преобразователя является выходом устройства компенсации; последовательно соединенные первую дифференцирующую цепь, вход которой подключен к выходу тактового генератора, и однополупериодный выпрямитель; последовательно соединенные вторую дифференцирующую цепь, вход которой подключен в выходу устройства, и двухполупериодный выпрямитель; последовательно соединенные сумматор, триггер, фильтр нижних частот и усилитель постоянного тока, выход которого соединен с управляющим входом устройства управления задержкой, причем первый и второй входы сумматора подключены к выходам соответственно однополупериодного и двухполупериодного выпрямителей.
Description
Изобретение относится к радиоэлектронике и может использоваться в технике синтезаторов частот. Технический результат - снижение уровня шумов на выходе цифроаналогового преобразователя (ЦАП) синтезатора частот. Автоматический компенсатор фазовых помех на выходе ЦАП синтезатора частот содержит устройство управления задержкой, вход которого подключен к тактовому генератору, а выход подключен к тактовому входу ЦАП. Выход тактового генератора подключен также к входу цепи формирования опорного сигнала. В эту ветвь входят дифференцирующая цепь и однополупериодный выпрямитель. Выход ЦАП подключен к входу цепи формирования информационного сигнала, в состав которой входит дифференцирующая цепь и двухполупериодный выпрямитель. Выходы цепей формирования опорного и информационного сигнала подключаются к соответствующим входам сумматора, выход которого подключен к входу триггера. Выход триггера подключен к фильтру нижних частот и далее к усилителю постоянного тока, выход которого подключен к управляющему входу устройства управления задержкой.
Близким по техническому решению является синтезатор частоты с пониженным уровнем фазовых шумов (патент РФ 2467475, МПК H03L 7/08).
В нем переключаются конденсаторы контура генератора с целью компенсации производственных разбросов компонентов, температурных влияний на них и определенного снижения фазовых шумов.
Синтезатор частоты с пониженным уровнем фазовых шумов содержит петлю фазовой автоподстройки частоты, в которую входят управляемый генератор, делитель частоты управляемого генератора, фазовый детектор, схема накачки заряда, фильтр Низких частот, опорный генератор, делитель частоты опорного генератора, второй фазовый детектор, вторую схему накачки заряда, второй фильтр низкой частоты, а также схему управления и переключения емкостей, вход которой подключен к выходу второго фильтра низких частот, а выход - ко второму входу управляемого генератора.
Недостатком этой схемы в связи с использованием схем накачки заряда является неравномерность коэффициента подавления шумов в зависимости от частоты выходного сигнала синтезатора. Еще одним недостатком данной модели является то, что в ней не учитывается влияние дестабилизирующих факторов на отдельные блоки синтезатора частот.
Задача, на решение которой направлено заявляемое изобретение, является улучшение качества выходного спектра синтезатора частот и расширение области применения цифровых вычислительных синтезаторов в приложениях, критичных к уровню фазового шума.
Данная задача решается за счет того, что заявленное устройство компенсации фазовых помех содержит последовательно соединенные тактовый генератор, устройство управления задержкой и цифро-аналоговый преобразователь, причем выход тактового генератора соединен с управляемым входом устройства управления задержкой, а выход цифро-аналогового преобразователя является выходом устройства компенсации; последовательно соединенные первую дифференцирующую цепь, вход которой подключен к выходу тактового генератора, и однополупериодный выпрямитель; последовательно соединенные вторую дифференцирующую цепь, вход которой подключен в выходу устройства, и двухполупериодный выпрямитель; последовательно соединенные сумматор, триггер, фильтр нижних частот и усилитель постоянного тока, выход которого соединен с управляющим входом устройства управления задержкой, причем первый и второй входы сумматора подключены к выходам соответственно однополупериодного и двухполупериодного выпрямителей.
Техническим результатом, обеспечиваемым данной совокупностью признаков, является снижение фазовых шумов на выходе ЦАП синтезатора частот, вызванных собственной нестабильностью и нелинейностью характеристики преобразования ЦАП, нестабильностью тактового генератора и воздействием дестабилизирующих факторов на отдельные блоки устройства.
Схема компенсатора фазовых помех приведена на фиг. 1.
Сигнал тактового генератора 1 подается на управляемый вход устройства управления задержкой 2 и затем на цифро-аналоговый преобразователь 3. Цепь формирования первого входного сигнала сумматора состоит из подключенных последовательно дифференцирующей цепи 4 и однополупериодного выпрямителя 5. Цепь формирования сигнала на втором входе сумматора состоит из последовательно подключенных дифференцирующей цепи 6 и двухполупериодного выпрямителя 7. Выход сумматора 8 подключен к входу триггера 9, подключенного к входу фильтра нижних частот 10. В состав устройства компенсации фазовых помех также входит усилитель постоянного тока И, усиливающий управляющий сигнал до необходимого уровня.
Работает устройство следующим образом. Сигнал с выхода цифро-аналогового преобразователя 3 поступает в цепь формирования второго сигнала сумматора 8, где, проходя через дифференцирующую цепь 6 и двухполупериодный выпрямитель 7, преобразуется в последовательность однополярных импульсов. Сигнал с выхода тактового генератора 1 поступает в цепь формирования сигнала на первом входе сумматора 8, где с помощью дифференцирующей цепи 4 и однополупериодного выпрямителя 5 преобразуется в последовательность однополярных импульсов. В сумматоре 8 происходит сложение последовательностей, поступивших на его входы с выходов однополупериодного 5 и двухполупериодного 7 выпрямителей. В результате на выходе сумматора 8 получаются прямоугольные импульсы, описывающие разницу между временными параметрами сигнала на его входах, иными словами, фазовую помеху на выходе цифроаналогового преобразователя 3. Сигнал с выхода сумматора 8 поступает на вход триггера 9, где преобразуется в последовательность прямоугольных импульсов. С выхода триггера 9 сигнал поступает на фильтр нижних частот 10, где происходит выделение постоянной составляющей сигнала. Сигнал с выхода фильтра 10 может быть подан" на управляющий вход устройства управления задержкой 2, либо усилен до необходимого уровня в усилителе постоянного тока 11, а затем подан на управляющий вход.
Техническим эффектом предложенного изобретения является улучшение качества выходного спектра синтезатора частот и расширение области применения цифровых вычислительных синтезаторов в приложениях, критичных к уровню фазового шума.
Claims (1)
- Устройство автоматической компенсации фазовых помех, характеризующееся тем, что оно содержит последовательно соединенные тактовый генератор, устройство управления задержкой и цифро-аналоговый преобразователь, причем выход тактового генератора соединен с управляемым входом устройства управления задержкой, а выход цифро-аналогового преобразователя является выходом устройства компенсации; последовательно соединенные первую дифференцирующую цепь, вход которой подключен к выходу тактового генератора, и однополупериодный выпрямитель; последовательно соединенные вторую дифференцирующую цепь, вход которой подключен в выходу устройства, и двухполупериодный выпрямитель; последовательно соединенные сумматор, триггер, фильтр нижних частот и усилитель постоянного тока, выход которого соединен с управляющим входом устройства управления задержкой, причем первый и второй входы сумматора подключены к выходам соответственно однополупериодного и двухполупериодного выпрямителей.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2015130455/08U RU167293U1 (ru) | 2015-07-22 | 2015-07-22 | Автоматический компенсатор фазовых помех с суммированием опорного и информационного сигналов цифро-аналогового преобразователя |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2015130455/08U RU167293U1 (ru) | 2015-07-22 | 2015-07-22 | Автоматический компенсатор фазовых помех с суммированием опорного и информационного сигналов цифро-аналогового преобразователя |
Publications (1)
Publication Number | Publication Date |
---|---|
RU167293U1 true RU167293U1 (ru) | 2016-12-27 |
Family
ID=57777335
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2015130455/08U RU167293U1 (ru) | 2015-07-22 | 2015-07-22 | Автоматический компенсатор фазовых помех с суммированием опорного и информационного сигналов цифро-аналогового преобразователя |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU167293U1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU194942U1 (ru) * | 2019-10-15 | 2019-12-30 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Владимирский Государственный Университет имени Александра Григорьевича и Николая Григорьевича Столетовых" (ВлГУ) | Гибридный синтезатор частот с автокомпенсацией фазовых помех |
-
2015
- 2015-07-22 RU RU2015130455/08U patent/RU167293U1/ru not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU194942U1 (ru) * | 2019-10-15 | 2019-12-30 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Владимирский Государственный Университет имени Александра Григорьевича и Николая Григорьевича Столетовых" (ВлГУ) | Гибридный синтезатор частот с автокомпенсацией фазовых помех |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10250264B2 (en) | Multiplying delay-locked loop using sampling time-to-digital converter | |
KR102427375B1 (ko) | 넓은 대역폭을 갖는 위상 동기 루프 회로 | |
US20120074990A1 (en) | Injection-Locked Oscillator | |
TWI388113B (zh) | 減輕相電流之拍頻振盪的多相交錯式電壓調節器 | |
KR20070100350A (ko) | 위상동기루프용 디지털 위상 검출기 | |
US8957735B2 (en) | Phase-locked loop (PLL) circuit and communication apparatus | |
WO2019173822A3 (en) | Phase cancellation in a phase-locked loop | |
US4746870A (en) | Wide range frequency synthesizer with reduced jitter | |
TW201505347A (zh) | 非pwm數位dc-dc轉換器 | |
RU186742U1 (ru) | Формирователь сигналов с автокомпенсатором фазовых искажений и регулированием по отклонению | |
RU167293U1 (ru) | Автоматический компенсатор фазовых помех с суммированием опорного и информационного сигналов цифро-аналогового преобразователя | |
US11088698B2 (en) | Phase-locked loop circuit | |
Sumathi et al. | Phase locking scheme based on look-up-table-assisted sliding discrete Fourier transform for low-frequency power and acoustic signals | |
RU197065U1 (ru) | Делитель частоты гармонического сигнала | |
CA2912321A1 (fr) | System for generating an analogue signal | |
US10622886B2 (en) | Transient control for power factor correction | |
RU172814U1 (ru) | Гибридный синтезатор частот с улучшенными спектральными характеристиками | |
RU186351U1 (ru) | Формирователь сигналов с автокомпенсатором фазовых искажений и комбинированным регулированием | |
RU2625557C1 (ru) | Способ для определения границ рабочего диапазона импульсного генератора систем фазовой синхронизации и устройство для его реализации | |
RU183850U1 (ru) | Формирователь сигналов с автокомпенсацией фазовых искажений и комбинированным регулированием | |
RU183947U1 (ru) | Формирователь сигналов с автокомпенсацией фазовых искажений и регулированием по отклонению | |
US2868981A (en) | Signal processing arrangement | |
US11088697B2 (en) | PLL circuit | |
US20130214836A1 (en) | Frequency synthesizer | |
RU194942U1 (ru) | Гибридный синтезатор частот с автокомпенсацией фазовых помех |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM1K | Utility model has become invalid (non-payment of fees) |
Effective date: 20160723 |