RU194942U1 - Гибридный синтезатор частот с автокомпенсацией фазовых помех - Google Patents
Гибридный синтезатор частот с автокомпенсацией фазовых помех Download PDFInfo
- Publication number
- RU194942U1 RU194942U1 RU2019132827U RU2019132827U RU194942U1 RU 194942 U1 RU194942 U1 RU 194942U1 RU 2019132827 U RU2019132827 U RU 2019132827U RU 2019132827 U RU2019132827 U RU 2019132827U RU 194942 U1 RU194942 U1 RU 194942U1
- Authority
- RU
- Russia
- Prior art keywords
- phase
- output
- synthesizer
- input
- signal
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
Abstract
Полезная модель относится к области радиоэлектроники. Технический результат заключается в снижении уровня паразитных спектральных составляющих, уровня фазового шума и шумовой полосы синтезируемого сигнала формирователя. Технический результат достигается за счёт гибридного синтезатора частот с автокомпенсацией фазовых помех, содержащего: опорный генератор; цифровой вычислительный синтезатор; выходной фильтр цифрового вычислительного синтезатора; петлю фазовой автоподстройки частоты, содержащую: фазовый детектор, фильтр нижних частот и генератор, управляемый напряжением; делитель частоты; автокомпенсатор фазовых искажений, состоящий из опорного тракта, содержащего дифференцирующую цепь, Т-триггер; информационного тракта, содержащего дифференцирующую цепь, двухполупериодный выпрямитель, Т-триггер; усилитель; сумматор; управляемый фазовращатель. 1 ил.
Description
Полезная модель относится к области радиоэлектроники и предназначена для использования в технике синтеза стабильных частот и сигналов. Гибридный синтезатор состоит из опорного генератора, цифрового вычислительного синтезатора, дифференцирующей цепи и Т-триггера в цепи опорного тракта; дифференцирующей цепи, двухполупериодного выпрямителя и Т-триггера в цепи информационного тракта; фазового детектора, фильтра нижних частот, усилителя и сумматора первого тракта управления по отклонению; выходного фильтра цифрового вычислительного синтезатора; фазового детектора, фильтра нижних частот, генератора управляемого напряжением и делителя частоты в цепи обратной связи фазовой автоподстройки частоты; фильтра нижних частот и усилителя в втором тракте управления по отклонению; управляемого фазовращателя.
Близким по техническому решению является синтезатор частот с пониженным уровнем фазовых шумов (патент РФ 2467475, МПК H03L 7/08). Он содержит петлю фазовой автоподстройки частоты, в которую входят управляемый генератор, делитель частоты управляемого генератора, фазовый детектор, схема накачки заряда, фильтр нижних частот, опорный генератор, делитель частоты опорного генератора, второй фазовый детектор, вторую схему накачки заряда, второй фильтр низкой частоты, а также схему управления и переключения емкостей, вход которой подключен к выходу второго фильтра низких частот, а выход - ко второму входу управляемого генератора.
В данном синтезаторе частот переключаются конденсаторы контура генератора с целью компенсации производственных разбросов компонентов и температурных влияний на них для достижения определенного снижения фазовых шумов. Недостатком этого синтезатора в связи с использованием схем накачки заряда является неравномерность коэффициента подавления фазовых шумов в зависимости от частоты выходного сигнала синтезатора. Еще одним недостатком данного устройства является то, что в нем не учитывается влияние дестабилизирующих факторов на отдельные блоки синтезатора частот.
Схема формирователя сигналов с автокомпенсатором фазовых искажений и комбинированным регулированием приведена на фиг. 1. Она содержит:
- последовательно соединенные: опорный генератор 1, цифровой вычислительный синтезатор 2, выходной фильтр цифрового вычислительного синтезатора 3, петлю фазовой автоподстройки частоты, содержащую следующие последовательно соединенные блоки: фазовый детектор 11, фильтр нижних частот 12 и генератор управляемый напряжением 13, выходной сигнал которого, является выходным сигналом петли фазовой автоподстройки частоты и подается через делитель частоты 14 на второй вход фазового детектора 11 петли фазовой автоподстройки частоты;
- автокомпенсатор фазовых искажений, состоящий из опорного тракта, содержащего дифференцирующую цепь 4 и Т-триггер 5, и информационного тракта, содержащего последовательно соединенные дифференцирующую цепь 6, двухполупериодный выпрямитель 7 и Т-триггер 8, при этом на вход опорного тракта подается сигнал с выхода опорного генератора 1, на вход информационного тракта - с выхода цифрового вычислительного синтезатора 2, причем выходной сигнал с информационного тракта совместно с выходным сигналом опорного тракта подается на фазовый детектор 9, выходной сигнал которого поступает на последовательно соединенные фильтр нижних частот 10 и усилитель 17, а затем на первый вход сумматора 18, на второй вход которого поступает сигнал с выхода фазового детектора 11 петли фазовой автоподстройки частоты, прошедший последовательно через фильтр нижних частот 15 и усилитель 16.
Устройство работает следующим образом. На вход автокомпенсатора фазовых искажений поступает сигнал с опорного генератора 1. Сигнал поступает на опорный тракт, содержащий дифференцирующую цепь и Т-триггер и информационный тракт, содержащий дифференцирующую цепь, двухполупериодный выпрямитель и Т-триггер. Прохождение сигнала опорного генератора через опорный тракт автокомпенсатора сопровождается делением частоты данного сигнала на 2 и преобразованием его формы в прямоугольную. Прохождение ступенчатого аналогового сигнала с выхода цифро-аналогового преобразователя цифрового вычислительного синтезатора 2 через информационный тракт автокомпенсатора сопровождается выделением в спектре данного сигнала тактовой частоты цифрового вычислительного синтезатора 2, а также делением ее на 2 с преобразованием формы в прямоугольную. В результате сигналы на выходах двух трактов обладают одинаковой частотой и формой, но отличаются фазовыми сдвигами, пропорциональными фазовым искажениям выходного сигнала цифрового вычислительного синтезатора 2.
Синтезированный сигнал с выхода цифро-аналогового преобразователя цифрового вычислительного синтезатора 2 поступает на фильтр нижних частот 3 для выделения основной синтезируемой частоты цифрового вычислительного синтезатора 2, с выхода которого подается на умножитель частоты на основе петли фазовой автоподстройки частоты, содержащей фазовый детектор 11, фильтр нижних частот 12, генератор управляемый напряжением 13 и делитель частоты 14.
Дальнейшая обработка выходного сигнала информационного тракта совместно с выходным сигналом опорного тракта осуществляется в фазовом детекторе 9, где происходит выделение фазовых искажений, в фильтре нижних частот 10, где происходит выделение низкочастотной составляющей данного сигнала, в усилителе 17, преобразующем данный сигнал до необходимого уровня и общем сумматоре 18, на второй вход которого подается компенсирующий сигнал из петли фазовой автоподстройки частоты. Данный компенсирующий сигнал направлен на снижение шумовой полосы выходного сигнала фазовой автоподстройки частоты и получается в результате прохождения выходного сигнала фазового детектора 11 умножителя частоты на основе петли фазовой автоподстройки частоты, через фильтр нижних частот 15, где происходит выделение низкочастотной составляющей сигнала, и через усилитель 16, преобразующий данный сигнал до необходимого уровня. В результате на выходе сумматора 18 формируется компенсирующий сигнал, который затем поступает на управляющий вход управляемого фазовращателя 19, для непосредственного снижения фазовых искажений.
Техническим результатом является снижение уровня паразитных спектральных составляющих, уровня фазового шума и шумовой полосы синтезируемого сигнала формирователя за счет компенсации фазовых искажений, возникающих в цифровом вычислительном синтезаторе (из-за усечения кода фазы, воздействия дестабилизирующих факторов, собственных фазовых шумов и шумов квантования) и в выходном умножителе частоты устройства (широкой шумовой полосы, определяемой полосой пропускания фильтра петли фазовой автоподстройки частоты).
Claims (4)
- Гибридный синтезатор частот с автокомпенсацией фазовых помех, характеризующийся тем, что он содержит:
- - последовательно соединенные: опорный генератор 1, цифровой вычислительный синтезатор 2, выходной фильтр цифрового вычислительного синтезатора 3, петлю фазовой автоподстройки частоты, содержащую следующие последовательно соединенные блоки: фазовый детектор 11, фильтр нижних частот 12 и генератор, управляемый напряжением 13, выходной сигнал которого является выходном сигналом петли фазовой автоподстройки частоты и подается через делитель частоты 14 на второй вход фазового детектора 11 петли фазовой автоподстройки частоты;
- - автокомпенсатор фазовых искажений, состоящий из опорного тракта, содержащего дифференцирующую цепь 4 и Т-триггер 5, а также и информационного тракта, содержащего последовательно соединенные дифференцирующую цепь 6, двухполупериодный выпрямитель 7 и Т-триггер 8, при этом на вход опорного тракта подается сигнал с выхода опорного генератора 1, на вход информационного тракта - с выхода цифрового вычислительного синтезатора 2, причем выходной сигнал информационного тракта и выходной сигнал опорного тракта подаются соответственно на опорный и информационный входы фазового детектора 9, выходной сигнал которого поступает последовательно на фильтр нижних частот 10 и усилитель 17, а затем на первый вход сумматора 18, на второй вход которого поступает сигнал с выхода фазового детектора 11 петли фазовой автоподстройки частоты, прошедший последовательно через фильтр нижних частот 15 и усилитель 16;
- - управляемый фазовращатель 19, управляемый вход которого подключен к выходу генератора, управляемого напряжением 13, управляющий вход соединен с выходом сумматора 18, а выход управляемого фазовращателя является выходом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2019132827U RU194942U1 (ru) | 2019-10-15 | 2019-10-15 | Гибридный синтезатор частот с автокомпенсацией фазовых помех |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2019132827U RU194942U1 (ru) | 2019-10-15 | 2019-10-15 | Гибридный синтезатор частот с автокомпенсацией фазовых помех |
Publications (1)
Publication Number | Publication Date |
---|---|
RU194942U1 true RU194942U1 (ru) | 2019-12-30 |
Family
ID=69140934
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2019132827U RU194942U1 (ru) | 2019-10-15 | 2019-10-15 | Гибридный синтезатор частот с автокомпенсацией фазовых помех |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU194942U1 (ru) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2467475C1 (ru) * | 2011-10-13 | 2012-11-20 | Государственное унитарное предприятие города Москвы Научно-производственный центр "СПУРТ" | Синтезатор частоты с пониженным уровнем фазовых шумов |
RU167293U1 (ru) * | 2015-07-22 | 2016-12-27 | ФГБОУ ВПО "Владимирский государственный университет имени Александра Григорьевича и Николая Григорьевича Столетовых" | Автоматический компенсатор фазовых помех с суммированием опорного и информационного сигналов цифро-аналогового преобразователя |
US9793904B1 (en) * | 2017-03-24 | 2017-10-17 | Micro Lambda Wireless, Inc. | System and method of noise correcting PLL frequency synthesizers |
RU183850U1 (ru) * | 2017-10-30 | 2018-10-05 | Федеральное государственное бюджетное образовательное учреждение образования "Владимирский Государственный Университет имени Александра Григорьевича и Николая Григорьевича Столетовых" (ВлГУ) | Формирователь сигналов с автокомпенсацией фазовых искажений и комбинированным регулированием |
CN108736889A (zh) * | 2018-04-24 | 2018-11-02 | 西南电子技术研究所(中国电子科技集团公司第十研究所) | 低杂散\低相噪频率综合器 |
RU186742U1 (ru) * | 2017-10-30 | 2019-01-31 | Федеральное государственное бюджетное образовательное учреждение образования "Владимирский Государственный Университет имени Александра Григорьевича и Николая Григорьевича Столетовых" (ВлГУ) | Формирователь сигналов с автокомпенсатором фазовых искажений и регулированием по отклонению |
-
2019
- 2019-10-15 RU RU2019132827U patent/RU194942U1/ru not_active IP Right Cessation
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2467475C1 (ru) * | 2011-10-13 | 2012-11-20 | Государственное унитарное предприятие города Москвы Научно-производственный центр "СПУРТ" | Синтезатор частоты с пониженным уровнем фазовых шумов |
RU167293U1 (ru) * | 2015-07-22 | 2016-12-27 | ФГБОУ ВПО "Владимирский государственный университет имени Александра Григорьевича и Николая Григорьевича Столетовых" | Автоматический компенсатор фазовых помех с суммированием опорного и информационного сигналов цифро-аналогового преобразователя |
US9793904B1 (en) * | 2017-03-24 | 2017-10-17 | Micro Lambda Wireless, Inc. | System and method of noise correcting PLL frequency synthesizers |
RU183850U1 (ru) * | 2017-10-30 | 2018-10-05 | Федеральное государственное бюджетное образовательное учреждение образования "Владимирский Государственный Университет имени Александра Григорьевича и Николая Григорьевича Столетовых" (ВлГУ) | Формирователь сигналов с автокомпенсацией фазовых искажений и комбинированным регулированием |
RU186742U1 (ru) * | 2017-10-30 | 2019-01-31 | Федеральное государственное бюджетное образовательное учреждение образования "Владимирский Государственный Университет имени Александра Григорьевича и Николая Григорьевича Столетовых" (ВлГУ) | Формирователь сигналов с автокомпенсатором фазовых искажений и регулированием по отклонению |
CN108736889A (zh) * | 2018-04-24 | 2018-11-02 | 西南电子技术研究所(中国电子科技集团公司第十研究所) | 低杂散\低相噪频率综合器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10587276B2 (en) | Wide range frequency synthesizer with quadrature generation and spur cancellation | |
US7274231B1 (en) | Low jitter frequency synthesizer | |
CN103001631B (zh) | 小数n锁相环路 | |
RU186742U1 (ru) | Формирователь сигналов с автокомпенсатором фазовых искажений и регулированием по отклонению | |
JPH01151823A (ja) | 周波数合成装置 | |
US7215167B1 (en) | Low noise microwave frequency synthesizer having fast switching | |
US5305362A (en) | Spur reduction for multiple modulator based synthesis | |
CN106788423A (zh) | 一种频率合成器模块及其杂散过滤方法 | |
US7579916B1 (en) | Low noise frequency synthesizer | |
KR960016812B1 (ko) | 하이브리드 주파수 합성기(Hybrid Frequency Synthesizer) | |
RU186351U1 (ru) | Формирователь сигналов с автокомпенсатором фазовых искажений и комбинированным регулированием | |
RU194942U1 (ru) | Гибридный синтезатор частот с автокомпенсацией фазовых помех | |
US9077592B2 (en) | Low phase-noise indirect frequency synthesizer | |
RU183850U1 (ru) | Формирователь сигналов с автокомпенсацией фазовых искажений и комбинированным регулированием | |
RU183947U1 (ru) | Формирователь сигналов с автокомпенсацией фазовых искажений и регулированием по отклонению | |
RU172814U1 (ru) | Гибридный синтезатор частот с улучшенными спектральными характеристиками | |
RU195894U1 (ru) | Синтезатор сетки частот | |
JP6366523B2 (ja) | 周波数シンセサイザ | |
RU128045U1 (ru) | Синтезатор частот с использованием цифрового вычислительного синтезатора частот | |
KR101959789B1 (ko) | 주파수합성기 | |
RU111946U1 (ru) | Синтезатор частот | |
US8669795B2 (en) | Noise filtering fractional-N frequency synthesizer and operating method thereof | |
US20160105191A1 (en) | Frequency synthesizer | |
RU185004U1 (ru) | Гибридный синтезатор частот с повышенной чистотой спектра | |
RU167293U1 (ru) | Автоматический компенсатор фазовых помех с суммированием опорного и информационного сигналов цифро-аналогового преобразователя |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM9K | Utility model has become invalid (non-payment of fees) |
Effective date: 20191230 |