PT82859B - Sistema de processamento de dados - Google Patents
Sistema de processamento de dados Download PDFInfo
- Publication number
- PT82859B PT82859B PT82859A PT8285986A PT82859B PT 82859 B PT82859 B PT 82859B PT 82859 A PT82859 A PT 82859A PT 8285986 A PT8285986 A PT 8285986A PT 82859 B PT82859 B PT 82859B
- Authority
- PT
- Portugal
- Prior art keywords
- link
- priority
- subsystems
- signals
- subsystem
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
- G06F13/368—Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0615—Address space extension
- G06F12/0623—Address space extension for memory modules
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
- G06F13/368—Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
- G06F13/378—Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a parallel poll method
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Bus Control (AREA)
- Small-Scale Networks (AREA)
- Apparatus For Radiation Diagnosis (AREA)
- Complex Calculations (AREA)
- Monitoring And Testing Of Nuclear Reactors (AREA)
Description
Tem-se verificado que, todas as vezes que são necessários comutadores ou pontes, isso faz subir o custo de fábrica da unidade, por causa do custo adicional de testar a acapacidade da unidade de reconhe cer diferentes números de canal· Também, a fiabilidade da unidade decresce devido ã probabilidade de ajustamentos incorreetos de número de canal· Para mais, toma-se necessária documentação adicional para instrução de co mo fazer as atribuiçães de número de canal*
Para vencer os problemas acima citados, têm sido feitos esforços para atribuir números de canal sem ser por comutadores nem por pontes. Tem-se observado, quanto a isso, que quando não há pontes a definir o número de canal a unidade, ao receber energia, vai assumir um número binário. Isto introduz no sistema a probabilidade de duas unidades poderem ter o mesmo número de canal quando receberem energia. Por consequência, quando forem feitas tentativas para atribuir a uma destas unidades um número de canal específico, ambas as unidades assumirão esse número de canal· Assim, não obstante o tipo de mecanismo usado para comunicar com as unidades, o resultado á que diversas unidades têm o potencial de arrancar com um número de canal incorrecto ao receber energia e ser comutada para um valor de número de canal incorrecto.
Outra solução que tem sido considerada á fazer ligação previa do número de canal de cada unidade, integrando essa ligação no plano de fundo do enlace do sistema. A desvantagem e que tem de ser destinado um considerável número de pinos para a atribuição desses número de canal· Este processo pode também dar origem a outros problemas no caso de
6 — TO
serem atrbufdos a certas unidades valores específicos de números de canal. Por exemplo, nas patentes referidas, são atribuídos as unidades processadoras os primeiros dez números de canal. Quando os números de canal fossem ligados no sistema, as primeiras dez ranhuras teriam de ser reservadas para essas unidades. Como geralmente um sistema tem apenas duas unidades processadoras» ficaria sem ser usado um grande número de ranhuras.
Além do acima exposto, nos casos em que I necessário que o número de canal seja fornecido por meios externos a placa, esses meios nao podem ser testados pela própria placa. Portanto, o custo de fabrica é novamente aumentado, porque a placa teria de ser experimentada em diferentes ranhuras dentro do sistema para verificar a sua distribuição de todos os valores possíveis de número de canal. Os problemas acima citados tomam-se mais complicados caso o sistema tenha um número de unidades / placas idênticas, ou além disso no caso em que as unidades idênticas são unidades de processamento central.
Nesta conformidade, é um objectivo primordial da pre sente invenção proporcionar aparelho para assegurar com fiabilidade que a unidades idênticas dum sistema sejam atribuídos números de canal únicos. É ainda outro objectivo da presente invenção proporcionar um aparelho de atribuição de número de canal que permita a distribuição de números de canal únicos as unidades automaticamente e com um mínimo de circuitos.
SUMÁRIO DA INVENÇÃO
Os objectivos acima indicados da presente invenção são alcançados pela realização exeraplificativa, que inclui uma pluralidade de unidades, incluindo um determinado número de unidades idênticas que estão acopladas para comunicar pedidos incluindo sinais de dados, comando e endereço entre as unidades, por um sistema de enlace numa base de prioridade definida por uma rede de prioridade distribuída ou em diagonal· Na realização preferida, a rede de prioridade em diagonal ou inclinada e organizada como se mostra nos sistemas apresentados na Paten te dos Ε.ΤΓ.Α. n2.4*096.569 e no artigo intitulado "Extending the Kegabus" ("Ampliando o Mega-enlace") por Jim Jendro, publicado na edição de Setembro de 19&3 da publicação MINI-MICRO SYSTEMS.
Cada unidade idêntica tem uma parte de interface comum que inclui o aparelho de atribuição de prioridade de número de canal, para atribuir ã unidade um número de canal único para comunicação fiável com outras unidades. Cada interface comum ainda inclui circuitos de rede de abertura de junção, que estão ligados para receber os sinais fisicamente distrocidos provenientes da rede de prioridade e estabelece quando deve ser concedido â unidade acesso ao enlace do sistema.
Na realização preferida da presente invenção, o aparelho de atribuição de prioridade de numero de canal de cada unidade idêntica ou subsistema recebe pelo menos um só sinal predeterminado dos
& “ sinais de prioridade fisicamente distorcidos# çue identifica de modo único a sua posição no enlace do sistema· 0 aparelho de atribuição inclui um meio de memória de canal que, em resposta a um sinal de inicialização vindo do enlace do sistema, armazena um valor de número de canal correspondente ao estado do sinal de prioridade predeterminado que identifica para a unidade qual á o subsistema·
Na realização preferida, as unidades idênticas ou subsistemas incluem um par de unidades de processamento central. 0 único sinal de bit simples derivado dos sinais da rede de prioridade s e arma zenado na memória de canal de cada subsistema, que e transmitido como par te de cada pedido de leitura.
So um dos subsistemas idênticos a que e atribuída a mais alta prioridade necessita fioar situado num dos grupos de ranhuras sequenciais normalmente atribuídos· 0 restante subsistema idêntico pode ficar situado em qualquer ranhura fora do grupo de ranhuras. Dado que a placas de subsistemas idênticos não tem de ser atribuídas ranhuras de enlace sequenciais, este facto dá uma flexibilidade acrescida a atribuição de ranhuras de enlace a diferentes tipos de placas.
Quando um sistema tem um minero limitado de unidades, não há necessidade de combinar o valor de número de canal derivado do enlace com ura código fixo prá-atribuído. á somente necessário interpretar os sinais da rede de prioridades numa determinada ranhura / posição no
enlace. Isto pode ser feito por meio dum codificador ou de circuitos lógicos equivalentes. A saída multibit do codificador I então armazenada num registo multibit de memória de canal e usada directamente pela unidade cano parte de cada pedido do enlace.
Consequentemente, a invenção pode ser usada numa variedade de configurações de sistema contendo misturas de unidades idênticas. Alem do mais, a introdução do aparelho da presente invenção não exi ge quaisquer alterações no funcionamento e nos circuitos específicos do respectivo conjunto de circuitos de interface do enlace. Além disso, pode ser usado um mínimo de circuitos em cada unidade idêntica para, de modo fiável, definir números de canal únicos. A complexidade e o custo do sistema são reduzidos, dado que foi eliminada a necessidade de comutadores, pontes e documentação inerente*
Os aspectos inovadores que se crê serem caracterís-ticos da invenção, tanto no que se refere â sua organização como ao seu método de operação, juntamente com outros objectivos e vantagens, serão melhor compreendidos a partir da descrição seguinte quando acompanhada em relação com os desenhos anexos* Deve contudo ficar expressamente entendido que cada um dos desenhos é apresentado somente com o propósito de exemplificação e descrição, não se destinando a constituir uma definição dos limites da presente invenção.
BREVE DESCRICÃO DOS DESEKHOS A Figura 1 I um diagrama de blocos dum sistema que in-I clui o aparelho da presente invenção· A Figura 2 mostra, com maior detalhe, a rede de prioridade inclinada do enlace do sistema e as áreas de interface de subsistema l dos subsistemas centrais idênticos 14 e 16 da Figura 1. A Figura 3 mostra, cora maior detalhe, outros circuitos incluidos dentro das áreas de interface de subsistema da Figura 2. A Figura 4 mostra um sistema alternativo para atribuição de valores de número de canal de acordo com os ensinamentos da presente invenção· > DESCRICÃO DO SISTEMA DA FIGURA 1 A Figura 1 mostra um sistema de processamento de dados 10 que inclui uma pluralidade de subsistemas centrais idênticos 14 e 16, uma unidade de gestão do sistema 12 e um determinado número de subsistemas diferentes 20 a 32 acopolados em comum a um enlace 11 do sistema. Os diferentes subsistemas exemplificativos incluem um certo numero de subsistemas de memória 20 a 26 e um certo número de subsistemas periféricos 30 a 32* Cada subsistema inclui uma área de interface que habilita a unidade ou uni-
dades ligadas com aquele a transmitir ou receber pedidos sob a forma de comandos» interrupções» dados ou respostas/situação para ou de outra unidade no enlace 11 do sistema duma maneira assíncrona· 0 sistema 10 inclui ainda uma rede de terminação 13 situada no extremo esquerdo do enlace 11· A rede 13 define o extremo de alta prioridade do enlace 11· A Unidade de Gestão do Sistema (SHF - System Management Facility) 12» que fica posicionada a seguir ã rede 13» tem a prioridade mais alta. Como nos sistemas de enlace da técnica anterior a que foi feita referência» a prioridade do enlace decresce «a função da distância de cada unidade em relação à rede 13* Tipicamente, nesses sistemas de enlace da técnica anterior, é dada ã memória a mais alta prioridade e é dada à unidade de processamento central a mais baixa prioridade, uma vez que esta tem as menores limitações em tempo real em contraste com as outras unidades posicionadas no enlace em função das suas exigências de actuação·
No entanto, como a UPC é a mais intensa utilizadora do enlace, é desejável que fique posicionada tão perto da memória quanto possivel· Por consequência, os circuitos de interface foram modificados para permitir que os subsistemas centrais 14- e 16 da mais baixa prioridade fiquem posicionados fisicamente no enlace 11 a seguir ao subsistema de memória 20-2 como mostrado· Em virtude do tipo especial de circuito de prioridade de enlace não ser pertinente para uma compreensão da presente invenção, esses circuitos serão considerados idênticos, e do ponto de vista da utilização o enlace pode ser logicamente encarado como se os subsistemas centrais 14· e 16 estivessem ligados ao outro extremo do enlace 11· Para mais informações respeitantes ao tipo de circuito logico de prioridade que pode ser usado, pode ser cônsul-
tado o requerimento de Patente co-pendente de Daniel A. Boudreau, e outros, intitulado "Distributed Priority NetWork Logic for Allovring a Low Priority Dhit to Reside in a High Priority Position" ("Lógica de Rede de Prioridade Distribuída para Permitir que uma Unidade de Prioridade Baixa Resida numa Posição de Prioridade Alta"), IJS de série 06/453.40¾ Registado a 27 de Dezembro de 1932, e atribuído ao mesmo titular aqui referido. Portanto, os subsistemas de memória 20-2 a 2&-2 têrn a prioridade mais alta, seguidos pelos subsistemas periféricos 30-2 a 33-2. Para o objectivo da presente invenção, o subsistema SMF 12 pode ser encarado como um tipo de unidade processadora de manutenção convencional que I usado para ensaios e diagnóstico. Os restantes subsistemas podem também ser considerados convencionais na sua concepção. A Figura 2 mostra com maior detalhe uma secção do enlace do sistema 11 e as areas de interface 14-1 e 16-1 dos subsistemas centrais 14 e 16. As linhas diagonais da Figura correspondem a linhas gravadas ou a traços de cobre de placa de circuito impresso dum plano de fundo. Para simplicidade, são mostradas apenas quatro ranhuras do enlace, sendo cada uma representada por um ligador, do qual só é mostrada uma parte. As linhas fisicamente inclinadas ou em diagonal correspondem aos dez sinais de prioridade usados por cada unidade ligada ao enlace 11 do sistema. Cada um dos restantes pinos de cada ligador esta ligado juntamente com os outros aos mesmos pinos.
As ranhuras do enlace estão dispostas em grupos de dez para resolução de prioridade. Assim, como mostrado, os circuitos de reso- :peiSEiil
Ί
lução de prioridade ( por ex. os circuitos lógicos de concessão 12-10 a 16-10) de cada área de interface de cada placa de subsistema recebem nove sinais de entrada de prioridade BSADOK a BSIDOK das nove placas anteriores de maior prioridade, via pinos 39 a 47 do seu ligador. Cada área de interface de cada placa de subsistema toma conta do nono sinal de prioridade BSIUOK e combina-o logicamente com os sinais de permissão MYREQT e BSREQT dentro duma porta E ( por ex· as portas 12-12, 14-12 e 16-12) · A saída BSMÍOK da porta E e aplicada ao decimo pino (isto e, o pino 36) do ligador de modo que cada nona ranhura repete o sinal das nove ranhuras anteriores (isto é, o sinal de prioridade mais antigo que ela recebe, BSItJOK). 0 sinal BSMYOK, quando forçado a um DM binário, sinaliza que o subsistema respectivo está a conceder permissão para usar o enlace 11 a cada um ou outro subsistema de menor prioridade* A prioridade do enlace e estabelecida em função da posição do subsistema no enlace 11* No início do enlace 11, há uma fila de resistências implusoras que correspondem ã rede 13* 0 subsistema da mais alta prioridade (isto e, o SMF12) tem os seus nove pinos de entrada ligados a estas resistências. Assim, todos os sinais de prioridade aplicados aos seus circuitos 12-10 de resolução de prioridade estão num estado de DM binário ou estado activo· Por isso, em qualquer momento que o subsistema 12 precise de acesso ao enlace 11, este será concedido.
Prosseguindo para a estrutura do enlace de prioridade , vê-se que o subsistema 14, designado como primeiro subsistema central (isto e, CSSO), recebe sinais que definem a ranhura de mais alta prioridade seguinte* Todos os pinos de entrada de prioridade, excepto o pino 3§ ligam a resistências impulsoras. Assim, CSSO recebe apenas um sinal de
Λ· prioridade activo real BSAUOK como entrada. Este sinal e derivado do sinal BSHTOK que e gerado pelo subsistema SMF.
Na realização exemplificada, CSSO ocupa duas ranhuras do enlace, o que exige uma porta E 14-14 adicional para conceder permissão. 0 mesmo e verdadeiro quanto a um segundo subsistema central CSS1. Como mostrado, CSS1 esta posicionado para receber sinais que definem a ranhura da raais alta prioridade 3eguinte no enlace 11. Isto e, recebe três sinais de prioridade activost BSAUOK, BSBUOK e BSCUOI». Os restantes pinos de entrada ligam a resistências impulsoras. Contudo, uma vez que o sinal de prioridade BSAUOK e gerado por uma ranhura falsa, aquele está efectivamente ligado a uma resistência impulsora.
Como os subsistemas CSSO e CSS1 são idênticos, e essencial que tenham numeros de canal únicos. 0 aparelho da presente invenção permite a cada subsistema identificar por si proprio qual o número de canal único que lhe foi atribuído. 0 subsistema faz isso examinando a sua posição no enlace 11 usando os sinais disponíveis da rede de prioridade. Isto I, dado que há somente dois subsistemas idênticos, um bit simples usado como o mais baixo bit de número de canal de ordem inferior e tudo o que I preciso para especificar de modo único ambos os subsistemas.
Como se vê na Figura 2, os subsistemas CSSO e CSS1, incluem, cada um deles, um registo de canal ( por ex. 14-16 e 16-16) que está ligado ao sinal de prioridade de recepção BSBUOK. Como aqui explicado, quando o enlace 11 está num estado inactivo, o sinal BSBUOK, aplicado ao subsistema CSSO, I um UM binário, enquanto para o subsistema CSS1 e
um binário. Vê-se que, em cada caso, o sinal BSBUOK liga a um terminal de entrada de dados do circuito basculante flip-flop de registo de canal (isto é , 14-16 e 16-16). 0 terminal de entrada de sinais de tempo de cada lip-flop está ligado para receber a negação dum sinal de limpo de mestre de enlace BSHCLR vinda do enlace 11. 0 estado deste sinal de fine o estado inactivo do enlace 11.
Como se vê pela Figura 2, cada um dos flip-flops de registo de canal 14-16 e 16-16 funciona para gerar sinais de numero de canal de ordem inferior CSSO e C3S1, definindo que subsistema eles são. Estes sinais são aplicados cano entradas a circuitos lógicos escravos de resposta incluídos dentro das respectivas áreas de interface 14-1 e 16-1. Por outro lado, estes sinais sáo aplicados ao enlace 11 como parte da informação de identificação incluída em cada pedido gerado pelo subsistema. Com maior detalhe, cada um dos sinais CSSO e CSS1 e combinado com um código pre-indicado de ordem superior que corresponde a um código de tudo ZEROS. A Figura 3 mostra uma parte dos circuitos escravos de resposta 14-20 do subsistema CSSO que recebem o valor de saída de numero de canal de ordem inferior armazenado no registo de canal 14-16.
Os circuitos 14-20 incluem um determinado número de portas que comparam o número de canal recebido do enlace 11 com o minero de canal do subsistema CSSO. Como aos subsistemas centrais são atribuídos os primeiros dez números de caiai, os bits de número de canal superior têm um valor de tudo ZERO. Quando I detectada uma comparação, os circui-
tos 34.-20 geram 0 sinal ITSME. Circuitos idênticos aos circuitos 14-20 estão incluídos no subsistema CSS1. A Figura 4 mostra outro dispositivo para fornecer números de canal. Este dispositivo pode ser usado nos casos em que um pequeno número de subsistemas esta ligado ao enlace 11. Sn certos casos, pode não haver a necessidade de combinar os valores armazenados de bits de número de canal derivados da prioridade com um valor fixo. Como se vê pela Figura 4, os sinais de prioridade distorcidos do plano de fundo são aplicados a um circuito codificador de prioridade como, por exemplo, um codificador de octal a binário. 0 circuito codificador da Figura 4 pode ser construído a partir de circuitos integrados convencionais, tais como os designados por SN7414# fabricados pela Texas Instruments Inc. 0 circuito codificador traduz os primeiros oito bits que recebe (isto e, uma das configuraçães mostradas) para um código de três bits que e armazenado num registo de canal multibit. 0 código de número de canal de três bits e então aplicado aos mesmos circuitos como acima tratado. Enquanto houver presente uma configuração de ZEROS dis-cemível, a tradução pode ter lugar da maneira desejada* Assim, mesmo se houver UNS binários presentes, tal como na configuração produzida pelos circuitos da Figura 2, a codificação pode ainda ser efectuada como desejado.
DESCRICAO DO FUNCIONAMENTO
Como referência as Figuras 1-3 será agora descrito
0 funcionamento do aparelho da presente invenção. Quando o sistema 10 da Figura 1 recebe energia# o sinal de limpo de mestre de enlace BSMCLR 1 forçado a um estado de UM binário ou estado activo. Isto faz com que os circuitos dentro de cada subsistema sejam inicializados para ura estado conhecido# tal como serem limpos para um estado ZERO. Consequentemente# no fim do intervalo de limpeza do mestre# definido pela zona final do sinal de limpo de mestre de enlace BSMCLR, o Enlace 11 e reposto num estado inactivo. Este facto e sinalizado pela limpeza de todos os sinais da rede de prioridades# para um estado ZERO garantido. Assim, no fim do sinal de limpeza do mestre# os sinais fornecidos pelas resistências impulsoras da rede 13 são garantidos como uns binários# enquento os sinais efectivos de prioridade são garantidos como ZEROS binários.
Utilizando este facto# a zona final da negação do sinal de limpo de mestre de enlace BSMCLR e usado para carregar osfLip-f lops de registo de número de canal 14-16 e 16-16 dos subsistemas CSSO e CSS1, respectivamente# com os diferentes estados do sinal de prioridade de enlace BSBDOK durante o estado inactivo do enlace 11. 0 resultado á que o flip-flop de número de canal 14-16 liga um TJH binário enquento o flip-flop de número de canal 16-16 liga para um ZERO binário.
Como acima tratado, os valores de numero de canal de bit simples são usados como o bit de ordem inferior do número de canal do subsistema para comunicar pelo enlace 11· Resumidamente, o funcionamento do enlace 11 é assíncrono, com a regulação de tempo de cada ciclo a ser controlada unicamente pelos subsistemas que trocam informaçães* 0 subsistema que inicia um ciclo de enlace á designado por mestre, e o subsistema que responde e designado por escravo. Ha três partes ou operaçães básicas envolvidas no uso do enlace 11. São uma parte de determinação da resolução de prioridade, uma parte de dados-chegam-agora e uma parte de resposta. Durante a primeira parte, os circuitos lógicos de prioridade dentro do subsistema que deseja acesso ao enlace 11 estabelecem quando aquele pode ter acesso. Por exemplo, quando o subsistema central CSSO quer pedir dados da memória, faz um pedido de enlace. Quando os circuitos 14-10 estabelecem que o subsistema CSSO tem a mais alta prioridade dos subsistemas solicitantes para acesso ao enlace, os circuitos geram um sinal de dados-chegam-- agora, que define o começo do ciclo de enlace. Este sinal liga um flip--flop de concessão, e o subsistema CSSO e autorizado a enviar o pedido de memória incluindo o comando e endereço no enlace 11. Juntamente com o endereço aplicado ao enlace 11 está incluído o numero de canal do subsistema CSSO, cujo valor de bit de ordem inferior corresponde ao sinal CSSO. 0 escravo responde por meio de um sinal de ACK (acusar recepção), NAK (negativo do anterior) ou WAIT (espera), para acusar recepção do pedido e terminar o ciclo de enlace. 0 enlace 11 volta a um estado inactivo ou os circuitos da rede de prioridades seleecionam outro subsistema para acesso ao enlace.
Quando o escravo tiver ido buscar os dados pedidos, solicita um ciclo de enlace. Ao ser-lhe concedido acesso, o escravo aplica o número de canal do subsistema CSSO. Os circuitos de resposta do escravo 14-20 da Figura 3, ao verificarem uma comparação idêntica entre o número de canal recebido e o número de canal armazenado do subsistema CSSO, geram o sinal ITSME. Este habilita o subsistema CSSO a receber os dados de escravo do enlace 11.
Pelo acima exposto, vê-se como o aparelho da presente invenção toma possível atribuir fiável e automaticamente números de canal únicos a subsistemas idênticos. Como o sistema da Figura 1 tem apenas dois subsistemas centrais idênticos, CSSO e CS31, so I preciso tua bit simples para distinguir entre os dois. A atribuição automática e feita seleccíonan-do um sinal predeterminado da rede de prioridades vindo do enlace 11 para ser aplicado ao registo de armazenamento de canais de cada subsistema* A diferença na prioridade posicionai entre os subsistemas CSSO e CSS1 permite a atribuição fiável de valores de número de canal únicos.
Para alargar a atribuição alem dum bit simples, pode ser codificado ura cesto número de sinais da rede de prioridades e o resultado armazenado como se mostra na Figura 4· Tomar-se-á obvio para os especializados na técnica que muitas alteraçães podem ser feitas à realização preferida da presente invenção. Por exemplo, podem ser feitas alteraçães na rede de prioridades posicionai (por ex. aumentar ou diminuir o número de ranhuras/posiçães do grupo de ranhuras da Figura 2). Também, o número de subsistemas idênticos pode ser aumentado. 0 posicionamento dos subsistemas idênticos pode ser alterado.
Também, os subsistemas idênticos podem ser de qualquer tipo de subsistema.
Embora de acordo com as disposições e estatutos com que foi exemplificada e descrita a melhor forma da invenção, podem ser feitas certas alterações sem que se saia do espirito da invenção conforme exposto nas reivindicações anexas e sucedendo que, nalguns casos, certas ca-racteristiea3 da invenção podem ser usadas com vantagem sem um correspondente uso doutras características.
-2ή- REIVINDICAÇÕES:
I f ia. - Sistema de processamento de dados: caracterizado por incluir uma pluralidade de unidades tendo um numero de unidades idênticas que se encontram ligadas a um enlace comum para transferência dos pedidos entre as referidas unidades num regime de prioridade definida por uma rede de prioridades distribuídas na base de posição fisica das unidades no referido, incluindo cada uma das referidas unidades circuitos para receber uma pluralidade de sinais de prioridade que definem a referida posição fisica, incluindo ainda cada uma das referidas unidades idênticas: primeiros meios de entrada ligados ao referido enlace para receber pelo menos um sinal predeterminado dos referidos sinais de prioridade da referida rede de prioridade} ) meios de entrada de sinal ligados ao referido enlace para receber um sinal que indica um intervalo de tampo quando a referida rede de prioridade se encontra numa condição inactiva definida pela referida pluralidade de sinais de prioridade} e meios de armazenamento ligados aos referidos primeiros e segundos meios de entrada, sendo os referidos meios de armazenamento condicionados pelos referidos segundos meios de entrada para armezenar uma indicação do estado do referido sinal predeterminado dos referidos sinais de prioridade requeridos pelos referidos primeiros meios de entrada durante a condição inaotiva, a qual define unicamente a identidade da referida unidade na transferência de pedidos para o referido enlace comum·
2®· - Sistema de acordo com a reivindicação 1, caracterizado por o referido numero de unidades idênticas ser dois e o referido meio de armazenamento de cada unidade idêntica ser ligado para receber o mesmo sinal predeterminado dos referidos sinais de prioridade da referida rede na sua correspondente posição fisica· 3&. - Sistema de acordo com a reivindicação 2, caracterizado por os referidos meios de armazenamento incluírem ua elemento bi-estável tendo um terminal de entrada de dados e um terminal de entrada de sinais de tempo, sendo o referido terminal de entrada de dados ligado para receber o referido mesmo sinal predeterminado dos referidos sinais de prioridade e sendo o referido terminal de entrada de sinais de tempo ligado para receber o referido sinal do enlace indicando a referida condição de inactividade, sendo o referido elemento bi-estável, de uma das referidas unidades idênticas fisicamente posicionadas no referido enlace de modo a ter maior prioridade, ligado a um primeiro estado e sendo o referido elemento bi-estável da outra das referidas unidades idênticas ligado a um segundo estado· 4&· - Sistema de acordo com a reivindicação 3, caracterizado por os referidos primeiro e segundo estados correspondem a binário UM e a um binário ZERO, respectivamente.
Claims (2)
- 5®. - Sistema de acordo com a reivindicação 3, caracterizado por o referido sinal que indica a condição de inactivida-de operar para limpar cada uma das referidas unidades para ura estado ini ciai resultando na referida condição inactiva· 6S, - Sistema de acordo cora a reivindicação 1, caracterizado por incluir ainda meios ligados aos referidos meios de armazenamento para combinar os referidos sinais identificando a referida unidade com ura código fixo pró-indicado para transferencia para o referido enlace como parte de cada pedido da leitura. 7®. - Sistema de acordo com a reivindicação 6, caracterizado por cada uma das referidas unidades idênticas incluir ainda circuitos escravos de resposta# tendo estes referidos circuitos meios de comparação ligados aos referidos meios de armazenamento e ao referido enlace respectivamente para receber os primeiros sinais de identificação da unidade e os segundos sinais de identificação da unidade que transfere um pedido ao referido enlace, tomando-se os referidos meios de comparação operacionais, imediatamente após terem detectado uma comparação idêntica entre os referidos primeiros e segundos sinais, de modo a gerar um sinal que estabelece quando o referido pedido se destina a referida unidade. 8®. - Sistema de acordo com a reivindicação 7, caracterizado por os referidos primeiros sinais dos referidos meios de armazenamento serem combinados com um código fixo pré-indicado para identificação da referida unidade.9a* - Sistema de acordo com a reivindicação 1, caracterizado por a referida rede de prioridade distribuida do enlace incluir uma pluralidade de linhas inclinadas para aplicar a referida pluralidade de sinais de prioridade a diferentes pontos ao longo do referido enlace o que atribui, diferentes prioridades às referidas unidades em função das suas posiçães fisicas, correspondendo os respectivos pontos a um numero de ranhuras, das quais um grupo predeterminado e nor malmente atribuido a um correspondente numero das referidas unidades i-denticas, sendo somente a unidade idêntica que tem a maior prioridade ligada a um dos referidos pontos dentro do referido grupo predeterminado de ranhuras* 10®. - Sistema de processamento de dados carao-terizado por incluir uma pluralidade de. subsistemas com um numero de subsistemas idênticos, os quais são ligados a um enlace comum para trans ferência dos pedidos entre os referidos subsistemas num regime de priori dades, incluindo o referido enlace uma rede de prioridade distribuídas para definir a prioridade com base na posição física do subsistema no re ferido enlace, um determinado numero dos referidos pedidos incluindo informação de identificação dos aíbsistemas que originaram os referidos pedidos, incluindo cada um dos referidos subsistemas idênticos: meios de entrada ligados à rede de prioridade distribuida para receber um numero de sinais de prioridade identificando a referida posição fisica de cada um dos referidos subsistemas do referido enlaoej e, meios de armazenamento dos numeros de canais, ligados aos referidos meios de entrada e ao referido enlace, sendo osreferidos meios de armazenamento dos numeros de canais condicionado por um sinal do referido enlace, para armazenar as indicações representativas do referido numero dos sinais de prioridade durante um estado inae-tivo do referido enlace de modo a identificar unidamente o referido subsistema idêntico. 11® * - Sistema de acordo oom a reivindicação 10, caracterizado por os referidos meios de entrada incluírem um codificador para tradução do referido numero de sinais de prioridade num modelo de código binário, único, sendo cada meio de armazenamento do numero de canal condicionado pelo referido sinal para armazenar as indicações representativas do referido modelo de código* 12®. - Sistema de acordo com a reivindicação 11, caracterizado por o referido numero de subsistemas idênticos ser pelo menos dois e o referido meio de armazenamento de numero de canal de cada subsistema idêntico ser ligado de modo a receber o referido numero dos referidos sinais de prioridade da referida rede numa posição fisica diferente no referido enlaoe· 13s. - Sistema de acordo com a reivindicação 12, caracterizado por o referido meio de armazenamento do numero de canal incluir pelo menos um elemento bi-estável tendo um terminal de entrada de dados e um terminal de entrada de sinais de tempo, estando o referido numero dos referidos sinais de prioridade e estando o referido terminal de sinais de tempo liago para receber o referido sinal do referido enlace indicando a referida condição inaotiva, sendo o referido elemento bi-- estável de um dos referidos subsistemas idênticos, fisicamente posicionado no referido enlace de modo a ter a maior prioridade, ligado a um prjL meiro estado e sendo o referido elemento bi-estável do outro dos referidos subsistemas idênticos ligado a um segundo estado# 14a# - Sistema de acordo com a reivindicação 13, caracterizado por o primeiro e segando estados corresponderem a um binário leauB binário ZERO respectivamente*
- 155. - Sistema de acordo com a reivindicação 13, caracterizado por o referido sinal que indica a referida condição de inactividade operar de forma a limpar cada um dos referidos subsistemas de forma a atingir um estado inicial produzindo o referido estado de inac tividade no referido enlace. 165# - Sistema de acordo com a reivindicação 11, caracterizado por incluir ainda meios ligados aos referidos meios de armazenamento de canal a fim de combinar os referidos sinais que indicam o referido subsistema com um codigo fixo predeterminado, para transferencia para o referido enlace como fazendo parte de cada um do referido numero de pedidos# 175# - Sistema de acordo com a reivindicação 16, caracterizado por cada um dos referidos subsistemas idênticos compreender ainda circuitos escravos de resposta tendo meios de comparação ligados respectivamente ao referido meio de armazenamento do numero de canal e ao referido enlace, destinados a receber os primeiros sinais que identificamunicamente o referido subsistema e os segundos sinais que identificam o subsistema que transfere um pedido no referido enlace, tomando-se os referidos meios de comparação operacionais imediatamente após terem detec-tado uma comparação idêntica entre os referidos primeiros e segundos sinais, de modo a gerar um sinal que estabelece quando o referido pedido se destina ao referido subsistema. 1ÔS. - Sistema de acordo com a reivindicação 17, caracterizado por os referidos primeiros sinais do referido meio de armazenamento do numero de canal estarem combinados com um codigo fixo predeterminado cfestinado a identificar unicamente o referido subsistema. 19S» - Sistema de acordo com a reivindicação 11, caracterizado por a referida rede de prioridade distribuída do enlace incluir uma pluralidade de linhas inclinadas para a aplicação da referida pluralidade de sinais de prioridade e diferentes pontos situados ao longo do referido enlace, o que atribui as diversas prioridades aos referidos subsistemas cano uma função da sua posição fisica, correspondendo os referidos pontos a um determinado numero de ranhuras e sendo um grupo predeterminado do referido numero de ranhuras normalmente atribuido a um numero correspondente dos referidos subsistemas idênticos, estando apoias 0 subsistema idêntico que tem a maior prioridade ligado a um dos referidos pontos no interior do referido grupo predeterminado de ranhuras.20®. - Sistema de acordo com a reivindicação 19, caracterizado por os referidos subsistemas idênticos serem subsistemas centrais. 21®. - Sistema de acordo com a reivindicação 20, caracterizado por cada um dos referidos subsistemas centrais incluirem uma pluralidade de unidades de processamento central. 22®. - Método para atribuir automaticamente numeros de canal únicos a um numero de subsistemas idênticos incluidos numa pluralidade de subsistemas que estão acoplados a um enlace comum para transferir informações entre os referidos subsistemas num regime de prioridade, incluindo 0 referido enlace uma rede de prioridade distribuida para definir a prioridade dos referidos subsistemas no acesso ao enlace, caracterizado por compreender as seguintes fases: - ligação dos meios de entrada de dados incluidos em cada um dos subsistemas idênticos a referida rede de prioridade distribuida a fim de rece-ber um determinado numero de sinais de prioridade que identificam a prioridade do subsistema inserido no sistema com uma função da sua posição fisica no referido enlace: - ligação dos meios de armazenamento de canal aos referidos meios de entrada e ao referido enlace: - condicionamento dos referidos meios de armazenamento de canal durante um estado de inactividade do referido enlace para armazenar indicações do numero do canal no sentido de apenas identificar o referido subsistema idêntico: e -29- - transmissão dos sinais representativos das referidas indicações do numero do canal armazenadas, para o referido enlace cotio fazendo parte de cada pedido requerendo a identificação do subsistema que faz esse pedido. 23&. - Método de acordo com a reivindicação 22, caracterizado por o referido método compreender ainda as fases de: codificação do referido numero de sinais de prioridade numa configuração unica de codigo binário e armazenamento da referida configuração unica de codigo binário durante a referida fase de condicionamento. Lisboa, 14 de Julho de 1986RUA VICÍGR CCRDGíl, 10- A, 1.* 1200 LISQOAF @lfe#ft==b=3E» (3 FOLHAS)F^Lg-. ±.
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US06/750,117 US4724519A (en) | 1985-06-28 | 1985-06-28 | Channel number priority assignment apparatus |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PT82859A PT82859A (en) | 1986-07-01 |
| PT82859B true PT82859B (pt) | 1992-07-31 |
Family
ID=25016567
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PT82859A PT82859B (pt) | 1985-06-28 | 1986-06-27 | Sistema de processamento de dados |
Country Status (22)
| Country | Link |
|---|---|
| US (1) | US4724519A (pt) |
| EP (1) | EP0206321B1 (pt) |
| JP (1) | JPS6220059A (pt) |
| KR (1) | KR940002089B1 (pt) |
| CN (1) | CN1009590B (pt) |
| AR (1) | AR240369A1 (pt) |
| AT (1) | ATE70379T1 (pt) |
| AU (1) | AU587041B2 (pt) |
| BR (1) | BR8603001A (pt) |
| CA (1) | CA1260620A (pt) |
| DE (1) | DE3682831D1 (pt) |
| DK (1) | DK167827B1 (pt) |
| ES (1) | ES8800461A1 (pt) |
| FI (1) | FI90382C (pt) |
| IL (1) | IL79190A0 (pt) |
| IN (1) | IN165065B (pt) |
| MX (1) | MX164492B (pt) |
| NO (1) | NO171239C (pt) |
| NZ (1) | NZ216651A (pt) |
| PT (1) | PT82859B (pt) |
| YU (1) | YU113486A (pt) |
| ZA (1) | ZA864782B (pt) |
Families Citing this family (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4881195A (en) * | 1986-11-26 | 1989-11-14 | Rockwell International Corp. | Multi-requester arbitration circuit |
| US5167019A (en) * | 1989-06-23 | 1992-11-24 | Digital Equipment Corporation | Apparatus and method for interconnecting a plurality of devices to a single node in a node-limited serial data bus computer network |
| JPH03142504A (ja) * | 1989-10-30 | 1991-06-18 | Toshiba Corp | プログラマブルコントローラ |
| US5241629A (en) * | 1990-10-05 | 1993-08-31 | Bull Hn Information Systems Inc. | Method and apparatus for a high performance round robin distributed bus priority network |
| EP0543652B1 (en) * | 1991-11-19 | 1998-10-28 | Fujitsu Limited | Memory accessing device |
| EP0667015B1 (de) * | 1992-11-04 | 1997-03-05 | Siemens Aktiengesellschaft | Anordnung mit mehreren aktiven und passiven busteilnehmern |
| DE4242133A1 (de) * | 1992-12-14 | 1994-06-16 | Siemens Ag | Anordnung mit mehreren Funktionseinheiten |
| US6311286B1 (en) * | 1993-04-30 | 2001-10-30 | Nec Corporation | Symmetric multiprocessing system with unified environment and distributed system functions |
| JP3994025B2 (ja) | 2002-05-08 | 2007-10-17 | 株式会社コナミデジタルエンタテインメント | 遠隔操作システム用遊技施設 |
| KR100448023B1 (ko) * | 2002-05-22 | 2004-09-16 | 에이비에이 (주) | 건식 온돌 패널 공법 |
| AU2003276813A1 (en) * | 2003-05-30 | 2005-01-21 | St Training And Simulation Pte Ltd | Unlimited participants network |
| US8452935B2 (en) * | 2007-01-19 | 2013-05-28 | Holtek Semiconductor Inc. | Read-only memory device with securing function and accessing method thereof |
| US9344766B2 (en) | 2014-04-23 | 2016-05-17 | Sony Corporation | User assigned channel numbering for content from multiple input source types |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3832692A (en) * | 1972-06-27 | 1974-08-27 | Honeywell Inf Systems | Priority network for devices coupled by a multi-line bus |
| US4030075A (en) * | 1975-06-30 | 1977-06-14 | Honeywell Information Systems, Inc. | Data processing system having distributed priority network |
| FR2316660A1 (fr) * | 1975-06-30 | 1977-01-28 | Honeywell Inf Systems | Appareil d'informatique comportant une ligne commune d'entree/sortie |
| JPS5252338A (en) * | 1975-10-24 | 1977-04-27 | Nec Corp | Allotting device of input/output unit machine number |
| US4096569A (en) * | 1976-12-27 | 1978-06-20 | Honeywell Information Systems Inc. | Data processing system having distributed priority network with logic for deactivating information transfer requests |
| JPS5478633A (en) * | 1977-12-06 | 1979-06-22 | Toshiba Corp | Machine number setting system |
| US4385350A (en) * | 1980-07-16 | 1983-05-24 | Ford Aerospace & Communications Corporation | Multiprocessor system having distributed priority resolution circuitry |
| MX152416A (es) * | 1982-02-24 | 1985-07-10 | Digital Equipment Corp | Mejoras en estructura de circuito de interfaz intercambiable |
| US4559595A (en) * | 1982-12-27 | 1985-12-17 | Honeywell Information Systems Inc. | Distributed priority network logic for allowing a low priority unit to reside in a high priority position |
-
1985
- 1985-06-28 US US06/750,117 patent/US4724519A/en not_active Expired - Fee Related
-
1986
- 1986-06-23 IL IL79190A patent/IL79190A0/xx not_active IP Right Cessation
- 1986-06-24 DE DE8686108614T patent/DE3682831D1/de not_active Expired - Lifetime
- 1986-06-24 EP EP86108614A patent/EP0206321B1/en not_active Expired - Lifetime
- 1986-06-24 FI FI862672A patent/FI90382C/fi not_active IP Right Cessation
- 1986-06-24 AT AT86108614T patent/ATE70379T1/de active
- 1986-06-24 NZ NZ216651A patent/NZ216651A/xx unknown
- 1986-06-25 AU AU59219/86A patent/AU587041B2/en not_active Ceased
- 1986-06-25 NO NO862568A patent/NO171239C/no unknown
- 1986-06-25 ES ES556757A patent/ES8800461A1/es not_active Expired
- 1986-06-27 AR AR304376A patent/AR240369A1/es active
- 1986-06-27 CA CA000512622A patent/CA1260620A/en not_active Expired
- 1986-06-27 JP JP61151322A patent/JPS6220059A/ja active Pending
- 1986-06-27 BR BR8603001A patent/BR8603001A/pt not_active Application Discontinuation
- 1986-06-27 DK DK308686A patent/DK167827B1/da not_active IP Right Cessation
- 1986-06-27 KR KR1019860005164A patent/KR940002089B1/ko not_active Expired - Fee Related
- 1986-06-27 PT PT82859A patent/PT82859B/pt not_active IP Right Cessation
- 1986-06-27 YU YU01134/86A patent/YU113486A/xx unknown
- 1986-06-27 ZA ZA864782A patent/ZA864782B/xx unknown
- 1986-06-27 MX MX2960A patent/MX164492B/es unknown
- 1986-06-28 CN CN86105650A patent/CN1009590B/zh not_active Expired
- 1986-07-17 IN IN197/BOM/86A patent/IN165065B/en unknown
Also Published As
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| PT82859B (pt) | Sistema de processamento de dados | |
| US5426612A (en) | First-in first-out semiconductor memory device | |
| US5396602A (en) | Arbitration logic for multiple bus computer system | |
| US4622633A (en) | Object building method for self configuring computer network | |
| US3766526A (en) | Multi-microprogrammed input-output processor | |
| EP0404414B1 (en) | Apparatus and method for assigning addresses to SCSI supported peripheral devices | |
| US4633392A (en) | Self-configuring digital processor system with logical arbiter | |
| US6263374B1 (en) | Apparatus for coupling a bus-based architecture to a switch network | |
| EP0428330A2 (en) | Computer interface circuit | |
| EP0432978A2 (en) | Apparatus for conditioning priority arbitration in buffered direct memory addressing | |
| US4293928A (en) | Peripheral dependent circuit for peripheral controller | |
| JPS6218949B2 (pt) | ||
| DK165529B (da) | Apparat til at forhindre tilgang til en faelles ressource | |
| US4395753A (en) | Allocation controller providing for access of multiple common resources by a plurality of central processing units | |
| US9363203B2 (en) | Modular interconnect structure | |
| US4394728A (en) | Allocation controller providing for access of multiple common resources by a duplex plurality of central processing units | |
| US4363096A (en) | Arbitration controller providing for access of a common resource by a duplex plurality of central processing units | |
| US6141736A (en) | Arrangement with master and slave units | |
| US5150466A (en) | Flexible distributed bus priority network | |
| US4433376A (en) | Intersystem translation logic system | |
| JPH06187267A (ja) | コンピュータバスと高速環状ネットワークとの間のデータ伝送システム | |
| US6426953B1 (en) | Method of operating an internal high speed ATM bus inside a switching core | |
| JPH0689257A (ja) | バスブリッジの調停装置 | |
| JPS592933B2 (ja) | 入出力装置共用制御装置 | |
| EP0060535A2 (en) | Multiprocessor network |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| FG3A | Patent granted, date of granting |
Effective date: 19920130 |
|
| MM3A | Annulment or lapse |
Free format text: LAPSE DUE TO NON-PAYMENT OF FEES Effective date: 19940731 |