PL99832B3 - Tlumik tranzystorowy - Google Patents
Tlumik tranzystorowy Download PDFInfo
- Publication number
- PL99832B3 PL99832B3 PL19157176A PL19157176A PL99832B3 PL 99832 B3 PL99832 B3 PL 99832B3 PL 19157176 A PL19157176 A PL 19157176A PL 19157176 A PL19157176 A PL 19157176A PL 99832 B3 PL99832 B3 PL 99832B3
- Authority
- PL
- Poland
- Prior art keywords
- transistor
- outputs
- transistors
- output
- silencer
- Prior art date
Links
- 230000003584 silencer Effects 0.000 title 1
- 238000010276 construction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
Landscapes
- Networks Using Active Elements (AREA)
- Inverter Devices (AREA)
Description
Przedmiotem wynalazku jest tlumik tranzystorowy z wejsciem symetrycznym lub asymetrycznym i wyjsciem symetrycznym, stanowiacy ulepszenie przedmiotu wynalazku nr 95161.Tlumik tranzystorowy wedlug patentu nr 95161 sklada sie z dwóch tranzystorów, których bazy polaczone sa z dzielnikami napiecia, kolektory poprzez wspólny rezystor polaczone sa ze zródlem zasilania, a emitery polaczone sa z ukladem sterujacym. Ukladem tym jest dowolny uklad posiadajacy zawsze najednym z wyjsc stan, bedacy negacja stanu wyjscia przeciwnego. Taka konstrukcja tlumika nie pozwala na wyprowadzenie z niego wyjscia symetrycznego.Zgodnie z wynalazkiem kolektory tranzystorów polaczone sa z zródlem zasilania przez oddzielne rezystoiy. Ukladem sterujacym natomiast jest dowolny uklad, majacy zawsze na obydwu wyjsciach równe potencjaly, Takie rozwiazanie umozliwia przeprowadzenie skokowej zmiany poziomu transmitowanych sygnalów analogowych przy jednoczesnej eliminacji zaklócen na wyjsciu podczas przelaczania.Wynalazek w przykladowym wykonaniu pokazano na rysunku, który przedstawia schemat ideowy tlumika. * Jak pokazano na rysunku tlumik stanowia dwa tranzystory Tl iT2. Kolektor tranzystora Tl przez rezystor Rl i I oie c or tranzystora T2 przez rezystor R2 polaczone sa ze zródlem zasilania. Bazy tranzystorów Tl iT2 rohrytfrvane sa z dzielników napiecia. Emiter tranzystora Tl polaczony jest z jednym wyjsciem 1, a emiter tranzystora T2 z drugim wyjsciem 2 ukladu sterujacego US. W zaleznosci od stanu potencjalów na wyjsciadi 1 a 2 ukladu sterujacego US z kolektorów tranzystorów Tl i T2 zbierany jest sygnal transmitowany, iub jest calkowicie stlumiony. Potencjaly na wyjsciach 1 i 2 ukladu sterujacego US zmieniaja sie w momentach przelaczania w jednakowy sposób, przechodzac od potencjalu niskiego do wysokiego lub odwrotnie.'W przypadka pojawienia sie na wyjsciach 1 i 2 ukladu sterujacego US potencjalu niskiego tranzystory Tl i T2 znajduja sie w stanie przewodzenia i sygnal zmienny pojawi sie na wyjsciu tlumika.W przypadku natomiast pojawienia sie obu potencjalów wysokich obydwa tranzystory sa zatkane i,na wyjsciu tlumika nastepuje zanik sygnalu.-y 99 832 PL
Claims (1)
1. Zastrzezenie patentowe Tlumik tranzystorowy zawierajacy dwa tranzystory, których bazy polaczone sa z dzielnikami napiecia, a emitery polaczone sa z wyjsciami ukladu sterujacego wedlug patentu nr 95161, znamienny tym, ze kolektory tranzystorów (Tl) i (T2) polaczone sa ze zródlem zasilania przez oddzielne rezystory (Rl)i(R2) a ukladem sterujacym (US) jest dowolny uklad, majacy zawsze na wyjsciach (1) i (2) równe potencjaly. o u cos. Prac. Poligraf. "UP PRL naklad 120 + 18 Cena 45 zl PL
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL19157176A PL99832B3 (pl) | 1976-07-30 | 1976-07-30 | Tlumik tranzystorowy |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL19157176A PL99832B3 (pl) | 1976-07-30 | 1976-07-30 | Tlumik tranzystorowy |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL99832B3 true PL99832B3 (pl) | 1978-08-31 |
Family
ID=19978052
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL19157176A PL99832B3 (pl) | 1976-07-30 | 1976-07-30 | Tlumik tranzystorowy |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL99832B3 (pl) |
-
1976
- 1976-07-30 PL PL19157176A patent/PL99832B3/pl unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB1491059A (en) | Voltage level conversion circuit | |
| PL99832B3 (pl) | Tlumik tranzystorowy | |
| GB1268359A (en) | Improvements in or relating to assessor circuits | |
| SE7504155L (sv) | Halvledarkrets. | |
| GB1536623A (en) | Integrated circuits | |
| JP2760017B2 (ja) | 論理回路 | |
| DE3574543D1 (de) | Bipolare verstaerkerschaltung. | |
| CA1056920A (en) | Noninverting current-mode logic gate | |
| JPS57148427A (en) | Semiconductor integrated circuit | |
| GB1116957A (en) | Logic circuit | |
| DE3584333D1 (de) | Integrierte schaltung mit gemeinsamem eingang. | |
| SU1034192A1 (ru) | Мажоритарный элемент | |
| SU1089760A1 (ru) | Симметричный счетный триггер | |
| GB1159024A (en) | Improvements in or relating to Transistor Circuit Arrangements. | |
| SU527003A1 (ru) | Дифференциальный усилитель | |
| JPS5483346A (en) | Division circuit | |
| SU501482A1 (ru) | Логический элемент и-или/и-или-не | |
| JPS5923135B2 (ja) | スイツチング回路 | |
| SU570201A1 (ru) | Устройство преобразовани однофазового логического сигнала в парафазный ток | |
| SU801226A1 (ru) | Двухтактный усилитель мощности | |
| SU788341A1 (ru) | Мостовой усилитель | |
| SU809527A1 (ru) | Формирователь бипол рных сигналов | |
| SU1152081A1 (ru) | Устройство согласовани логических элементов с линией задержки | |
| SU1728961A1 (ru) | Дифференциальный усилитель | |
| SU834919A1 (ru) | Многовыходное логическое устройство |