PL97633B1 - Uklad wybierajacy zrodla sygnalu elektrycznego - Google Patents
Uklad wybierajacy zrodla sygnalu elektrycznego Download PDFInfo
- Publication number
- PL97633B1 PL97633B1 PL18610875A PL18610875A PL97633B1 PL 97633 B1 PL97633 B1 PL 97633B1 PL 18610875 A PL18610875 A PL 18610875A PL 18610875 A PL18610875 A PL 18610875A PL 97633 B1 PL97633 B1 PL 97633B1
- Authority
- PL
- Poland
- Prior art keywords
- signal
- inputs
- output
- code
- input
- Prior art date
Links
- 230000000903 blocking effect Effects 0.000 claims description 13
- 230000004048 modification Effects 0.000 claims description 13
- 238000012986 modification Methods 0.000 claims description 13
- 238000000034 method Methods 0.000 claims 5
- 238000005259 measurement Methods 0.000 description 12
- 235000014676 Phragmites communis Nutrition 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 241001428390 Jania Species 0.000 description 1
- 230000006978 adaptation Effects 0.000 description 1
- 230000003044 adaptive effect Effects 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- MUJOIMFVNIBMKC-UHFFFAOYSA-N fludioxonil Chemical compound C=12OC(F)(F)OC2=CC=CC=1C1=CNC=C1C#N MUJOIMFVNIBMKC-UHFFFAOYSA-N 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 108090000623 proteins and genes Proteins 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
- 238000004804 winding Methods 0.000 description 1
Landscapes
- Selective Calling Equipment (AREA)
Description
Przedmiotem wynalazku jest uklad wybierajacy zródla sygnalu elektrycznego, znaj¬
dujacy zastosowanie przy wielopunktowej kontroli parametrów, zwlaszcza w systemach pomiarowych.
Stan techniki. Znany jest z artykulu M. Gans: Komutator wejsc analogowych. Pomiary Automatyka
Kontrola, nr 5/1974 str. 210-213, uklad o analogicznym zastosowaniu jak wynalazek, przeznaczony do obslugi
stu zródel pomiarowych. Uklad ten zawiera dziesiec jednakowych bloków przelaczajacych oraz dodatkowo
jeden blok nadrzedny o analogicznej budowie jak bloki podrzedne. Kazdy blok ma dziesiec wejsc polaczonych
ze zródlami sygnalów pomiarowych. Blok nadrzedny ma równiez dzit.iec wejsc polaczonych kazde z wyjsciem
innego bloku przelaczajacego podrzednego. Wyjscie bloku nadrzednego jest polaczone z przyrzadem pomiaro¬
wym. Ponadto uklad ten jest wyposazony w blok sterowania wyzwalany impulsowo, zawierajacy dwie szere¬
gowo polaczone ze soba dekady, przy czym wyjscia z pierwszej dekady polaczone sa z adresowymi wejsciami
przelaczajacych bloków, zas wyjscia z drugiej dekady z wejsciami bloku nadrzednego. Sygnaly sterujace kodo¬
wane sa w kodzie BCD. Sygnaly sterujace z bloku sterujacego powoduja cykliczne i równolegle przelaczanie
zródel sygnalów w blokach przelaczajacych i przelaczanie bloku nadrzednego z czestotliwoscia dziesiecio¬
krotnie mniejsza, dzieki czemu jedna zmiana jego pozycji nastepuje co pelen cykl obiegu we wszystkich pod¬
rzednych blokach przelaczajacych. Zatem w blokach podrzednych nastepuje wybór zródla sygnalu, a w bloku
nadrzednym wybór aktualnie wykorzystywanego bloku podrzednego.
W znanym ukladzie istnieje koniecznosc przesylania sygnalu pomiarowego poprzez dwa kolejno nastepu¬
jace po sobie bloki przelaczajace, podrzedny i nadrzedny oraz wybierania wszystkich dróg laczeniowych, bez
mozliwosci pominiecia niektórych zródel. Uklad ten jest mocno rozbudowany, co ograniczajego niezawodnosc
i moze wprowadzac dodatkowe bledy, wynikajace z parametrów elementów laczeniowych. Czas jednego cyklu
obiegu wszystkich zródel jest natomiast dlugi, tym dluzszy im wiecej jest zródel pomiarowych, co ma nie¬
korzystne znaczenie w przypadku, gdy kontroli podlegac ma tylko czesc zródel sygnalów pomiarowych.2 9763J
Istota wynalazku. Wynalazek dotyczy ukladu wybierajacego zródla sygnalu elektrycznego, który wspól¬
pracuje z odbiornikiem tego sygnalu i jest wyposazony w blok sterowania zawierajacy generator zegarów)'
i rejestr. Uklad wybierajacy ma bloki przelaczajace które swoimi adresowymi wejsciami sa polaczone adresowa
linia z wyjsciami rejestru, natomiast wyjscia przelaczajacych bloków sa bezposrednio polaczone z odbiornikien*
sygnalu. Istote wynalazku stanowi to, ze uklad ma ponadto co najmniej jeden blok pomijania zródel sygnalu,
zbudowany z komparatora kodu i nadajnika sygnalu pomijania oraz ma co najmniej jeden zadajacy czlon, po¬
laczony z komparatorem kodu. Blok sterowania natomiast zawiera dodatkowo czlon kluczujacy sygnal gene¬
ratora, wlaczony pomiedzy jego wyjscie a wejscie rejestru. Adresowa linia jest ponadto polaczona z kompa:
ratorem kodu. Nadajnik sygnalu pomijania swoim wejsciem jest polaczony z wyjsciem komparatora kodu, zas
wyjsciem za posrednictwem linii komunikacji wewnetrznej, jest przylaczony do wejscia kluczujacego czlonu.
Wynalazek dotyczy takze takiego rozwiazania, gdzie linia adresowajest polaczona z wejsciem komparatora kodu
za posrednictwem przelaczajacych bloków. Wynalazek dotyczy ponadto takiego rozwiazania, w którym blok
pomijania jest wyposazony w uklad modyfikacji adresu, polaczony jednym wejsciem z wyjsciem komparatora
kodu bezposrednio albo za posrednictwem nadajnika sygnalu pomijania, drugim wejsciem z wyjsciem rejestru,
zas swoim wyjsciem z linia adresowa, a wyjscie rejestru jest ponadto w tym rozwiazaniu polaczone z drugim
wejsciem komparatora kodu. Zaleznie od potrzeb przelaczajace bloki moga byc wyposazone w czlony blokady
polaczen, natomiast blok pomijania zródel sygnalu w uklad dopasowania sygnalów. Przy zwielokrotnieniu
bloków pomijania i zadajacych czlonów do ilosci równej liczbie przelaczajacych bloków moze byc wykonane
czesciowe scalenie tych trzech bloków z uzyciem kombinacyjnych elementów logicznych.
W strukturze ukladu zostala wprowadzona petla sprzezenia zwrotnego obejmujaca takie elementy jak:
komparator kodu, nadajnik sygnalu, linia komunikacji wewnetrznej, czlon kluczujacy, rejestr i ewentualnie
adresowa linia i reszyfrujacy blok, która to petla decyduje o polaczeniu lub ominieciu danego zródla sygnalu.
Uklad wybierajacy zródla sygnalu, 7
moga byc pominiete dowolne kanaly, co deraca czas tego cyklu oraz zwieksza trwalosc elementów ukladu.
Istnieje takze mozliwosc zmiany programu pomijania okreslonych zródel w poszczególnych cyklach obiegu,
w zaleznosci od aktualnego stanu obiektu, przekazywanego przez zadajniki. Ponadto przesylanie sygnalu ze
zródla do odbiornika nastepuje tylko poprzez jeden przelaczajacy blok, co zmniejsza mozliwosc powstawania
bledów i zaklócen na drodze przesylania sygnalów i zwieksza niezawodnosc pracy ukladu. Uklad umozliwia
ponadto zwielokrotnienie w jednym kanale przesylowym ilosci przewodów laczacych zródla sygnalu z odbior¬
nikiem.
Objasnienie figur rysunku. Przedmiot wynalazku jest przedstawiony w pieciu przykladach wykonania
przedstawionych na rysunku, na którym fig. 1 przedstawia schemat blokowy rozwiazania wedlug pierwszego
przykladu, fig. 2 wedlug drugiego przykladu, fig. 3 - wedlug trzeciego przykladu, fig. 4 - wedlug czwartego
przykladu, fig. 5.— schemat blokowy fragmentu ukladu przedstawionego w czwartym przykladzie, obejmuja¬
cego scalenie czesci jego bloków, natomiast fig. 6 - schemat blokowy piatego przykladowego rozwiazania.
Przyklady realizacji.
Przyklad I. Rozwiazanie wedlug wynalazku przedstawione w pierwszym przykladzie stanowi uklad
do wybierania zródel jednorodnych sygnalów pomiarowych. Uklad ma n przelaczajacych bloków Bi, B^,... B ,
których sygnalowe wejscia Kt, K2, ... Km sa polaczone ze zródlami sygnalów. Wyjscia pomiarowe przelacza¬
jacych bloków Bx, Bj, ... BR sa polaczone ze soba i doprowadzone do wejscia miernika 1. W ukladzie jest blok 2
sterowania, zbudowany z zegarowego generatora 3, do wyjscia którego jest przylaczony kluczujacy czlon 4,
swoim wyjsciem polaczony z rejestrem 5, zlozonym z dwóch szeregowo ze soba polaczonych dzielników cze¬
stotliwosci. Ponadto uklad jest wyposazony w blok 6 pomijania zródel sygnalów pomiarowych oraz w zadajacy
czlon 7, którym jest fotoelektryczna matryca odczytu kart perforowanych. Blok 6 pomijania sklada sie z kom¬
paratora 8 kodu, jednym z wejsc polaczonym z zadajacym czlonem 7, zas wyjsciem z nadajnikiem 9 sygnalu
pomijania i zarazem z wejsciem ukladu 10 dopasowania. Wyjscie nadajnika 9 jest polaczone linia 11 komunikacji
wewnetrznej z wejsciem kluczujacego czlonu 4. Wielowymiarowe wyjscie rejestru 5 jest polaczone adresowa
linia 12 z adresowymi wejsciami poszczególnych przelaczajacych bloków B,,^,... B i zarazem z drugim
wejsciem komparatora 8 kodu. Kazdy przelaczajacy blok &t, B2, ... Bn jest wyposazony w czlon 13 blokady
polaczen swoim wejsciem polaczony z wyjsciem ukladu 10 dopasowania, przeznaczonym do przystosowywania
pod wzgledem parametrów elektrycznych i czasowych sygnalu z bloku 6 pomijania do sygnalu czlonu 13
blokady.
Ponadto przelaczajacy blok Bt, B2, ... Bn ma uklad 14 reszyfratora kodu, przylaczony swoim wejsciem
do adresowej linii 12 zas wyjsciem do czlonu 13 blokady polaczen. Czlon 13 blokady polaczen jest swoim
wyjsciem polaczony z wykonawczym czlonem 15, zbudowanym z zespolu kontaktronowych przekazników
sterowanych tranzystorami do którego wejsc K!, K,, ... Km sa przylaczone zródla sygnalów pomiarowych
i którego wyjscia sa ze soba zwarte i polaczone z wejsciem miernika 1.97 633 .;,-£¦*¦¦
Przyklad II. Rozwiazanie przedstawfo^
zania z pierwszego przykladu, przeznaczona do stosowania w przypadku zgodnosci parametrów elektrycznych
i czasowych sygnalów przekazywanych po linii 11 komunikacji wewnetrznej i sygnalów wymaganych do ste¬
rowania czlonu 13 blokady polaczen. Blok 6 pomijania mozna wówczas uproscic, eliminujac uklad 10 dopa¬
sowania. W tym rozwiazaniu wejscia czlonów 13 blokady, polaczen sa polaczone za posrednictwem linii 11
komunikacji wewnetrznej bezposrednio z wyjsciem nadajnika 9 sygnalu pomijania polaczonego z wyjsciem
komparatora 8 kodu.
Przyklad III. Rozwiazanie zgodne z wynalazkiem, przedstawione w trzecim przykladzie,jest ukla¬
dem do wybierania zródel jednorodnych sygnalów pomiarowych w ukladach pomiarowych o strukturze mody¬
fikowanej w trakcie trwania pomiarów, to jest w ukladach adaptacyjnych. Uklad ma n przelaczajacych bloków
Bj, B2, ... Bn, których sygnalowe wejscia Kx, K2, ... Km sa polaczone ze zródlami sygnalów, zas wyjscia po¬
miarowe sa polaczone ze soba i doprowadzone do wejscia miernika 1. W ukladzie jest blok 2 sterowania zbudo¬
wany z zegarowego generatora 3, do wyjscia którego jest przylaczony kluczujacy czlon 4, polaczony swoim
wyjsciem z rejestrem 5, zlozonym z dzielników czestotliwosci. Ponadto uklad ma blok 6 pomijania zródel
sygnalów .pomiarowych oraz zadajacy czlon 7, przy czym blok 6 pomijania zawiera komparator 8 kodu, do
wejscia którego jest przylaczony zadajacy czlon 7 i polaczony z wyjsciem komparatora 8 nadajnik 9 sygnalu
pomijania oraz uklad 10 dopasowania. Wyjscie nadajnika 9 jest polaczone linia 11 komunikacji wewnetrznej
z wejsciem kluczujacego czlonu 4. Adresowe wejscia poszczególnych przelaczajacych bloków B\, B2, ... Bn
sa przylaczone do adresowej linii 12.
W odróznieniu od rozwiazania podanego w przykladzie pierwszym, w którym kazdy przelaczajacy blok
Bi, B2, ... Bn zawieral czlon 13 blokady polaczen, uklad wedlug niniejszego przykladu ma w bloku 6 pomi¬
jania uklad 16 modyfikacji adresu, znajdujacy sie na wyjsciu bloku 6 i przylaczony do adresowej linii 12. W prze¬
laczajacych blokach Bl9 B2, ... Bn znajduja sie reszyfratory 14 kodu polaczone z adresowa linia 12 oraz wy¬
konawcze czlony 15 przylaczone do wyjsc reszyfratorów 14, swoimi zas wyjsciami polaczone z miernikiem 1.
Wyjscie rejestru 5 jest polaczone z drugim wejsciem komparatora 8 kodu i zarazem z jednym z wejsc ukladu
16 modyfikacji adresu, którego drugie wejtlcie jest przylaczone do wyjscia ukladu 10 dopasowania, którego
zadaniem jest przystosowanie parametrów sygnalu z komparatora 8 kodu do wymagan ukladu 16 modyfikacji
adresu. Wejscie ukladu 10 dopasowania jest bezposrednio polaczone z wyjsciem komparatora 8 kodu.
Przyklad IV. Rozwiazanie wedlug wynalazku przedstawione w tym przykladzie jest ukladem prze¬
znaczonym do pracy w ukladach pomiarowych, w których wybór zródel sygnalu jest dokonywany recznie,
przez indywidualne nastawianie zadajników. Uklad ma n przelaczajacych bloków Blf B2, ... Bn, równa im
liczbe bloków Di, D2, ... Dn pomijania zródel sygnalu i taka sama liczbe zadajacych czlonów Zx, Z2, ... Zn.
Sygnalowe wejscia K,, K2, ... Km przelaczajacych bloków Bx, B2, ... Bn sa polaczone ze zródlami sygnalów
pomiarowych, zas ich wyjscia pomiarowe sa polaczone ze soba i doprowadzone do wejscia miernika 1.
Blok 2 sterowania jest zbudowany z zegarowego generatora 3, kluczujacego czlonu 4 i rejestru 5, przy
czym kluczujacy czlon 4 jest wlaczony pomiedzy wyjscie generatora 3 a wejscie rejestru 5. Wyjscie tego re¬
jestru 5 jest polaczone adresowa linia 12 z adresowymi wejsciami poszczególnych bloków B, > B2,... Bn<
Blok Dj, D2, ... D pomijania zródel sygnalu sklada sie z komparatora 8 kodu, znajdujacego sie najego
wejsciu, nadajnika 9 sygnalu pomijania przylaczonego do wyjscia komparatora 8 oraz ukladu 10 dopasowania
sygnalu bloku Dh D2, ... Dn do sygnalu przelaczajacego bloku B, , B2, ... Bn. Komparator 8 kodu kazdego
bloku Dl9 D2, ... Dn pomijania jest polaczony swoim wejsciem z przynaleznym do niego zadajacym czlonem
Zj, Z2,... Zn, który jest zbudowany z zespolu niezaleznych przelaczników klawiszowych o liczbie równej liczbie
sygnalowych wejsc K^ , K2, ... K przelaczajacego bloku Bt, B2,... Bn, z którym zadajacy czlon Zr, Z2,... Zn
wspóldziala. * ¦'.
Przelaczajacy blok Bj, B2, ... B sklada sie z czlonu 13 blokady polaczen, ukladu 14 reszyfratora,
którym jest znany scalony dekoder i wykonawczego czlonu 15, zbudowanego z kontaktronowych przekazników
sterowanych tranzystorami. Wyjscia nadajników 9 sygnalu pomijania sa polaczone linia 11 komunikacji wew¬
netrznej przylaczona do wejscia kluczujacego czlonu 4. Wyjscie ukladu 10 dopasowania jest polaczone z jednym
z wejsc czlonu 13 blokady polaczen. Drugie wejscie tego czlonu 13 jest polaczone z wyjsciem reszyfratora 14
przy czym wejscie reszyfratora 14 jest adresowym wejsciem bloku Bi, B2, ...~Bn, natomiast jego wyjscie jest
ponadto polaczone z drugim wejsciem komparatora 8 kodu wspólpracujacego bloku Dt, D2, ... Dn pomijania
zródel sygnalu. Wyjscie czlonu 13 blokady polaczen jest polaczone z wykonawczym czlonem 15, którego
sygnalowe wejscia Kj, K2,... K sa polaczone ze zródlami sygnalu, zas wyjscie z miernikiem 1.
W przykladowym rozwiazaniu komparator 8 kodu, uklad 10 dopasowania oraz czlon 13 blokady sa zbu¬
dowane ze wspólnego zespolu dwuwejsciowych funktorów 17 zanegowanej sumy logicznej, przy czym liczba
tych funktorów jest równa m, to jest liczbie zródel sygnalu. Jedno z wejsc kazdego funktora 17 jest polaczone4 97 633
z odrebnym wyjsciem zadajacego czlonu Z1, zas drugie wejscie kazdego funklura 17 jest polaczone z odrebnym
wyjsciem reszyfratora 14. Wyjscie kazdego funktora 17 jest polaczone poprzez rezystor z baza odpowiadaja¬
cego mu tranzystora 18, znajdujacego sie w wykonawczym czlonie 15, a przeznaczonego do sterowania wspól¬
pracujacego z nim uzwojenia kontaktronowego przekaznika 19, z których jest zbudowany ten wykonawczy
czlon 15. Jeden styk kazdego przekaznika 19 jest polaczony z innym sygnalowym wejsciem Kl5 K2, ... Km
wykonawczego czlonu 15, a drugi styk jest zwarty z innymi takimi stykami pozostalych przekazników 19
i polaczony z miernikiem 1.
Nadajnik 9 sygnalu pomijania jest zbudowany z zespolu dwuwejsciowych funktorów 20 zanegowanej
sumy logicznej, który tworzy wybierajacy uklad 21, wyjsciem polaczony poprzez posredniczacy wielowejsciowy
funktor 22 zanegowanego iloczynu logicznego z bramka 23 z otwartym kolektorem, której wyjscie stanowi
wyjscie nadajnika 9 sygnalu pomijania, przylaczone do linii 11 komunikacji wewnetrznej. Wyjscia funktora 17
sa polaczone z wejsciami funktorów 20 sterujacego ukladu 21 nadajnika 9 w ten sposób, ze kazde wejscie
funktora 20 jest polaczone z wyjsciem innego funktora 17.
Przyklad V. Rozwiazanie przedstawione w piatym przykladzie jest uproszczona odmiana rozwia¬
zania z czwartego przykladu, przeznaczona do stosowania w przypadku zgodnosci parametrów elektrycznych
i czasowych sygnalów przekazywanych po linii 11 komunikacji wewnetrznej i sygnalów wymaganych do stero¬
wania czlonem 13 blokady polaczen. Blok Di, D2,... Dp pomijania mozna wówczas:uproscic, eliminujac uklad
dopasowania. W tym rozwiazaniu wejscie czlonu 13 blokady jest polaczone z wyjsciem reszyfratora 14, które
jest polaczone takze z wejsciem komparatora 8 kodu, zas inne wejscie czlonu 13 blokady jest polaczone z linia
11 komunikacji wewnetrznej, natomiast jego wyjscie jest polaczone z wejsciami wykonawczych czlonów 15.
Uklad dziala nastepujaco. Zegarowy generator 3 dostarcza impulsów powodujacych zmiany stanu re¬
jestru 5. Stan rejestru 5, w którym jest zakodowana informacja o aktualnym numerze zródla sygnalu pomia¬
rowego do polaczenia z miernikiem 1, jest przekazywany adresowa linia 12 do wszystkich przelaczajacych blo¬
ków Bj, B2, ... B bezposrednio lub za posrednictwem ukladu 16 modyfikacji adresu. W blokach Bx, B2,... BR
ich reszyfratory 14 kodu dekoduja sygnaly i na wyjsciu tego, który obsluguje aktualnie wybierane zródlo sygna¬
lu pojawia sie sygnal sterujacy wykonawczym czlonem 15. Stan rejestru 5 przekazywany jest równiez do kom¬
paratora 8 kodu, albo bezposrednio, albo przez reszyfrator 14. Komparator 8 porównuje stan rejestru 5 z sy¬
gnalami z zadajacego czlonu 7 czy Zx, Z2, ... Z , informujacymi o tym, które polaczenie moze byc zrealizo¬
wane, a które pominiete. W przypadku, gdy komparator 8 stwierdzi, ze polaczenie danego zródla, któremu
odpowiada aktualny stan rejestru 5, z miernikiem 1 nalezy zrealizowac, wtedy poprzez nadajnik 9 sygnalu
pomijania, za posrednictwem linii 11 komunikacji wewnetrznej, jest wysylany sygnal blokady do kluczujacego
czlonu 4, co powoduje odciecie rejestru 5 od generatora 3 i utrzymanie aktualnego stanu rejestru 5.
Równoczesnie z komparatora 8 kodu poprzez linie 11 komunikacji wewnetrznej albo poprzez uklad 10
dopasowania zostaje wyslany sygnal do czlonów 13 blokady polaczen, który zezwala na przejscie sygnalu
z reszyfratora 14 do wykonawczego czlonu 15 i zrealizowanie polaczenia zródla sygnalu z miernikiem 1. Gdy
uklad zawiera uklad 16 modyfikacji adresu, to wówczas sygnal z komparatora 8 zezwala na przeslanie sygnalu
z rejestru 5 do reszyfratorów 14 bez modyfikacji. Czas trwania polaczenia warunkuje kluczujacy czlon 4 wlas¬
nym ukladem czasowym dobranym scisle do czasu pomiaru miernika 1.
W przypadku, gdy komparator 8 kodu stwierdzi, ze danego polaczenia nie nalezy realizowac, wówczas
czlony 13 blokady polaczen nie otrzymuja sygnalu przyzwalajacego i blokada jest utrzymywana, nie dopusz¬
czajac do wykonania polaczenia.
Gdy uklad zawiera uklad 16 modyfikacji adresu, to wówczas sygnal z komparatora 8 powoduje mody¬
fikacje adresu w ukladzie 16 na adres, który reszyfratory 14 interpretuja jako rozkaz nie realizowania polaczen,
czyli jako adres dla którego brak sygnalu sterujacego wykonawczym czlonem 15. Równoczesnie nie jest wysyla¬
ny sygnal blokady do kluczujacego czlonu 4, dzieki czemu natychmiast do rejestru 5 dociera kolejny impuls
z generatora 3. Jest to powodem natychmiastowej zmiany stanu rejestru 5, gdyz okres generatora 3 jest wielo¬
krotnie krótszy od czasu niezbednego miernikowi 1 na dokonanie pomiaru. Po zmianie stanu rejestru 5 opisany
cykl operacji powtarza sie w wersji zaleznej od podjetej uprzednio i zakodowanej w zadajacym czlonie 7 decyzji
o wyborze lub pominieciu okreslonego zródla sygnalu pomiarowego.
Claims (11)
1. Uklad wybierajacy zródla sygnalu elektrycznego, wspólpracujacy z odbiornikiem tego sygnalu, wy¬ posazony w blok sterowania zawierajacy generator zegarowy i rejestr, przy czym uklad wybierajacy ma bloki przelaczajace, które swoimi adresowymi wejsciami sa polaczone adresowa linia z wyjsciami rejestru, a wyjscia przelaczajacych bloków sa bezposrednio polaczone z odbiornikiem sygnalu, znamienny tym, ze uklad9?633 5 ma ponadto co najmniej jeden blok (6) pomijania zródel sygnalu zbudowany z komparatora (8) kodu i nadaj¬ nika (9) sygnalu pomijania oraz ma co najmniej jeden zadajacy czlon (7) polaczony z komparatorem (8) kodu, natomiast blok (2) sterowania zawiera dodatkowo czlon (4) kluczujacy sygnal generatora (3) wlaczony pomie¬ dzy jego wyjscie a wejscie rejestru (5), przy czym adresowa linia (12) jest ponadto polaczona z komparatorem (8) kodu, zas nadajnik (9) sygnalu pomijania polaczony z wyjsciem tego komparatora (8) jest swoim wyjsciem polaczony za posrednictwem linii (11) komunikacji wewnetrznej z wejsciem kluczujacego czlonu (4).
2. Uklad wedlug zastrz. 1, znamienny tym, ze przelaczajace bloki (Bl, B2,... Bn) sa wyposazone w reszyfratory (14) kodu i czlony (13) blokady polaczen, których wejscia sa polaczone z linia (11) komunikacji wewnetrznej oraz z wyjsciem reszyfratora (14), zas wyjscia ze sterujacymi wejsciami wykonawczych czlonów (15) tych bloków^, B2,... Bp).
3. Uklad wedlug zastrz. 1, znamienny tym, ze przelaczajace bloki (Bx, B2,... Bn) sa wyposa¬ zone w reszyfratory (14) kodu i czlony (13) blokady polaczen, zas blok (6) pomijania zródel sygnalu ma dodatkowo uklad (10) dopasowania sygnalu z bloku (6) pomijania do sygnalu czlonu (13) blokady polaczen, przy czym wyjscie ukladu (10) dopasowania jest polaczone z wejsciem czlonu (13) blokady.
4. Uklad wybierajacy zródla sygnalu elektrycznego, wspólpracujacy z odbiornikiem tego sygnalu, wy¬ posazony w blok sterowania zawierajacy generator zegarowy i rejestr, przy czym uklad wybierajacy ma bloki przelaczajace, które swoimi adresowymi wejsciami sa przylaczone do adresowej linii, a wyjscia przelaczajacych bloków sa bezposrednio polaczone z odbiornikiem sygnalu, znamienny tym, ze uklad ma ponadto co najmniej jeden blok (6) pomijania zródel sygnalu zbudowany z komparatora (8) kodu, nadajnika (9) sygnalu pomijania oraz ukladu (16) modyfikacji adresu i ma^ponadto co najmniej jeden zadajacy czlon (7) polaczony z jednym z wejsc komparatora (8) kodu, natomiast blok (2) sterowania zawiera dodatkowo czlon (4) kluczu¬ jacy sygnal generatora (3) wlaczony pomiedzy jego wyjscie a wejscie rejestru (5), którego wyjscie jest pola¬ czone z drugim wejsciem komparatora (8) kodu i zarazem z jednym z wejsc ukladu (16) modyfikacji adresu, zas nadajnik (9) sygnalu pomijania polaczony z wyjsciem komparatora (8) kodu jest swoim wyjsciem polaczony za posrednictwem linii (11) komunikacji we vnetrznej z wejsciem kluczujacego czlonu (4), natomiast uklad (16) modyfikacji adresu jest drugim wejsciem polaczony z wyjsciem komparatora (8) kodu a wyjsciem z adresowa linia (12). m
5. Uklad wedlug zastrz. 4, znamienny t y m, ze uklad (16) modyfikacji adresu jest drufjm wej¬ sciem polaczony z komparatorem (8) kodu za posrednictwem nadajnika (9) sygnalu pomijania.
6. Uklad wedlug zastrz. 4, albo 5, znamienny tym, ze na drugim wejsciu ukladu (16) modyfikacji adresu znajduje sie uklad (10) dopasowania sygnalu komparacji do sygnalu tego ukladu (16) modyfikacji adresu.
7. Uklad wybierajacy zródla sygnalu elektrycznego, wspólpracujacy z odbiornikiem tego sygnalu, wy¬ posazony w blok sterowania zawierajacy generator zegarowy i rejestr, przy czym uklad wybierajacy ma bloki przelaczajace, które swoimi adresowymi wejsciami sa polaczone adresowa linia z wyjsciami rejestru, a Wyjscia przelaczajacych bloków sa bezposrednio polaczone z odbiornikiem~sygnalu, znamienny tym, ze blok (2) stepowania zawiera dodatkowo czlon (4) kluczujacy sygnal generatora (3) wlaczony pomiedzy jego wyjscie a wejscie rejestru (5), przy czym uklad ma co najmniej tyle bloków (Di, D2,... Dn) pomijania zródel sygnalu, zbudowanych z komparatora (8) kodu i przylaczonego do jego wyjscia nadajnika (9) sygnalu pomijania, ile jest przelaczajacych bloków (Bi, B2, ... Bp) i co najmniej jeden zadajacy czlon (^ , Z2, ... Zn) wyjsciem przy¬ laczony do wejsc komparatorów (8) kodu, zas kazdy nadajnik (9) sygnalu pomijania jest swoim wyjsciem polaczony z wejsciem kluczujacego czlonu (4), za posrednictwem linii (11) komunikacji wewnetrznej, natomiast adresowa linia (12) jest polaczona z komparatorami (8) kodu bloków (Dj, D2, ... Dn) pomijania za posred¬ nictwem przelaczajacych bloków (Bx, B2,... B ).
8. Uklad wedlug zastrz. 7, znamienny t y m, ze przelaczajace bloki (B! ,-B2,... BR) sa wyposa¬ zone w czlony (13) blokady polaczen oraz reszyfratory (14) kodu polaczone z adresowa linia (12) i z wejsciami czlonów (13) blokady, których inne wejscia sa polaczone z linia (11) komunikacji wewnetrznej, zas wyjscia z wejsciami wykonawczych czlonów (15) przelaczajacych bloków(Bi, B2,... B ).
9. Uklad wedlug zastrz. 7, znamienny tym, ze przelaczajace bloki (Bj, B2,... B ) sa wyposazone w czlony (13) blokady polaczen oraz reszyfratory (14) kodu polaczone z adresowa linia (12) i z wejsciami czlonów (13) blokady, których wyjscia sa polaczone z wejsciami wykonawczych czlonów (15) przelaczajacych bloków (Bi, B2, ... Bn), zas bloki (Dj, D2, ... DR) pomijania zródel sygnalu maja dodatkowo uklad (10) dopa¬ sowania sygnalów, wejsciem polaczony z komparatorem (8) kodu, zas wyjsciem z jednym z wejsc czlonu (13) blokady.6 97 633
10. Uklad wedlug zastrz. 9, znamienny t y m, ze komparator (8) kodu i uklad (10) dopasowania wchodzace, do bloku (D{, D2,... Dn) pomijania zródel sygnalu oraz ze czlon (13) blokady polaczen wchodzacy do przelaczajacego bloku (B!, B^ ... BR), sa zbudowane ze wspólnego zespolu kombinacyjnych logicznych elementów (17) realizujacych funkcje sprawdzania zgodnosci sygnalu stanu znaczacego na odpowiadajacych sobie wyjsciach reszyfratora (14) i zadajacego czlonu (Zx, Z2, ... Zp), zas liczba tych elementów jest dobrana wedlug zaleznosci liniowej o stalym wspólczynniku do liczby zródel sygnalu, przy czym wyjscia zadajacego czlonu (Zi, Z2,... Z ) sa polaczone z wejsciami logicznych elementów (17), a wyjscia reszyfratora (14) z innymi ich wejsciami, natomiast Wyjscia logicznych elementów (17) sa polaczone ze sterujacymi wejsciami wykonaw¬ czego czlonu (15) i zarazem z wejsciami nadajnika (9) sygnalu pomijania, zbudowanego z elementów logicznych.
11. Uklad wedlug zastrz. 10, znamienny tym, ze nadajnik (9) sygnalu pomijania ma na wyjsciu bramke (23) z otwartym kolektorem polaczona poprzez posredniczacy kombinacyjny logiczny element (22) z wyjsciami wybierajacego ukladu (21), zbudowanego z zespolu kombinacyjnych logicznych elementów (20) tak polaczonych z wyjsciami logicznych elementów (17) wspólnego zespolu tworzacego komparator (8) kodu, uklad (10) dopasowania i czlon (13) blokady, ze wyjscie jednego z nich jest polaczone z co najmniej jednym wejsciem kombinacyjnego logicznego elementu (20) nadajnika (9) sygnalu pomijania. /w Kj...Km fo* *a*2- Km Fia. 297 633 M *2'" *" Ra. 3 A4*2-.- ^1 Fi3.497 633 Fia. 6 Prac. Poligraf. UP PRL naklad 120+18 Cena 4b zl
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL18610875A PL97633B1 (pl) | 1975-12-30 | 1975-12-30 | Uklad wybierajacy zrodla sygnalu elektrycznego |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL18610875A PL97633B1 (pl) | 1975-12-30 | 1975-12-30 | Uklad wybierajacy zrodla sygnalu elektrycznego |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL97633B1 true PL97633B1 (pl) | 1978-03-30 |
Family
ID=19975035
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL18610875A PL97633B1 (pl) | 1975-12-30 | 1975-12-30 | Uklad wybierajacy zrodla sygnalu elektrycznego |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL97633B1 (pl) |
-
1975
- 1975-12-30 PL PL18610875A patent/PL97633B1/pl unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5007050A (en) | Bidirectional digital serial interface for communication digital signals including digitized audio between microprocessor-based control and transceiver units of two-way radio communications equipment | |
| KR0121880B1 (ko) | 직렬제어장치 | |
| US3671942A (en) | A calculator for a multiprocessor system | |
| US3735353A (en) | Alarm transmission line security system utilizing pseudo random encoding | |
| JPS5862754A (ja) | 調整システム | |
| US3444521A (en) | Supervisory control system combining scanning and direct selection modes of operation | |
| FI73555B (fi) | Radiokommunikationsanordning. | |
| PL97633B1 (pl) | Uklad wybierajacy zrodla sygnalu elektrycznego | |
| US5506796A (en) | Digital signal processing circuit selectively operable in either a normal or a pseudorandom noise generative mode | |
| US4916689A (en) | Communications apparatus for encoding and decoding multiplexed optical signal | |
| EP2639988A1 (de) | Verfahren und System zur Erfassung, Übertragung und Auswertung sicherheitsgerichteter Signale | |
| JPS62159548A (ja) | 直列デ−タ伝送回路装置 | |
| CN109165176A (zh) | 一种幅相控制芯片和总线式数据传输组件 | |
| US4726015A (en) | Digital signal channel distributor | |
| CA1258130A (en) | Cmi signal transmission system | |
| GB1581131A (en) | Cypher signalling systems | |
| CA2167827A1 (en) | Feedforward control system, method and control module | |
| JP2000032013A (ja) | データ伝送システム | |
| SU1290291A1 (ru) | Ячейка матричного коммутатора | |
| PL109527B1 (en) | Storage system | |
| SU928640A1 (ru) | Многоканальный коммутатор | |
| SU1557576A1 (ru) | Система телемеханики | |
| SU641486A1 (ru) | Устройство дл телеуправлени | |
| SU1325546A1 (ru) | Адаптивное устройство дл приема информации с удаленных рассредоточенных объектов | |
| JPS6243234A (ja) | 時分割多重通信装置 |