PL97503B2 - - Google Patents

Download PDF

Info

Publication number
PL97503B2
PL97503B2 PL18628475A PL18628475A PL97503B2 PL 97503 B2 PL97503 B2 PL 97503B2 PL 18628475 A PL18628475 A PL 18628475A PL 18628475 A PL18628475 A PL 18628475A PL 97503 B2 PL97503 B2 PL 97503B2
Authority
PL
Poland
Prior art keywords
operational amplifier
input
adder
inverting input
output
Prior art date
Application number
PL18628475A
Other languages
Polish (pl)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL18628475A priority Critical patent/PL97503B2/pl
Publication of PL97503B2 publication Critical patent/PL97503B2/pl

Links

Landscapes

  • Amplifiers (AREA)
  • Networks Using Active Elements (AREA)

Description

Przedmiotem wynalazku fest elektroniczny uklad calkujacy, przeznaczony do calkowania wolnozmiennych przebiegów napieciowych o dlugim czasie trwania.Dotychczas jako uklady calkujace stosowano wzmacniacz operacyjny z pojemnoscia w galezi ujemnego sprzezenia zwrotnego i szeregowym rezystorem na wejsciu. Polaczenie takie w oparciu o znany efekt Millera dawalo znaczne powiekszenie stalej czasowej, lecz nie zapewnialo idealnego,calkowania. Ponadto w ukladzie tym nie mozna bylo uniknac wplywu pradu uplywnosciowego pojemnosci. Wymienione wyzej niedogodnosci staja sie uciazliwe przy bardzo dlugich czasach calkowania, wynoszacych kilkanascie czy kilkadziesiat minut Celem wynalazku jest usuniecie dotychczasowych trudnosci i opracowanie ukladu umozliwiajacego calkowanie napiec w zakresie bardzo dlugich czasów. Cel ten zostal osiagniety dzieki zastosowaniu ukladu calkujacego, który jest przedmiotem niniejszego wynalazku.Istota wynalazku polega na tym, ze wzmacniacz operacyjny ma na wejsciu nieodwracajacym fazy sumator równiez nieodwracajacy fazy, zbudowany przy uzyciu drugiego wzmacniacza operacyjnego i wezla sumacyjnego, który sumuje napiecie wyjsciowe i napiecie poddane calkowaniu oraz ma pojemnosc, ladowana napieciem wyjsciowym tego sumatora przez szeregowy rezystor. Iloczyn wzmocnienia wzmacniacza operacyjnego i sumatora zawierajacego drugi wzmacniacz operacyjny ma wynosic 1 V/V lub nieco wiecej niz 1 V/V.Dzieki zastosowaniu na wejsciu wzmacniacza operacyjnego sumatora z wezlem sumacyjnym, oraz zalaczeniu miedzy to wejscie a mase pojemnosci, uzyskano nowy uklad calkujacy o bardzo dlugich czasach calkowania, co nalezy do podstawowych zalet wynalazku.Wynalazek jest blizej objasniony na przykladzie wykonania przedstawionym na rysunku, który jest schematem ideowym gkladu elektronicznego.Uklad wedlug wynalazku ma drugi wzmacniacz operacyjny W2, którego wejscie nieodwracajace fazy polaczone jest przez rezystor R i pojemnosc C z sumatorem S, przy czym pojemnosc C polaczona jest z masa ukladu. Wejscie odwracajace faze drugiego wzmacniacza operacyjnego W2 polaczone jest z wyjsciem ukladu WY.Rezystory R!f R2, R3 zalaczone sa kolejno pomiedzy wejscie ukladu WE, wyjscie ukladu WY, mase ukladu,2 97 503 a wezel sumacyjny B, który jest polaczony z wejsciem nieodwracajacym fazy pierwszego wzmacniacza operacyjnego W1. Wejscie odwracajace faze wzmacniacza operacyjnego W1 jest polaczone z rezystorami R4 i Rs* przy czym rezystor R4 jest polaczony z wyjsciem wzmacniacza operacyjnego W1 a rezystor R5 z masa ukladu.Sumator S, nieodwracajacy fazy jest zbudowany z pierwszego wzmacniacza operacyjnego W1, wezla sumacyjnego B, w sklad którego wchodza rezystory Rlf R2, Rs oraz rezystorów R4 i R5- Sumator S sumuje napiecie doprowadzone do wejscia ukladu WE i pobrane z wyjscia ukladu WY ze wspólczynnikiem wzmocnienia równym 1 V/V lub nieco wiekszym niz 1 V/V. Wspólczynnik wzmocnienia reguluje sie czescia rezystancji R4.Nastawienie wspólczynnika wzmocnienia na wartosc nieco wieksza niz 1 V/V ma na celu skompensowanie wplywu pradu uplywnosciowego pojemnosci C. Drugi wzmacniacz operacyjny W2 pracuje jako wtórnik operacyjny o wzmocnieniu bardzo bliskim 1 V/V. Wzmacniacz ten musi posiadac bardzo duza rezystancje wejsciowa- Mozna ja osiagnac stosujac wzmacniacz operacyjny ze stopniem wejsciowym wykonanym na tranzystorach polowych, lub wzmacniacz operacyjny nie posiadajacy takiego stopnia wejsciowego wyposazyc w dodatkowy symetryczny tranzystor polowy., ¦ W wyzej przedstawionym ukladzie, gdy prad uplywnosciowy pojemnosci C jest do pominiecia, pojemnosc ta jest ladowana pradem o natezeniu proporcjonalnym do wartosci napiecia wejsciowego i odwortnie proporcjonalnym do wartosci rezystancji R. W przypadku, gdy napiecia wejsciowe jest stale, prad ladowania ma równiez stala wartosc, to napiecie wyjsciowe narasta liniowo w czasie. Natomiast w warunkach rzeczywistych, kiedy istnieje prad uplywnosciowy pojemnosci C, przy wzmocnieniu ukladu równym 1 V/V i stalej wartosci napiecia wejsciowego otrzymuje sie na wyjsciu ukladu przebieg wykladniczy malejacy.Jednakze dzieki mozliwosci nastawienia wspólczynnika wzmocnienia ukladu na wartosc nieco wieksza niz 1 V/V daje sie uzyskac przebieg wyjsciowy równiez prawie liniowy. PLThe subject of the invention is an electronic integrator, designed to integrate slowly changing voltage waveforms of long duration. Until now, an operational amplifier with a capacitance in the negative feedback branch and a series resistor on the input was used as integrating circuits. This combination, based on the known Miller effect, resulted in a significant increase in the time constant, but did not provide a perfect integration. Moreover, in this system it was not possible to avoid the effect of a capacitance leakage current. The above-mentioned disadvantages become burdensome at very long integration times, amounting to several or several dozen minutes. The aim of the invention is to remove the hitherto existing difficulties and to develop a system enabling the coupling of voltages in the range of very long times. This object is achieved by the use of the integrator, which is the subject of the present invention. The essence of the invention is that the operational amplifier has at the non-phase-inverting input an adder also non-phase-inverting, built by using a second operational amplifier and a summation node, which sums the output voltage and the voltage. subjected to integration and has a capacity that is charged with the output voltage of this adder through a series resistor. The product of the amplification of the operational amplifier and the adder containing the second operational amplifier is to be 1 V / V or slightly more than 1 V / V. By using an adder with a summation node on the input of the operational amplifier, and the connection between this input and the mass of the capacity, a new integrator with very long integration times, which is one of the main advantages of the invention. The invention is explained in more detail on the example of the embodiment shown in the drawing, which is a schematic diagram of the electronic structure. The circuit according to the invention has a second operational amplifier W2, the non-inverting input of which is connected by a resistor R and capacitance C with the adder S, where the capacitance C is connected with the mass of the system. The input reversing the phase of the second operational amplifier W2 is connected to the output of the OUT circuit. Resistors R! F R2, R3 are connected successively between the input of the IN circuit, the output of the OUT circuit, the circuit mass, 2 97 503 and the summation node B, which is connected to the non-inverting input the phases of the first operational amplifier W1. The phase reversing input of the operational amplifier W1 is connected to the resistors R4 and Rs *, where the resistor R4 is connected to the output of the operational amplifier W1 and the resistor R5 to the ground of the system. The non-phase reversing sum S is made of the first operational amplifier W1, summing node B, The composition of which includes the resistors Rlf R2, Rs and the resistors R4 and R5 - The adder S sums up the voltage supplied to the input of the WE circuit and taken from the output of the WY circuit with the amplification factor equal to 1 V / V or slightly higher than 1 V / V. The amplification factor is adjusted in part of the resistance R4. Setting the amplification factor to a value slightly greater than 1 V / V is to compensate for the effect of the capacitive leakage current C. The second operational amplifier W2 works as an operational follower with a gain very close to 1 V / V. This amplifier must have a very high input resistance - This can be achieved by using an operational amplifier with an input stage made on FETs, or an operational amplifier without such an input stage equipped with an additional symmetrical FET., ¦ In the above-presented circuit, when a leakage current can be omitted, this capacity is charged with a current proportional to the value of the input voltage and inversely proportional to the value of resistance R. In the event that the input voltage is constant, the charge current also has a constant value, the output voltage increases linearly with time. On the other hand, in real conditions, when there is a capacitance leakage current C, with the system amplification equal to 1 V / V and the constant value of the input voltage, the output of the system results in a decreasing exponential course. However, thanks to the possibility of setting the system amplification factor to a value slightly higher than 1 V / V the output waveform is also almost linear. PL

Claims (1)

1. Zastrzezenie patentowe Elektroniczny uklad calkujacy ze wzmacniaczem operacyjnym, znamienny tym, ze drugi wzmacniacz operacyjny (W2) ma na wejsciu nieodwracajacym fazy sumator (S) nieodwracajacy fazy z wezlem sumacyjnym (B) na wejsciu nieodwracajacym fazy pierwszego wzmacniacza operacyjnego (W1), sumujacy napiecie wyjsciowe drugiego wzmacniacza operacyjnego (W2) i napiecie poddane calkowaniu oraz ma pojemnosc (C) wlaczona pomiedzy wejscie nieodwracajace fazy drugiego wzmacniacza operacyjnego (W2) a mase ukladu, która jest ladowana napieciem wyjsciowym sumatora (S) przez rezystor (R), zalaczony pomiedzy wyjscie sumatora (S), a wejscie nieodwracajace fazy drugiego wzmacniacza operacyjnego (W2). W2^^Wy Prac. Poligraf. UP PRL naklad 120+18 Cena-45 zl PL1. Patent claim Electronic integrator with an operational amplifier, characterized in that the second operational amplifier (W2) has a non-inverting phase-inverting adder (S) at the non-inverting input with a summing node (B) at the non-inverting input of the first operational amplifier (W1), summarizing the output voltage of the second operational amplifier (W2) and the voltage subjected to integration and has a capacitance (C) connected between the non-inverting input of the second operational amplifier (W2) and the circuit ground, which is charged with the output voltage of the adder (S) through a resistor (R), connected between the output of the adder (S), and the non-inverting input of the second operational amplifier (W2). W2 ^^ Wy Prac. Typographer. UP PRL, circulation 120 + 18 Price - PLN 45 PL
PL18628475A 1975-06-16 1975-06-16 PL97503B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL18628475A PL97503B2 (en) 1975-06-16 1975-06-16

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL18628475A PL97503B2 (en) 1975-06-16 1975-06-16

Publications (1)

Publication Number Publication Date
PL97503B2 true PL97503B2 (en) 1978-03-31

Family

ID=19975163

Family Applications (1)

Application Number Title Priority Date Filing Date
PL18628475A PL97503B2 (en) 1975-06-16 1975-06-16

Country Status (1)

Country Link
PL (1) PL97503B2 (en)

Similar Documents

Publication Publication Date Title
US3700998A (en) Sample and hold circuit with switching isolation
US4013975A (en) Variable resistance circuit
US4691171A (en) Integrated RC filter with resistor trimming
JPS5762779A (en) Alwave rectifying circuit
US3944852A (en) Electrical switching device and modulator using same
US4086656A (en) Analog-to-digital integrating apparatus with pulse density conversion prior to accumulation
DE3368360D1 (en) Integrated semiconductor amplifier circuit
PL97503B2 (en)
US3346743A (en) Pulse width multiplying circuit having capacitive feedback
US3474349A (en) Fast acting electronic filter
JPS5478960A (en) Phase comparison circuit
US3538320A (en) Integrated circuit electronic analog divider with field effect transistor therein
US4570183A (en) Method and apparatus for measuring pulses of charge
US3475601A (en) Controlled impedance analog multiplier circuit in which a differential amplifier output drives a field effect transistor
JPS57121308A (en) Power amplifier
JPS57212810A (en) Amplifying circuit
JPS5627625A (en) Measuring circuit of the temperature
SU1190426A1 (en) Time delay
JPS6087508A (en) Dc blocking amplifier circuit
JPS56103766A (en) Integrating circuit
SU981897A1 (en) Inductive voltage divider
GB1152456A (en) Improvements in or relating to Operational Integrators
GB1573293A (en) Switching device
JPS57115016A (en) Comparator circuit of hysteresis level
JPS55150616A (en) Pulse width amplifying circuit