PL95695B1 - Uklad do identyfikacji polobrazow telewizyjnych - Google Patents

Uklad do identyfikacji polobrazow telewizyjnych Download PDF

Info

Publication number
PL95695B1
PL95695B1 PL17665874A PL17665874A PL95695B1 PL 95695 B1 PL95695 B1 PL 95695B1 PL 17665874 A PL17665874 A PL 17665874A PL 17665874 A PL17665874 A PL 17665874A PL 95695 B1 PL95695 B1 PL 95695B1
Authority
PL
Poland
Prior art keywords
output
pulse generator
input
separator
sync
Prior art date
Application number
PL17665874A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL17665874A priority Critical patent/PL95695B1/pl
Publication of PL95695B1 publication Critical patent/PL95695B1/pl

Links

Landscapes

  • Synchronizing For Television (AREA)

Description

Przedmiotem wynalazku jest uklad do indentyfi- kacji pólobrazów telewizyjnych. Jest to uklad poz¬ walajacy na wydzielenie z calkowitego sygnalu syn¬ chronizacji dwóch impulsów, z których kazdy jest jednoznacznie przyporzadkowany jednemu z dwóch pólobrazów, bedacych skladowymi pelnego obrazu przy zastosowaniu metody wybierania miedzylinio- wego.Wynalazek ma zastosowanie w urzadzeniach kon¬ trolnych i pomiarowych techniki telewizyjnej, a w szczególnosci takich jak selektory linii i oscylo¬ skopy przeznaczone do pomiarów telewizyjnych.Znany, zastosowany w oscyloskopie typ 529 firmy Tektronix, tranzystorowy uklad do identyfikacji pólobrazów telewizyjnych zawiera przerzutnik mo- nostabilny wyzwalany wydzielonymi z calkowitego sygnalu synchronizacji impulsami synchronizacji pionowej podawanymi na baze jednego z tranzy¬ storów przerzutnika, zas do,bazy drugiego tranzy¬ stora tego przerzutnika doprowadzany jest, po¬ przez kondensator sprzegajacy, calkowity sygnal synchronizacji. Czas generacji wlasnej przerzutnika dobrany jest tak, aby koniec ostatniego tylnego impulsu wyrównawczego spowodowal przejscie przerzutnika do stanu stabilnego. Uzyskany w ten sposób ujemny skok napiecia na kolektorze dru¬ giego tranzystora przerzutnika doprowadzany jest do ukladu formujacego impuls szpilkowy, którego zbocze narastajace trwa 50-^55 ^isek.Tak uksztaltowany impuls podawany jest przez rezystor do tego punktu ukladu do którego jest równoczesnie podawany przez kondensator calko-* wity sygnal synchronizacji o polaryzacji ujemnej, i w którym to punkcie nastepuje sumowanie tych obydwu sygnalów, a nastepnie doprowadzanie ich poprzez uklad progowo napieciowy do wejscia ustawiajacego przerzutnika bistabilnego. Aktywny impuls na tym wejsciu pojawia sie tylko wtedy, kiedy do narastajacego zbocza impulsu szpilkowe¬ go doda sie impuls synchronizacji linii. Pojawie¬ nie sie takiego impulsu zachodzi tylko w jednym pólobrazie i dzieki czemu ustawienie stanu prze¬ rzutnika bistabilnego wzgledem pólobrazów jest jednoznaczne. Przerzutnik pracuje w ukladzie licz¬ nika dwójkowego i wyzwalany jest impulsem syn¬ chronizacji ramki.Istota ukladu bedacego przedmiotem wynalazku zawierajacego, znany z opisu patentowego nr 86967, separator impulsów synchronizacji, generator im¬ pulsów standardowych, bramke koincydencji, gene¬ rator impulsów bramkujacych oraz przerzutnik bistabilny w ukladzie licznika dwójkowego z wej¬ sciem ustawiajacym, polega na tym, ze calkowity sygnal synchronizacji dolaczony jest do wejsc se¬ paratora oraz do jednego z wejsc bramki koincy¬ dencji, której inne dwa wejscia polaczone sa od¬ powiednio z wyjsciem generatora impulsów stan¬ dardowych i z wyjsciem generatora impulsów bramkujacych. Wejscie wyzwalajace generatora im¬ pulsów bramkujacych polaczone jest z wyjsciem 95 6953 separatora impulsów synchronizacji/Wyjscie bram¬ ki koincydencji dolaczone jest do wejscia ustawia¬ jacego przerzutnika bistabilnego, którego wejscie wyzwalajace jest polaczone z wyjsciem generatora impulsów bramkujacych. Korzystne jest podawanie calkowitego sygnalu synchronizacji na wejscie bramki koincydencji przez inwerter.Przedmiot wynalazku jest odtworzony w postaci przykladu wykonania na rysunku, na którym fig. 1 jest schematem ideowym ukladu, a fig. 2 przedsta¬ wia oscylogramy napiec w charakterystycznych punktach ukladu.Do realizacji ukladu zastosowano typowe obwody scalone. W sklad separatora impulsów synchroni¬ zacji S.I. wchodza bramki logiczne BI i B2, pracu¬ jace w ukladzie przerzutnika monostabilnego, bramka B3 jako stopien koincydencji oraz bramka B4 jako inwerter. Bramki B5 i B6 wykorzystane sa w stopniu generatora impulsów standardowych G.S. i pracuja w idetnycznym jak w separatorze ukladzie przerzutnika monostabilnego. Rózne sa tylko szerokosci generowanych przez nie impul¬ sów. Dla prawidlowej pracy separatora wymagane jest, aby minimalna szerokosc impulsów przerzut¬ nika byla wieksza niz szerokosc impulsów syn¬ chronizacji linii, a maksymalna ich szerokosc mniej¬ sza od szerokosci czastkowych -impulsów syn¬ chronizacji ramki. Odpowiednie wymaganie dla impulsów standardowych jest, aby byly one szer¬ sze od pól linii, ale wezsze od jednej linii o wiecej niz szerokosc wrebów miedzy czastkowymi impul¬ sami synchronizacji ramki.Bramka B7 pelni role ukladu koincydencji dla impulsów sygnalu synchronizacji, impulsów stan¬ dardowych oraz impulsów bramkujacych. Genera¬ tor impulsów bramkujacych G.B. jest przerzutni- kiem jednostabilnym z dwoma wyjsciami komple¬ mentarnymi. Jako przerzutnik bistabilny P.B. za¬ stosowano przerzutnik typu D z wejsciem ustawia¬ jacymi. Przy polaczonym wyjsciu Q z wejsciem D przerzutnik ten pracuje jako licznik binarny.Przedstawione na fig. 2 przebiegi sygnalów dla pierwszego i drugiego pólobrazu wyjasniaja dzia¬ lanie ukladu.Przebieg 1 przedstawia doprowadzony do wej¬ scia ukladu calkowity sygnal synchronizacji, który po zrózniczkowaniu dolaczony jest do wejscia prze¬ rzutnika monostabilnego separatora oraz do wej¬ scia generatora impulsów standardowych. Dzieki zachodzacej w bramce B3 koincydencji impulsów przerzutnika separatora BI i B2 oraz odwróconych impulsów synchronizacji 2 wydzielony zostaje pierwszy z grupy impuls synchronizacji ramki 4.Narastajacym zboczem tego impulsu wyzwalany jest monostabilny generator impulsów bramkuja¬ cych. Ujemny impuls 5 wyjsciowy tego generatora blokuje bramki koincydencji B3 i B7 co najmniej 695 4 na okres czasu wystepowania w sygnale synchro¬ nizacji 2 pozostalych impulsów synchronizacji ram¬ ki. Wskutek tego, podczas pierwszego pólobrazu, na wyjsciu 6 bramki B7 nie zostaje wydzielony za- den impuls.Inna jest wzajemna sytuacja impulsów z drugim pólobrazie, gdzie odstep miedzy ostatnim normal¬ nym impulsem synchronizacji linii a pierwszym czastkowym impulsem synchronizacji ramki zawie- ra nieparzysta ilosc polówek linii. Dzieki temu podczas trwania pierwszego czastkowego impulsu synchronizacji ramki nastepuje koincydencja z im¬ pulsem standardowym i wydzielony zostaje impuls identyfikacji 6 tego pólobrazu, którym ustawiany jest poczatkowy stan przerzutnika bistabilnego, W ten sposób kazdemu z dwóch stanów na wyjsciach 7 i 8 tego przeczutnika przyporzadkowany jest jed¬ noznacznie odpowiedni pólobraz.Na prace ukladu nie ma istotnego wplywu ilosc impulsów wyrównawczych w sygnale synchroniza¬ cji, która zalezna jest od przyjetego standardu. Nie mniej jednak, od ilosci przednich impulsów wy¬ równawczych zalezy, w którym pólobrazie wystapi impuls identyfikujacy 6. Bedzie to zawsze ten pól¬ obraz, w którym odstep miedzy ostatnim normal¬ nym impulsem synchronizacji linii a pierwszym czastkowym impulsem synchronizacji ramki zawie¬ ra nieparzysta ilosc póllinii. PL

Claims (2)

  1. Zastrzezenia patentowe 1. Uklad do identyfikacji pólobrazów telewizyj- 35 nych zawierajacy separator impulsów synchroni¬ zacji, generator impulsów standardowych, bramka koincydencji, generator impulsów bramkujacych oraz przerzutnik bistabilny w ukladzie licznika dwójkowego z wejsciem ustawiajacym, znamienny 40 tym, ze calkowity sygnal synchronizacji dolaczony jest do wejsc separatora impulsów synchronizacji (S.I.) oraz do jednego z wejsc bramki koincydencji (B7), której inne dwa wejscia polaczone sa odpo¬ wiednio z wyjsciem generatora impulsów standar- 45 dowych (G.S.) i z wyjsciem generatora impulsów bramkujacych (G.B.), przy czym wejscie wyzwala¬ jace generatora impulsów bramkujacych (G.B.) po¬ laczone jest z wyjsciem separatora impusów syn¬ chronizacji (S.I.), zas wyjscie bramki koincydencji 50 (B7) dolaczone jest do wejscia ustawiajacego prze¬ rzutnika bistabilnego (P.B.), którego wejscie wyz¬ walajace polaczone jest z wyjsciem generatora im¬ pulsów bramkujacych (G.B.).
  2. 2. Uklad wedlug zastrz. 1, znamienny tym, ze 55 calkowity sygnal synchronizacji jest podawany na wejscie bramki koincydencji (B7) przez inwerter (B4).95 695 Tj+VCC O L. pE^^^rfe^f -^y- ^zy^-^yfr^y -TL sL di Dx I PÓfc-OSRAZ I nnirrrriJuiJUijrrnTTi^ _njuuuuLnnruir^^ jT_n_n_fi]_n_rLJi_ji_n_n_ © © © © © ©. © ® I PÓLD6AAZ y irTTirriJiJuiJijni 11 rin n_jjuuuU|lriririr^^ L_n_Ji_jT_ii_n_n_rLJi_n_n Rq2 PL
PL17665874A 1974-12-20 1974-12-20 Uklad do identyfikacji polobrazow telewizyjnych PL95695B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL17665874A PL95695B1 (pl) 1974-12-20 1974-12-20 Uklad do identyfikacji polobrazow telewizyjnych

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL17665874A PL95695B1 (pl) 1974-12-20 1974-12-20 Uklad do identyfikacji polobrazow telewizyjnych

Publications (1)

Publication Number Publication Date
PL95695B1 true PL95695B1 (pl) 1977-11-30

Family

ID=19970195

Family Applications (1)

Application Number Title Priority Date Filing Date
PL17665874A PL95695B1 (pl) 1974-12-20 1974-12-20 Uklad do identyfikacji polobrazow telewizyjnych

Country Status (1)

Country Link
PL (1) PL95695B1 (pl)

Similar Documents

Publication Publication Date Title
US6323706B1 (en) Apparatus and method for edge based duty cycle conversion
US4041403A (en) Divide-by-N/2 frequency division arrangement
US3662114A (en) Frame synchronization system
GB2131244A (en) Clock pulse generating circuits
US4317053A (en) High speed synchronization circuit
EP0559671A1 (en) ALIGNMENT OF THE PHASE OF A CLOCK SIGNAL.
US4786823A (en) Noise pulse suppressing circuit in digital system
US2926242A (en) Synchronization signal generator
US3219845A (en) Bistable electrical circuit utilizing nor circuits without a.c. coupling
DE19957613A1 (de) Synchronisierungselement zum Konvertieren eines asynchronen Impulssignals lin ein synchrones Impulssignal
PL95695B1 (pl) Uklad do identyfikacji polobrazow telewizyjnych
US3543295A (en) Circuits for changing pulse train repetition rates
US3603815A (en) Bistable circuits
US5101419A (en) Fixed duty cycle clock generator
US3551823A (en) Electrical pulse decoders
EP0276157A2 (en) Trigger re-synchronization circuit
US2866896A (en) Pulse converting circuit
US4741005A (en) Counter circuit having flip-flops for synchronizing carry signals between stages
US3165646A (en) Blanking circuit for ring counter and including gating circuits at the outputs thereof
KR910011006A (ko) 디지탈 동기화 장치
SU1059662A1 (ru) Импульсный частотно-фазовый детектор
US4816907A (en) Television synchronizing signal pattern correction circuit
US3670179A (en) Electrical circuit
KR0184153B1 (ko) 주파수 분주 회로
US2842662A (en) Flip-flop circuit