PL425588A1 - Generator losowy - Google Patents
Generator losowyInfo
- Publication number
- PL425588A1 PL425588A1 PL42558818A PL42558818A PL425588A1 PL 425588 A1 PL425588 A1 PL 425588A1 PL 42558818 A PL42558818 A PL 42558818A PL 42558818 A PL42558818 A PL 42558818A PL 425588 A1 PL425588 A1 PL 425588A1
- Authority
- PL
- Poland
- Prior art keywords
- gprs
- outputs
- inputs
- generators
- delay
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
- Networks Using Active Elements (AREA)
Abstract
Generator losowy (GL) zawiera dwa generatory pierścieniowe z regulowaną szybkością (GPRS i GPRS'), detektor fazy (DF), układ sterujący (US') oraz siedem układów metastabilnościowych (UM1, UM2, UM3, UM4, UM5, UM6, UM7). Generatory pierścieniowe z regulowaną szybkością (GPRS i GPRS') zawierają linie opóźniające (LO, LO') zamknięte w pętle. Linie opóźniające składają się z elementów opóźniających (EO) połączonych w szeregi włączone pomiędzy wejściami (i-LO, i-LO') i wyjściami (o-LO, o-LO') tych linii, a wyjścia linii dołączone są także do wyjść (o-GPRS, o-GPRS') generatorów pierścieniowych z regulowaną szybkością, do których dołączone są wejścia (i1-DF, i2-DF) detektora fazy (DF). Wyjście (o-DF) detektora fazy dołączone jest do głównego wejścia (i-US') układu sterującego (US'), którego wyjście (o-US') dołączone jest do wejść sterujących (s-GPRS, s-GPRS') generatorów z regulowaną szybkością. W linie opóźniające (LO, LO'), w szereg z elementami opóźniającymi (EO), włączone są sterowane elementy opóźniające (T, T'), których wejścia sterujące (s-T, s-T') dołączone są do wejść sterujących (s-GPRS, s-GPRS') generatorów z regulowaną szybkością. Wyjścia (o-UM1, o-UM2, o-UM3, o-UM4, o-UM5, o-UM6, o-UM7) układów metastabilnościowych dołączone są do wyjść (o1-GL, o2-GL, o3-GL, o4-GL, o5-GL, o6-GL, o7-GL) generatora losowego (GL), przy czym wyjście (o-UM1) pierwszego dołączone jest również do dodatkowego wejścia (r-US') układu sterującego (US'). Wejścia (i1-UM1, i2-UM1, i1-UM2, i2-UM2, i1-UM3, i2-UM3, i1-UM4, i2-UM4, i1-UM5, i2-UM5, i1-UM6, i2-UM6, i1-UM7, i2-UM7) układów metastabilnościowych dołączone są do linii opóźniających (LO, LO') do wyjść wybranych elementów opóźniających (EO).
Priority Applications (7)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL425588A PL235108B1 (pl) | 2018-05-17 | 2018-05-17 | Generator losowy |
| EP18845061.3A EP3665776B1 (en) | 2017-08-08 | 2018-08-07 | Random number generator |
| US16/637,351 US11366640B2 (en) | 2017-08-08 | 2018-08-07 | Random number generator with a bistable and ring oscillators |
| PL428400A PL246417B1 (pl) | 2017-08-08 | 2018-08-07 | Generator losowy |
| PCT/IB2018/055937 WO2019030667A1 (en) | 2017-08-08 | 2018-08-07 | RANDOM NUMBER GENERATOR |
| PL450740A PL450740A3 (pl) | 2017-08-08 | 2024-12-27 | Generator losowy z generatorem metastabilnościowych interwałów czasowych |
| PL450744A PL450744A3 (pl) | 2017-08-08 | 2024-12-27 | Generator losowy z arbitrem |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL425588A PL235108B1 (pl) | 2018-05-17 | 2018-05-17 | Generator losowy |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PL425588A1 true PL425588A1 (pl) | 2019-11-18 |
| PL235108B1 PL235108B1 (pl) | 2020-06-01 |
Family
ID=68536669
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL425588A PL235108B1 (pl) | 2017-08-08 | 2018-05-17 | Generator losowy |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL235108B1 (pl) |
-
2018
- 2018-05-17 PL PL425588A patent/PL235108B1/pl unknown
Also Published As
| Publication number | Publication date |
|---|---|
| PL235108B1 (pl) | 2020-06-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN102968290B (zh) | 一种异构轻量级的真随机数产生器 | |
| US3375448A (en) | Variable dividers | |
| PL425588A1 (pl) | Generator losowy | |
| PL425587A1 (pl) | Generator losowy | |
| JP5431290B2 (ja) | クロック・ドメイン・クロッシングのデータ転送回路および方法 | |
| ES2194780T3 (es) | Circuito integrado con al menos dos sistemas de pulsos de reloj. | |
| Chen et al. | FPGA implementation of a UPT chaotic signal generator for image encryption | |
| Anshel et al. | The solvability of the conjugacy problem for certain HNN groups | |
| PL425589A1 (pl) | Generator losowy | |
| PL428400A1 (pl) | Generator losowy | |
| Wang et al. | Research and design of AES security processor model based on FPGA | |
| RU2617329C1 (ru) | Счетчик групповой структуры с переменным модулем | |
| KR101349587B1 (ko) | 단일 클럭 경로를 사용하는 1분주이상의 클럭 분주 회로 | |
| PL425582A3 (pl) | Generator losowy | |
| PL425580A3 (pl) | Generator losowy | |
| PL425581A3 (pl) | Generator fizycznie niekopiowalnych kluczy kryptograficznych | |
| PL425584A3 (pl) | Generator losowy | |
| CN111313870A (zh) | 一种基于相位补偿的窄脉冲精密时延同步方法及装置 | |
| PL428404A1 (pl) | Generator fizycznie niekopiowalnych kluczy kryptograficznych | |
| RU136604U1 (ru) | Генератор кодовых комбинаций | |
| WO2012108576A1 (ko) | 에지컴바이너, 이를 이용한 주파수 체배기 및 주파수 체배방법 | |
| PL425583A3 (pl) | Generator losowy | |
| PL426576A1 (pl) | Generator losowy | |
| PL422489A1 (pl) | Generator losowy | |
| PL422488A1 (pl) | Generator losowy |