PL402220A1 - Przelacznik do rozleglego systemu pomiarowo-sterujacego - Google Patents

Przelacznik do rozleglego systemu pomiarowo-sterujacego

Info

Publication number
PL402220A1
PL402220A1 PL402220A PL40222012A PL402220A1 PL 402220 A1 PL402220 A1 PL 402220A1 PL 402220 A PL402220 A PL 402220A PL 40222012 A PL40222012 A PL 40222012A PL 402220 A1 PL402220 A1 PL 402220A1
Authority
PL
Poland
Prior art keywords
input
block
output
decision block
switch
Prior art date
Application number
PL402220A
Other languages
English (en)
Other versions
PL223146B1 (pl
Inventor
Jerzy Nabielec
Andrzej Wetula
Original Assignee
Akademia Górniczo-Hutnicza im. Stanislawa Staszica w Krakowie
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Akademia Górniczo-Hutnicza im. Stanislawa Staszica w Krakowie filed Critical Akademia Górniczo-Hutnicza im. Stanislawa Staszica w Krakowie
Priority to PL402220A priority Critical patent/PL223146B1/pl
Publication of PL402220A1 publication Critical patent/PL402220A1/pl
Priority to EP13198244.9A priority patent/EP2747316A3/en
Priority to US14/133,682 priority patent/US9356720B2/en
Publication of PL223146B1 publication Critical patent/PL223146B1/pl

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

Przelacznik charakteryzuje sie tym, ze ma blok wejsciowy (I_B), blok decyzyjny (D_B) i blok wyjsciowy (O_B), przy czym blok wejsciowy (I_B), ma wejscie toru przesylu danych z wezla wyzszego poziomu (In_ M), co najmniej dwa wyjscia torów przesylu danych do wezlów nizszego poziomu (Out_S(1...N)) oraz polaczenie z wejsciem przesuwnego rejestru odbioru (SRR) i wejsciem detektora (DS) w bloku decyzyjnym. W bloku decyzyjnym wyjscie detektora (DS) polaczone jest z wejsciem zespolu zegarów (T). Pomiedzy przesuwnym rejestrem odbioru (SRR) i zespolem zegarów (T) wykonane jest polaczenie traktem wieloliniowym. Blok wyjsciowy (O_B) stanowi uklad wybierajacy komutowany, który sterowany jest przez zespól zegarów (T) z bloku decyzyjnego i ma wyjscie toru przesylu danych do wezla wyzszego poziomu (Out_M) oraz wejscia torów przesylu danych z wezlów nizszego poziomu (In_S(1...N)).
PL402220A 2012-12-24 2012-12-24 Przełącznik do rozległego systemu pomiarowo-sterującego PL223146B1 (pl)

Priority Applications (3)

Application Number Priority Date Filing Date Title
PL402220A PL223146B1 (pl) 2012-12-24 2012-12-24 Przełącznik do rozległego systemu pomiarowo-sterującego
EP13198244.9A EP2747316A3 (en) 2012-12-24 2013-12-18 A system and a method for synchronization and transmission of information in a distributed measurement and control system
US14/133,682 US9356720B2 (en) 2012-12-24 2013-12-19 System and a method for synchronization and transmission of information in a distributed measurement and control system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL402220A PL223146B1 (pl) 2012-12-24 2012-12-24 Przełącznik do rozległego systemu pomiarowo-sterującego

Publications (2)

Publication Number Publication Date
PL402220A1 true PL402220A1 (pl) 2013-09-16
PL223146B1 PL223146B1 (pl) 2016-10-31

Family

ID=49156222

Family Applications (1)

Application Number Title Priority Date Filing Date
PL402220A PL223146B1 (pl) 2012-12-24 2012-12-24 Przełącznik do rozległego systemu pomiarowo-sterującego

Country Status (1)

Country Link
PL (1) PL223146B1 (pl)

Also Published As

Publication number Publication date
PL223146B1 (pl) 2016-10-31

Similar Documents

Publication Publication Date Title
ATE553539T1 (de) Taktmodusbestimmung in einem speichersystem
IN2012DE01073A (pl)
WO2012117291A3 (en) Fully digital chaotic differential equation-based systems and methods
ATE426948T1 (de) Zwei-bit-a-/d-wandler mit versatzlíschung, verbesserter gleichtaktunterdruckung und schwellensensitivitat
DE602008004547D1 (de) 12c-bus-schnittstelle mit parallelbetriebsmodus
GB201209121D0 (en) Apparatus and method for synchronising signals
CN102724033A (zh) 实现主备时钟相位对齐的方法和主控单板
PH12017502159A1 (en) Frequency divider, phase-locked loop, transceiver, radio station and method of frequency dividing
GB2547609A (en) Synchronizing downhole subs
GB2574986A (en) Switching in an audio system with multiple playback paths
DE602007003319D1 (de) Frequenzteilerschaltungen
Al-Alem et al. Clock jitter correction circuit for high speed clock signals using delay units a nd time selection window
PL402220A1 (pl) Przelacznik do rozleglego systemu pomiarowo-sterujacego
BR112014018288A8 (pt) Interfaces de várias pistas de alta velocidade para interface serial síncrona de alta velocidade e sistemas e métodos conexos
WO2008095974A3 (en) A clock circuit
US8638149B1 (en) Equalized rise and fall slew rates for a buffer
MX342336B (es) Bucle de enganche de fase de velocidad de respuesta programable.
CN105406984A (zh) 一种实现主备倒换背板时钟的系统及方法
FR2901930B1 (fr) Procede et dispositif de generation de signaux binaires dephases et leur utilisation
TW200743930A (en) Adjusting circuit for delay circuit
ATE532267T1 (de) Verzögerungsregelschleife
US20130162310A1 (en) Clock generator with integrated phase offset programmability
PL401522A1 (pl) Metastabilnościowy generator losowy
ATE549796T1 (de) Schaltung zum störungsfreien umschalten zwischen taktsignalen
PL401523A1 (pl) Metastabilnościowy generator losowy