PL153223B1 - Układ wejściowy monitora kolorowego - Google Patents
Układ wejściowy monitora kolorowegoInfo
- Publication number
- PL153223B1 PL153223B1 PL26414887A PL26414887A PL153223B1 PL 153223 B1 PL153223 B1 PL 153223B1 PL 26414887 A PL26414887 A PL 26414887A PL 26414887 A PL26414887 A PL 26414887A PL 153223 B1 PL153223 B1 PL 153223B1
- Authority
- PL
- Poland
- Prior art keywords
- gate
- input
- gates
- output
- inputs
- Prior art date
Links
- 239000003086 colorant Substances 0.000 description 6
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Processing Of Color Television Signals (AREA)
Description
RZECZPOSPOLITA OPIS PATENTOWY 153 223 POLSKA
URZĄD
PATENTOWY
RP
Patent dodatkowy do patentu nr —--Int. Cl.5 G06F 3/153
Zgłoszono: 87 02 17 (P. 264148)
Pierwszeństww-CZYTELIA h h l n
Zgłoszenie ogłoszono: 88 10 27
Opiz patentowy opublikowano: 1991 12 31
Twórcy wynalazku: Janusz Skiba, Wojciech Chadryś, Wiktor Krakowski, Marek Szary
Uprawniony z patentu: Zakłady Kineskopowe „Unitra-Polkolor
Zakład Kineskopów Kolorowych,
Piaseczno (Polska)
Układ wejściowy monitora kolorowego
Przedmiotem wynalazku jest układ wejściowy monitora kolorowego, zwłaszcza monitora przeznaczonego do pracy w systemie komputerowym kompatybilnym z systemem IBM.
Większość produkowanych obecnie komputerów posiada układy wewnętrzne umożliwiające realizację grafiki barwnej na ekranie współpracującego z nim monitora kolorowego. Komputer taki posiada wyjście sygnałów kolorów podstawowych R, G, B oraz sygnału INTENSITY. Sygnały te posiadają poziom TTL i należy je tak przetworzyć w układzie wejściowym monitora, aby mogły sterować jego pracą i wytworzyć na ekranie monitora odpowiednie dla danego standardu efekty barwne. Dla standardu IBM wymagane jest uzyskanie prawidłowego odtwarzania obrazu testowego, zawierającego 16 pasów barwnych - 8 kolorów podstawowych, 7 odcieni i pas brązowy, którego uzyskanie jest podstawowym problemem technicznym przy konstruowaniu układu wejściowego monitora. Dotychczas kolor brązowy uzyskano przez zastosowanie skomplikowanych układów tranzystorowych.
Znany jest układ wejściowy monitora kolorowego, posiadający trzy tory R, G, B odpowiadające sygnałom kolorów podstawowych oraz tor sygnału INTENSITY. Każdy z torów posiada na wejściu dzielnik dopasowujący, z którym przez rezystor jest połączone wejście bramki buforowej z otwartym kolektorem, której wyjście w torach R, G, B jest przez dzielnik napięcia połączone z anodą diody. Środek dzielnika napięcia stanowi wyjście sygnału danego toru R, G lub B, natomiast katody diod w torach R, G, B są połączone ze sobą i przez potencjometr z wyjściem bramki w torze I.
Układ wejściowy' według wynalazku posiada ponadto układ wytwarzania koloru brązowego, zawierający pierwszą i drugą bramkę buforową z otwartym kolektorem oraz pierwszy, drugi i trzeci inwerter z otwartym kolektorem. Wejścia pierwszej i drugiej bramki są połączone odpowiednio z wejściami bramek w torach G i R. Wejścia pierwszego i drugiego inwertera są połączone odpowiednio z wejściami bramek w torach I i B. Wyjścia pierwszej i drugiej bramki i pierwszego i drugiego inwertera są połączone ze sobą i dalej przez trzeci inwerter i rezystor z wyjściem toru G.
153 223
Ponadto wyjścia bramek i anody diod w torach R, G, B są zasilane przez rezystory ze źródła napięcia o regulowanej wartości.
Dzięki konstrukcji układu wejściowego według wynalazku możliwe jest dopasowanie sygnału wyjściowego komputera do poziomu wymaganego przez monitor, uzyskanie barw zgodnych ze standardem IBM, a ponadto możliwość regulacji nasycenia barw bez zmiany ich wzajemnych proporcji.
Przedmiot wynalazku został przedstawiony w przykładzie wykonania na rysunku, na którym pokazano schemat ideowy układu.
Układ posiada trzy tory R, G, B odpowiadające sygnałom kolorów podstawowych oraz tor sygnału INTENSITY. Tory R, G, B, I posiadają na wejściu dzielniki dopasowujące odpowiednio R1-R2, R4-R5, R7-R8, R10-R11, których środki są poprzez rezystory odpowiednio R3, R6, R9, R12 połączone z wejściem bramek buforowych z otwartym kolektorem BI, B2, B3, B4. Wyjścia bramek BI, B2, B3 są przez dzielniki napięcia odpowiednio R14-R15, R18-R19, R22-R23 połączone z anodami diod Dl, D2, D3, których katody są połączone ze sobą i przez potencjometr PI z wyjściem bramki B4. Środki dzielników R14-R15, R18-R19, R22-R23 stanowią wyjścia odpowiednio torów R, G i B. Z wejściem bramki BI jest połączone wejście bramki B8, zaś z wejściem bramki B2 -wejście bramki B7. Natomiast z wejściem bramek B3 i B4 są połączone odpowiednio wejścia inwerterów B6 i B5. Wyjścia bramek B7, B8 i inwerterów B5, B6 są połączone ze sobą i zasilane przez rezystor R25, a dalej połączone przez inwerter B9 i rezystor R26 z wyjściem toru G. Wyjścia bramek BI, B2, B3 są zasilane przez rezystory odpowiednio R13, R17, R21 ze źródła napięcia Uz, z którego przez rezystory R16, R20, R24 są również zasilone anody diod odpowiednio Dl, D2, D3. Wszystkie bramki i inwertery Bl-rB9 mają wyjścia z otwartym kolektorem.
Układ według wynalazku zapewnia poprawne dopasowanie sygnału z komputera do monitora jak również uzyskanie barw zgodnych ze standardem IBM. Potencjometrem PI reguluje się stosunek kolorów podstawowych do ich odcieni. Natomiast poprzez zmianę napięcia Uz można regulować amplitudę sygnałów wyjściowych wszystkich kolorów, a więc ich nasycenie, przy zachowaniu stałych proporcji między kolorami.
Claims (1)
- Zastrzeżenie patentoweUkład wejściowy monitora kolorowego, zwłaszcza przeznaczonego do pracy w systemie komputerowym kompatybilnym z systemem IBM, posiadającym trzy tory R, G, B odpowiadające sygnałom kolorów podstawowych oraz tor sygnału INTENSITY, a każdy z torów posiada na wejściu dzielnik dopasowujący, z którym przez rezystor jest połączone wejście bramki buforowej z otwartym kolektorem, której wyjście w torach R, G, B jest przez dzielnik napięcia połączone z anodą diody, przy czym środek dzielnika napięcia stanowi wyjście sygnału danego toru R, G, B, natomiast katody diod w torach R, G, B są połączone ze sobą i przez potencjometr z wyjściem bramki w torze sygnału INTENSITY, znamienny tym, że posiada dodatkowo układ wytwarzania koloru brązowego, zawierającego pierwszą (B7) i drugą (B8) bramkę buforową z otwartym kolektorem, oraz pierwszy (B5), drugi (B6) i trzeci (B9) inwerter z otwartym kolektorem, przy czym wejścia pierwszej (B7) i drugiej (B8) bramki są połączone odpowiednio z wejściem bramek (B2, BI) w torach G i R, wejścia pierwszego (B5) i drugiego (B6) inwertera są połączone odpowiednio z wejściami bramek z wejściami bramek (B4, B3) w torach I i B, natomiast wyjścia pierwszej (B7) i drugiej (B8) bramki oraz pierwszego (B5) i drugiego (B6) inwertera są połączone ze sobą i dalej przez trzeci inwerter (B9) i rezystor (R26) z wyjściem toru G, a ponadto wyjścia bramek (BI, B2, B3) i anody diod (Dl, D2, D3) w torach R, G, B są zasilone przez rezystory (R13, R17, R21, R20, R24) ze źródła napięcia (Uz) o regulowanej wartości.κ3Α *-ψ-οRZ ΐ>813-Ο-*818 ίΰλI* ?μ-α815G ĆΒ *
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL26414887A PL153223B1 (pl) | 1987-02-17 | 1987-02-17 | Układ wejściowy monitora kolorowego |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL26414887A PL153223B1 (pl) | 1987-02-17 | 1987-02-17 | Układ wejściowy monitora kolorowego |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PL264148A1 PL264148A1 (en) | 1988-10-27 |
| PL153223B1 true PL153223B1 (pl) | 1991-03-29 |
Family
ID=20035021
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL26414887A PL153223B1 (pl) | 1987-02-17 | 1987-02-17 | Układ wejściowy monitora kolorowego |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL153223B1 (pl) |
-
1987
- 1987-02-17 PL PL26414887A patent/PL153223B1/pl unknown
Also Published As
| Publication number | Publication date |
|---|---|
| PL264148A1 (en) | 1988-10-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4628201A (en) | Scanning signal balancing circuit | |
| US4806852A (en) | Automatic test system with enhanced performance of timing generators | |
| US4862068A (en) | LSI logic circuit | |
| US4518876A (en) | TTL-ECL Input translation with AND/NAND function | |
| US5107148A (en) | Bidirectional buffer having tri-state buffers for circuit isolation | |
| PL153223B1 (pl) | Układ wejściowy monitora kolorowego | |
| EP1081498A1 (en) | Scan latch circuit | |
| JPH02151110A (ja) | 振幅調整用回路 | |
| EP0498534B1 (en) | Artificial random-number pattern generating circuit | |
| US4435654A (en) | Output level adjustment means for low fanout ECL lacking emitter follower output | |
| EP0413228A2 (en) | TTL to ECL/CML translator circuit | |
| JPS58142559A (ja) | 半導体集積回路装置 | |
| WO1987005429A1 (en) | Liquid crystal display having improved electrode drive circuitry | |
| Singh et al. | Mirror-lepton mixing in tau decays | |
| JP2913670B2 (ja) | 分周回路 | |
| KR930010429B1 (ko) | 텔레비젼(tv)수상기의 포커스 및 컨버젼스 보정용 테스트 패턴 발생장치 | |
| RU95111702A (ru) | Дискретно-аналоговый синус-генератор | |
| KR910002785Y1 (ko) | 디지탈 매트릭스 회로 | |
| US3474335A (en) | Transfer ratio arm bridge having correction for lead impedances employing differential amplifier supplying corrective voltages | |
| JP2696952B2 (ja) | 電源供給回路 | |
| US5289119A (en) | Transparent enable test circuit | |
| SU983721A1 (ru) | Диодный функциональный преобразователь | |
| JP3178190B2 (ja) | 半導体集積回路 | |
| US5365117A (en) | Logic gates having fast logic signal paths through switchable capacitors | |
| KR0162461B1 (ko) | 저주파수에 적합한 전폭 디지탈 피엘엘 |