PL151352B2 - Dzielnik impulsów - Google Patents
Dzielnik impulsówInfo
- Publication number
- PL151352B2 PL151352B2 PL27085688A PL27085688A PL151352B2 PL 151352 B2 PL151352 B2 PL 151352B2 PL 27085688 A PL27085688 A PL 27085688A PL 27085688 A PL27085688 A PL 27085688A PL 151352 B2 PL151352 B2 PL 151352B2
- Authority
- PL
- Poland
- Prior art keywords
- input
- output
- logic gate
- pulse
- circuit
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
RZECZPOSPOLITA OPiS PATENTOWY 151 352
POLSKA PATENTU TYMCZASOWEGO
URZĄD
PATENTOWY
RP
Patent tymczasowy dodatkowy do patentu nr--Zgłoszono: 88 02 23 (P. 270856)
Pierwszeństwo--Zgłoszenie ogłoszono: 88 11 24
Int. Cl.5 H03K 5/04
Opis patentowy opublikowano: 1990 12 31
Twórcy wynalazku: Wiesław Tarczyński, Antoni Paluch
Uprawniony z patentu tymczasowego: Wyższa Szkoła Inżynierska im. Gen. A. Zawadzkiego, Opole (Polska)
Dzielnik impulsów
Przedmiotem wynalazku jest dzielnik impulsów, który dokonuje podziału czasu trwania impulsów.
Powszechnie znane są układy, które dokonują podziału czasu trwania impulsu na zasadzie wygenerowania przez układ impulsu o określonym czasie trwania, będącego wymaganą częścią impulsu wejściowego. Realizuje się to głównie przez zastosowanie przerzutników monostabilnych. Tego typu układy nie zdają egzaminu w przypadkach, gdy szerokość impulsu wejściowego ulega zmianie w czasie pracy układu.
Istotą układu według wynalazku jest to, że wyjście bramki logicznej drugiej połączone jest z wejściem zliczającym licznika rewersyjnego, a wyjście bramiki logicznej pierwszej połączone jest z wejściem odliczającym licznika rewersyjnego, a jego wyjście pożyczki połączone jest z wejściem zerującym przerzutnika bistabilnego, a jego wyjście jest wyjściem układu i jest połączone z drugim wejściem bramki logicznej pierwszej, a wejście układu połączone jest z wejściem układu różniczkującego, a jego wyjście jest połączone z wejściem ustawiającym przerzutnika bistabilnego.
W opracowanym układzie dzielnika impulsów dokonywany jest podział czasu trwania impulsu, przy czym tylne zbocze impulsu skracanego wyznacza początek impulsu skróconego.
Zaletą tego rozwiązania jest możliwość skracania impulsów w szerokim zakresie zmian ich czasu trwania.
Układ według wynalazku przedstawiony jest na rysunku.
W stanie początkowym tj. przed podaniem impulsu na wejście, stan licznika rewersyjnego LR jest równy zero i na wyjściu Q przerzutnika bistabilnego PB jest poziom logiczny niski, który podawany jest na wejście bramki logicznej BI i tym samym uniemożliwia przechodzenie impulsów z wyjścia generatora impulsów GI do wejścia odliczającego WO licznika rewersyjnego LR. Wysoki poziom logiczny impulsu wejściowego podanego na wejście układu We i tym samym na wejście bramki logicznej B2 umożliwia na przechodzenie impulsów z wyjścia dzielnika częstotliwości DCz, na którego wejście podawane są impulsy z wyjścia generatora impulsów GI, do wejścia zliczającego WZ licznika rewersyjnego LR. Po czasie równym czasowi trwania impulsu wejściowego, jego niski
151 352 poziom logiczny powoduje zamknięcie bramki logicznej B2 i tym samym wstrzymanie procesu zliczania przez licznik rewersyjny LR. Ten sam poziom logiczny podany na wejście układu różniczkującego UR i w nim przekształcony, poprzez wejście ustawiające S przerzutnika bistabilnego PB na jego wyjściu Q zmienia stan logiczny na wysoki, który podany na wejście bramki logicznej BI umożliwia przechodzenie impulsów z wyjścia generatora impulsów GI do wejścia odliczającego WO licznika rewersyjnego. Proces odliczania będzie trwał tak długo aż stan licznika ponownie będzie równy zero i będzie tyle razy krótszy od procesu zliczania, ile wynosi krotność podziału w DCz.
Na wyjściu P licznika rewersyjnego LR generowany jest krótki impuls pożyczki, który poprzez wejście R przerzutnika bistabilnego PB zmienia na wyjście Q i tym samym na wyjściu układu Wy, stan logiczny z wysokiego na niski i jest to tylne zbocze impulsu o skróconym czasie trwania. Układ jest ponownie w stanie początkowym gotowy do przyjęcia kolejnego impulsu.
Claims (1)
- Zastrzeżenie patentoweDzielnik impulsów zawierający generator impulsów, którego wyjście połączone jest z wejściem dzielnika częstotliwości i z jednym wejściem bramki logicznej pierwszej, a wyjście dzielnika częstotliwości połączone jest z jednym wejściem bramki logicznej drugiej, a drugie wejście bramki logicznej drugiej połączone jest z wejściem układu znamienny tym, że wyjście bramki logicznej drugiej (B2) połączone jest z wejściem zliczającym (Wz) licznika rewersyjnego (LR), a wyjście bramki logicznej pierwszej (BI) połączone jest z wejściem odliczającym (WO) licznika rewersyjnego, natomiast wyjście pożyczki (P) połączone jest z wejściem zerującym (R) przerzutnika bistabilnego (PB), z kolei wyjście (Q) jest wyjściem (Wy) układu i jest połączone z drugim wyjściem bramki logicznej pierwszej (BI), a wejście układu (We) połączone jest z wejściem układu różniczkującego (UR), a jego wyjście jest połączone z wejściem ustawiającym (S) przerzutnika bistabilnego (PB).Zakład Wydawnictw UP RP. Nakład 100 egz.Cena 1500 zł
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL27085688A PL151352B2 (pl) | 1988-02-23 | 1988-02-23 | Dzielnik impulsów |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL27085688A PL151352B2 (pl) | 1988-02-23 | 1988-02-23 | Dzielnik impulsów |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PL270856A2 PL270856A2 (en) | 1988-11-24 |
| PL151352B2 true PL151352B2 (pl) | 1990-08-31 |
Family
ID=20040785
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL27085688A PL151352B2 (pl) | 1988-02-23 | 1988-02-23 | Dzielnik impulsów |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL151352B2 (pl) |
-
1988
- 1988-02-23 PL PL27085688A patent/PL151352B2/pl unknown
Also Published As
| Publication number | Publication date |
|---|---|
| PL270856A2 (en) | 1988-11-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE3687407T2 (de) | Logische schaltung mit zusammengeschalteten mehrtorflip-flops. | |
| DE60202749T2 (de) | Schnittstelle von synchron zu asynchron zu synchron | |
| DE10041048B4 (de) | Nicht-Ganzzahliger Frequenzteiler | |
| US4412342A (en) | Clock synchronization system | |
| US5003194A (en) | Formatter circuit for generating short and variable pulse width | |
| DE2360762B2 (de) | Integrierte Großschaltung zur Durchführung von Datenverarbeitungsoperationen und Prüfoperationen | |
| DE2854980A1 (de) | Impulsgenerator | |
| DE69327612T2 (de) | Schaltung und Verfahren zur Generierung eines stabilen Taktsignals mit Frequenzvervielfachung | |
| DE69317986T2 (de) | Schnelle Zähler zum alternativen Auf- und Abzählen von Impulsfolgen | |
| DE3824684A1 (de) | Pseudo-zufalls-rauschcode-generator | |
| KR900004188B1 (ko) | 잡음펄스 억제회로 | |
| DE69225276T2 (de) | Register-Steuerungsschaltung zur Initialisierung von Registern | |
| DE3879524T2 (de) | Stromspitzenbeschraenkung in dynamischen cmos-schaltungen. | |
| PL151352B2 (pl) | Dzielnik impulsów | |
| US4331926A (en) | Programmable frequency divider | |
| DE3781590T2 (de) | Digitale takteinheit in ttl-technologie. | |
| DE4120903A1 (de) | Verzoegerungsschaltung | |
| DE69119691T2 (de) | Steuerschaltung für einen Schrittmotor | |
| DE3784496T2 (de) | Taktgeneratorsystem. | |
| DE10143687A1 (de) | Taktaktivierungsschaltung zur Verwendung in einer wiederprogrammierbaren Hochgeschwindigkeitsverzögerungsleitung mit einer störimpulsfreien Aktivierungs/Deaktivierungsfunktionalität | |
| DE19855466A1 (de) | Halte/Rücksetzmodus-Auswahlzähler und diesen verwendendes Betriebsverfahren | |
| EP0087510B1 (en) | Single shot multivibrator | |
| DE3230329A1 (de) | Digitale phasenschieberschaltung | |
| DE2312494A1 (de) | Verfahren zum erzeugen zweier zuege elektrischer impulse, deren frequenzverhaeltnis keine ganze zahl ist | |
| CA1059640A (en) | Circulating shift register incrementer/decrementer |