PL115285B1 - Single channel amplitude analyser - Google Patents

Single channel amplitude analyser Download PDF

Info

Publication number
PL115285B1
PL115285B1 PL20204977A PL20204977A PL115285B1 PL 115285 B1 PL115285 B1 PL 115285B1 PL 20204977 A PL20204977 A PL 20204977A PL 20204977 A PL20204977 A PL 20204977A PL 115285 B1 PL115285 B1 PL 115285B1
Authority
PL
Poland
Prior art keywords
output
univibrator
input
bistable trigger
channel amplitude
Prior art date
Application number
PL20204977A
Other languages
English (en)
Other versions
PL202049A1 (pl
Inventor
Mieczyslaw K Ciszak
Original Assignee
Zjednoczone Zaklady Urzadzen J
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zjednoczone Zaklady Urzadzen J filed Critical Zjednoczone Zaklady Urzadzen J
Priority to PL20204977A priority Critical patent/PL115285B1/pl
Publication of PL202049A1 publication Critical patent/PL202049A1/pl
Publication of PL115285B1 publication Critical patent/PL115285B1/pl

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Przedmiotem wynalazku jest jednokanalowy analizator amplitudy, dogodny do stosowania w technice jadrowej.Znane jednokanalowe analizatory amplitudy impulsów zawieraja dyskryminatory progu dolnego i progu górnego; uklady analizy impulsów pojawiajacych sie na wyjsciach tych dyskryminatorów, oraz uklady generu¬ jace impulsy wyjsciowe.Jakosc jednokanalowych analizatorów amplitudy jest oceniana na podstawie nastepujacych parametrów: szybkosc i stabilnosc dzialania dyskryminatorów, szybkosc dzialania ukladu analizy impulsów, parametry impulsów wyjsciowych oraz stopien zlozonosci konstrukcji tych urzadzen.Znany jest, z polskiego opisu patentowego nr 82504, analizator jednokanalowy, zwlaszcza do badan jadro¬ wych, zrealizowany na ukladach scalonych. Ma on stale parametry impulsów wyjsciowych i jest szybki w dzialaniu. W analizatorze tym wyjscie dyskryminatora progu dolnego jest polaczone jednoczesnie z wejsciem uniwibratora normalizujacego, oraz poprzez uklad odwracajacy z wejsciem ukladu sumy logicznej, którego inne wejscie jest polaczone z pierwszym wyjsciem uniwibratora normalizujacego, natomiast wyjscie ukladu sumy logicznej jest dolaczone do wejscia kasujacego uniwibratora blokujacego, którego wejscie sterujace jest polaczone z wyjsciem dyskryminatora progu górnego. Drugie wyjscie uniwibratora normalizujacego oraz wyjscie uniwibrato¬ ra blokujacego sa dolaczone do wejsc ukladu iloczynu logicznego, którego wyjscie jest wyjsciem analizatora.Celem wynalazku jest opracowanie analizatora jednokanalowego na ukladach scalonych o uproszczonej konstrukcji.Jednokanalowy analizator amplitudy wedlug wynalazku posiada uklad, w którym jedno wyjscie uniwibra¬ tora jest polaczone z jednym wejsciem elementu logicznego I, a drugie wyjscie uniwibratora jest polaczone z drugim wejsciem przerzutnika bistabilnego, przy czym ten przerzutnik bistabilny jest przelaczany tylnym zboczem impulsu z uniwibratora, zas wyjscie przerzutnika bistabilnego jest polaczone z drugim wejsciem elemen¬ tu logicznego I.Przedmiot wynalazku jest blizej objasniony na przykladzie wykonania pokazanym na rysunku, który zawiera schemat blokowy ukladu jednokanalowego analizatora amplitudy. <2 115 286 Analizowany impuls wejsciowy jest podawany jednoczesnie na dyskryminator progu górnego 1 ora? dyskryminat*?*- progu dolnego 2. Oba dyskryminatory sa scalonymi komparatorami napiecia. Do wyjscia dyskryminatora progu dolnego 2 jest podlaczony uklad rózniczkujacy 3. Impuls na wyjsciu tego ukladu róznicz¬ kujacego 3, odpowiadajacy koncowi impulsu na wyjsciu dyskryminatora progu dolnego 2, wyzwala uniwibra- tor 6, którego jedno wyjscie jest polaczone poprzez element logiczny I 7 z wyjsciem analizatora, a drugie wyjscie tego uniwibratora 6 jest polaczone poprzez uklad rózniczkujacy 5 z jednym wejsciem przerzutnika bistabilne- go 4, który jest ustawiany impulsem z wyjscia ukladu rózniczkujacego 5, odpowiadajacym koncowi impulsu z uniwibratora 6. Drugie wejscie przerzutnika bistabilnego 4 jest polaczone z wyjsciem dyskryminatora progu górnego 1, a wyjscie tego przerzutnika bistabilnego 4 jest polaczone z elementem logicznym I 7. Przerzutnik bistabilny4 dziala w ten sposób, ze uniemozliwia przejscie impulsu z uniwibratora 6 poprzez element logiczny I 7 na wyjscie analizatora w przypadku, gdy amplituda impulsu wejsciowego powodujacego wyzwolenie uniwibratora 6, co odpowiada przekroczeniu dolnego progu dyskryminacji, przekroczy równiez górny próg dyskryminacji.Zastrzezenie patentowe Jednokanalowy analizator amplitudy zawierajacy dyskryminator progu dolnego, polaczony swym wyjsciem z uniwibratorem wyzwalanym tylnym zboczem impulsu z tego dyskryminatora, dyskryminator progu górnego, polaczony swym wyjsciem z jednym z wejsc przerzutnika bistabilnego, oraz element logiczny I, znamienny tym, ze jedno wyjscie uniwibratora (6) jest polaczone z jednym wejsciem elementu logiczne¬ go I (7), a drugie wyjscie uniwibratora (6) jest polaczone z drugim wejsciem przerzutnika bistabilnego (4), przy czym ten przerzutnik bistabilny (4) jest przelaczany tylnym zboczem impulsu z uniwibratora (6), zas wyjscie przerzutnika bistabilnego (4) jest polaczone z drugim wejsciem elementu logicznego I (7)L < Prac. Pólferaf. UP PRL. Naklad 120 «gz.Cena 100 zl PL

Claims (1)

1. Zastrzezenie patentowe Jednokanalowy analizator amplitudy zawierajacy dyskryminator progu dolnego, polaczony swym wyjsciem z uniwibratorem wyzwalanym tylnym zboczem impulsu z tego dyskryminatora, dyskryminator progu górnego, polaczony swym wyjsciem z jednym z wejsc przerzutnika bistabilnego, oraz element logiczny I, znamienny tym, ze jedno wyjscie uniwibratora (6) jest polaczone z jednym wejsciem elementu logiczne¬ go I (7), a drugie wyjscie uniwibratora (6) jest polaczone z drugim wejsciem przerzutnika bistabilnego (4), przy czym ten przerzutnik bistabilny (4) jest przelaczany tylnym zboczem impulsu z uniwibratora (6), zas wyjscie przerzutnika bistabilnego (4) jest polaczone z drugim wejsciem elementu logicznego I (7)L < Prac. Pólferaf. UP PRL. Naklad 120 «gz. Cena 100 zl PL
PL20204977A 1977-11-09 1977-11-09 Single channel amplitude analyser PL115285B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL20204977A PL115285B1 (en) 1977-11-09 1977-11-09 Single channel amplitude analyser

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL20204977A PL115285B1 (en) 1977-11-09 1977-11-09 Single channel amplitude analyser

Publications (2)

Publication Number Publication Date
PL202049A1 PL202049A1 (pl) 1979-07-16
PL115285B1 true PL115285B1 (en) 1981-03-31

Family

ID=19985470

Family Applications (1)

Application Number Title Priority Date Filing Date
PL20204977A PL115285B1 (en) 1977-11-09 1977-11-09 Single channel amplitude analyser

Country Status (1)

Country Link
PL (1) PL115285B1 (pl)

Also Published As

Publication number Publication date
PL202049A1 (pl) 1979-07-16

Similar Documents

Publication Publication Date Title
PL115285B1 (en) Single channel amplitude analyser
US5345216A (en) Method and apparatus for qualifying data peaks
KR890003010A (ko) 프로그래머블 출력을 갖는 집적회로 칩을 검사하는 방법 및 회로
Jimenez Coherent structures and dynamical systems
Rohatgi et al. C86. Testing equality of variances in sampling from two normal populations
SU725241A2 (ru) Устройство дл делени частоты следовани импульсов на три
Edgington The assumption of homogeneity of variance for the t test and nonparametric tests
SU1376077A1 (ru) Устройство дл ввода информации
Raudenbush Searching for Balance Between A Priori and Post Hoc Model Specification: Is a ‘General Approach’Desirable?
SU1411934A1 (ru) Г-триггер
Chuikov Methods for analyzing the trophic structure of a community of planktonic invertebrates as a steady-state phenomenon.
Just et al. Time correlations of intermittent maps in the non-hyperbolic phase
Janner et al. Space-time symmetry of linearly polarized electromagnetic plane waves
KR940001801Y1 (ko) 프로그래머블 로직 컨트롤러 입 · 출력카드용의 반전신호 발생회로
SU497635A1 (ru) Матрица запоминающего устройства
SU1001453A1 (ru) Формирователь длительности импульса
SU1501060A1 (ru) Самодиагностируемый парафазный элемент И
SU752328A1 (ru) Устройство дл сравнени двоичных чисел
SU1109737A1 (ru) Устройство дл сравнени двоичных чисел
SU1272500A1 (ru) Счетное устройство с контролем
SU1501056A1 (ru) Управл емый блок задержек
SU1338065A1 (ru) Делитель частоты следовани импульсов
SU1504800A1 (ru) Синхронный делитель частоты
SU1439569A1 (ru) Устройство дл ввода информации
SU1274123A1 (ru) Счетный триггер на КМДП-транзисторах с асинхронной записью константы