SU1525911A2 - Делитель частоты следовани импульсов - Google Patents
Делитель частоты следовани импульсов Download PDFInfo
- Publication number
- SU1525911A2 SU1525911A2 SU884354287A SU4354287A SU1525911A2 SU 1525911 A2 SU1525911 A2 SU 1525911A2 SU 884354287 A SU884354287 A SU 884354287A SU 4354287 A SU4354287 A SU 4354287A SU 1525911 A2 SU1525911 A2 SU 1525911A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- additional
- elements
- bus
- output
- input
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение может быть использовано в устройствах автоматики и вычислительной техники в качестве программируемого делител частоты следовани импульсов. Цель изобретени - расширение функциональных возможностей путем обеспечени возможности получени дробных управл емых коэффициентов делени - достигаетс за счет введени дополнительных двухвходовых элементов И-НЕ 11 - 1,...,11 - 3, объединенных в монтажное ИЛИ, резистора 12 и дополнительных шин 14-1,...,14-3 управлени . Кроме того, устройство содержит разр ды делени частоты, каждый из которых состоит из последовательно соединенных триггеров 1-1 и 2-1, 1-2 и 2-2, 1-3 и 2-3, а также элементов ИЛИ-НЕ 3-1, 3-3 и элементов И-НЕ 4-1,...,4-3. ВЫХОДЫ ПОСЛЕДНИХ С РЕЗИСТОРОМ 7 ОБРАЗУЮТ МОНТАЖНОЕ ИЛИ. В устройстве также имеютс шины управлени 6-1,...,6-3, счетной частоты 9, тактовой частоты 10, питани 8 и выходные 5 и 13. 1 ил.
Description
14)
ktf-J
15
Изобретение относитс к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники,
Цель изобретени - расширение функциональных возможностей путем обеспечени возможности получени дробных управл емых коэффициентов делени .
На чертеже приведена электрическа структурна схема устройства.
Лелитель частоты следовани импульсов (на примере трехразр дного устройства) содержит три разр да, каждый из которых состоит из последовательно соединенных первого и второго триггеров (1К-типа) 1-1 и 2-1, 1-2 и 2-2, 1-3 и 2-3 (вторые триггеры каждого из разр дов выполн ют функцию D-триггера). В каждом разр де инверсный выход первого триггера 1-1, 1-2 и 1-3 и пр мой выход второго триггера 2-1, 2-2 и 2-3 соединены соответственно с первым и вторым входа- ми соответствующего элемента ИЛИ-НЕ 3-1, 3-2 и 3-3, выходы которых соединены с первыми входами соответствующих элементов И-НЕ 4-1, Ц-2 и -3 Кроме того, выход каждого элемента ИЛИ-НЕ 3-1, 3-2, кроме последнего 3-3 соединен с I и К-входами первого триггера 1-2, 1-3 последующего разр да . Выход последнего элемента ИЛИ-НЕ 3-3 подключен также к выходной шине 5 (выход переноса).
Вторые входы каждого из элементов И-НЕ соединены с соответствующей шино 6-1, 6-2 и 6-3 управлени , выходы через резистор 7 с шиной 8 питани и непосредственно - с I и К-входами первого триггера 1-1 первого разр да (таким образом реализуетс функци монтажное ИЛИ). Шина 9 счетной частоты соединена с I-входом первого триг- гера 1-1 первого разр да, тактовый вход которого соединен с тактовыми входами остальных триггеров 2-1, 1-2, 2-2, 1-3 и 2-3 и с шиной 10 тактовой частоты.
Пр мые или инверсные выходы первых триггеров 1-1, 1-2 и 1-3 каждого разр да соединены с первыми входами соответствующих дополнительных элементов И-НЕ 11-1, 11-2, 11-3, выходы которых соединены через дополнительный резистор 12 с шиной 8 питани и непосредственно - с дополнительной выходной шиной 13. Вторые оходы каждого
,
0
5 0 5 О 5
Q
0
5
14
из дополнительных элементов И-НЕ 11-1, 11-2 и 11-3 соединены с соответствующей из дополнительных шин I l-l, l 4-2 и управлени .
Устройство работает следующим образом .
Элементы 3 каждого разр да обеспечивают выработку единичного уровн , разрешающего последовательное переключение триггеров 1 последующих разр дов , и совместно с элементами обеспечивают формирование заданного по шинам 6 числител коэффициента делени .
Последовательное в каждом разр де включение двух триггеров увеличивает вдвое коэффициент делени устройства, максимальное значение которого равно 2x2 , где п - число разр дов в устройстве . При по влении на выходе элемента 3-i единичного уровн , что происходит в момент нахождени триггеров данного разр да в состо нии 0,1, на выходе соответствующего элемента -i, если имеетс единичный уровень с соответствующей из шин 6-i, по вл етс нулевой уровень,притормаживающий работу триггеров l-(i-l) и 2-(i-l) предыдущего разр да. Это прибавл ет к коэффициенту делени каждый раз единицу. От старшего п-го разр да , можно получить увеличение коэффициента делени на единицу, от (n-l)-ro разр да - двойку, от (п-2)-го разр да - четверку и т.д. до первого разр да , способного добавить к общему коэффициенту делени число .
Из анализа работы устройства видно , что по сравнению с максимальным коэффициентом делени коэффициенты делени в разр дах оказываютс уменьшенными: дл первого разр да - в раз, дл второго разр да - в
2раза, или обрбщ.еннр дл разр да с номером i - в 2 раз.
Подключение выхода соответствующего i-ro разр да к шине 13 осуществл етс путем подачи единичного уровн на соответствующую шину . При этом, использу выход первого разр да , можно получить коэффициенты делени от 2 до 3(2 -1)/2 , второго разр да - от 4 до 7 ( -1), третьего разр да - от 8 до 15 ()/ и т.д., илр1 обобщенно дл i-ro
2 /о 1 /oП . .. ДО (2 - ) ( -и/2
Таким образом, на шине 13 получаютс дробные коэффициенты делени , числитель которых имеетс на шине .
51525У116
Claims (1)
- Формула изобретени шин управлени , дополнительный резисДелитель частоты следовани им-тор и дополнительна выходна шина,пульсов по авт. св. N 1370782, о т -котора соединена через резистор сличающийс тем, что, с шиной питани и непосредственно сцелью расширени функциональных воз-выходами упом нутых элементов И-НЕ,можностей путем обеспечени возможно-первый вход каждого из которых соедисти получени дробных управл емыхнен с пр мым выходом первого 1К-тригкоэффициентов делени , в него введе-гера соответствующего из п разр дов,ны п дополнительных двухвходовых 10а второй вход - с соответствующей изэлементов И-НЕ, п дополнительныхп дополнительных шин управлени .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884354287A SU1525911A2 (ru) | 1988-01-04 | 1988-01-04 | Делитель частоты следовани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884354287A SU1525911A2 (ru) | 1988-01-04 | 1988-01-04 | Делитель частоты следовани импульсов |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1370782 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1525911A2 true SU1525911A2 (ru) | 1989-11-30 |
Family
ID=21346653
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884354287A SU1525911A2 (ru) | 1988-01-04 | 1988-01-04 | Делитель частоты следовани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1525911A2 (ru) |
-
1988
- 1988-01-04 SU SU884354287A patent/SU1525911A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР V 1370782, кл. Н 03 К 23/66, , 18.08.86 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1525911A2 (ru) | Делитель частоты следовани импульсов | |
SU1557537A1 (ru) | Цифровой генератор гармонического сигнала с линейным законом изменени частоты | |
SU1702396A1 (ru) | Распределитель импульсов | |
SU1596453A1 (ru) | Делитель частоты следовани импульсов | |
SU1374425A1 (ru) | Синхронный делитель частоты | |
SU511589A1 (ru) | Перестраиваемый фазоимпульсный многоустойчивый блок | |
SU1651358A1 (ru) | Датчик случайного потока | |
SU949803A2 (ru) | Устройство дл преобразовани параллельного кода в частоту следовани импульсов | |
SU1690182A1 (ru) | Адаптивный умножитель частоты следовани импульсов | |
SU928345A2 (ru) | Дискретный умножитель частоты следовани импульсов | |
SU1569954A1 (ru) | Цифровой частотный различитель | |
SU1555839A1 (ru) | Умножитель частоты следовани импульсов | |
SU1091157A1 (ru) | Устройство дл вычислени процентного отношени двух чисел | |
SU1562966A1 (ru) | Устройство дл выбора асинхронных сигналов по критерию М из N | |
SU1226661A1 (ru) | Счетчик в коде "2 из @ | |
SU1142888A1 (ru) | Синхронный режекторный фильтр | |
SU960838A1 (ru) | Функциональный преобразователь | |
SU1180871A1 (ru) | Генератор функций Уолша | |
RU2119245C1 (ru) | Реле времени | |
SU1368983A1 (ru) | Синхронный делитель частоты на 14 | |
SU815862A1 (ru) | Частотный дискриминатор | |
SU1406787A1 (ru) | Синхронный делитель частоты | |
SU1656512A1 (ru) | Генератор рекуррентной последовательности с самоконтролем | |
SU1479934A1 (ru) | Устройство дл контрол дешифратора | |
SU630627A1 (ru) | Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные |