Przedmiotem wynalazku jest uklad zasilacza wy¬ sokiego napiecia z przetwarzaniem.Znany zasilacz wysokiego napiecia z przetwarza-. niem zawiera przetwornik niskiego napiecia na na¬ piecie wysokie, do którego wejsc jest podlaczony uklad sterujacy, polaczony z wyjsciem uniwibrato- ra, na którego wejscie wyzwalajace sa podawane impulsy z generatora impulsów, a na wejscie zeru¬ jace sygnaly wyjsciowe z wzmacniacza bledu. Na wejscie ukladu sterujacego sa podawane impulsy z generatora. Niedogodnoscia tego ukladu jest cy¬ frowe sterowanie szerokoscia impulsów wejscie*- wyeh przetwornika, uniemozliwiajace uzyskanie wysokiej stabilnosci oraz malych tetnien napiecia wyjsciowego zasilacza.Celem wynalazku jest opracowanie ukladu zasi¬ lacza wysokiego napiecia z przetwarzaniem, który przy prostej konstrukcji zapewnilby prace w sze¬ rokich granicach regulacji napiecia wyjsciowego, przy wysokim wspólczynniku stabilizacji tego na¬ piecia, malych tetnieniach i niewielkich stratach mocy.Cel ten zostal zgodnie z wynalazkiem osiagniety przez zastosowanie ukladu wzmacniajacego, zawie¬ rajacego na wejsciu wzmacniacz operacyjny, które¬ go wejscie jest polaczone z dzielnikiem napiecia, podlaczonym jednym koncem do wyjscia zasilacza, a drugim do zródla napiecia referencyjnego. Wyjs¬ cie wzmacniacza operacyjnego jest polaczone, po¬ przez rezystor, z baza tranzystora, którego" zlacze 10 15 25 kolektor — emiter jest podlaczone do wejsc plyn¬ nego sterowania szerokoscia impulsu wyjsciowego uniwibratora. Wejscie uniwibratora jest polaczone z wejsciem kazdej z dwóch bramek iloczynowych, których drugie wejscia sa polaczone z wyjsciami przerzutnika. Uklad zapewnia uzyskanie wysokiej- stabilnosci napiecia wyjsciowego zasilacza, rzedu 10—*, oraz male tetnienia rzedu 10 mV przy zmia¬ nach pradu obciazenia od zera do wartosci znamio¬ nowej, w szerokich granicach regulacji napiecia wyjsciowego, co ma bardzo duze znaczenie, zwlasz¬ cza w zasilaczach stosowanych w technice jadrowej.Przedmiot wynalazku jest blizej wyjasniony na przykladzie wykonania, na rysunku, na którym na fig. 1 jest przedstawiony schemat ideowy ukladu zasilacza wysokiego napiecia, a na fig. 2 przebiegi napiec w charakterystycznych punktach ukladu.Uklad przedstawiony na fig. 1 zawiera generator 1 ciagu impulsów prostokatnych, o czestotliwosci dwa razy wiekszej od czestotliwosci sterowania przetwornika 2. Sygnal wyjsciowy generatora 1, do¬ prowadzony do wejscia wyzwalajacego scalonego uniwibratora 3 typu SN 74121, powoduje wyzwole¬ nie na wyjsciu uniwibratora 3 ciagu impulsów o tej samej czestotliwosci i zmiennej szerokosci, w za¬ leznosci od sygnalu podawanego poprzez tranzystor 4. z wyjscia wzmacniacza peracyjnego 5 na wejscie sterowania szerokoscia impulsu uniwibratora 3.Sygnal wyjsciowy generatora 1 jest ponadto do¬ prowadzony do wejscia przerzutnika 6, wchodzace- 112989112989 go w sklad ukladu formowania 7, w wyniku czego na wyjsciach przerzutnika 6 pojawiaja sie ciagi im¬ pulsów o czestotliwosci dwukrotnie mniejszej od czestotliwosci ciagu impulsów podawanych z gene¬ ratora 1, z których kazdy steruje jedno z dwóch wejsc bramek iloczynowych 8 i 9.Drugie wejscia bramek 8 i 9 sa polaczone z wyjs¬ ciem uniwibratora 3, w wyniku czego na wyjsciach tych bramek pojawiaja sie ciagi impulsów przesu¬ nietych o 180° w stosunku do siebie, przy czym szerokosc impulsów w obu ciagach jest zmienna i zalezy od szerokosci impulsów wyjsciowych uni¬ wibratora 3. Impulsy wyjsciowe bramek 8 i 9 sa podawane na wejscia przetwornika 3 a tym samym wysterowuja przetwornik 2 w ukladzie przeciwsob¬ nym. Napiecie wyjsciowe przetwornika 2 jest po¬ dawane poprzez rezystor 10 na wejscie wzmacniacza operacyjnego 5, do którego jest ponadto doprowa¬ dzone poprzez rezystor 11, napiecie odniesienia Uref.Róznica tych napiec, bedaca sygnalem bledu, po wzmocnieniu przez wzmacniacz operacyjny 5 jest podawana, poprzez rezystor 12, na baze tranzystora 4 regulujacego szerokosc impulsów uniwibratora 3, wchodzacego w sklad ukladu wzmacniajacego 13.Zlacze kolektor — emiter tranzystora 4, zboczniko- we rezystorem 14 jest podlaczone do wejsc stero¬ wania szerokoscia impulsu wyjsciowego uniwibra¬ tora 3. Rezystancja zlacza kolektor — emiter, zalez¬ ne od napiecia bazy, reguluje szerokosc impulsu wyjsciowego uniwibratora 3 w kierunku przeciw¬ dzialajacym zmianom napiecia wyjsciowego prze- 10 15 25 30 twornika 2, a wiec równiez napiecia wyjsciowego zasilacza napiecia.Na figurze 2 przedstawione sa graficznie prze¬ biegi napiec w charakterystycznych punktach ukla¬ du zasilacza, a mianowicie: przebieg a w punkcie. 15, przebieg b w punkcie 16, przebieg c w punkcie 17, przebieg d w punkcie 18, przebieg e w punk¬ cie 19 i przebieg f w punkcie 20.Zastrzezenie patentowe Uklad zasilacza wysokiego napiecia z przetwarza¬ niem, zawierajacy przetwornik napiecia niskiego na wysokie oraz uklad stabilizacji napiecia wyjsciowe¬ go, zlozony z ukladu wzmacniajacego, generatora ciagu impulsów, uniwibratora, przetwornika i ukla¬ du formowania, znamienny tym, ze uklad wzmac¬ niajacy (13) zawiera na wejsciu wzmacniacz opera¬ cyjny (5), ^tórego wejscie jest polaczone z dzielni¬ kiem (1^ 11) podlaczonym jednym koncem do wyj¬ scia zasilacza, a drugim do zródla napiecia referen¬ cyjnego, natomiast wyjscie wzmacniacza operacyj¬ nego (5) jest polaczone, poprzez rezystor z baza tranzystora (4), którego zlacze kolektor — emiter jest podlaczone do wejsc plynnego sterowania sze¬ rokoscia impulsu wyjsciowego uniwibratora (3), przy czym wyjscie uniwibratora (3) jest polaczone z wejsciem kazdej z dwóch bramek iloczynowych (8, 9), których drugie wejscia sa polaczone z wyjs¬ ciami przerzutnika (6).Innri LNrl h n n n n».UW I l bn n U U20 n i fL TL I Li* X i. ~l T~ t n -e •? - Di* fi3i fig 2 ZGK, zam. 8786/1110/4/81, 120 Cena 45 zl PL PL