NO148657B - Kretsanordning for bruk i baereboelge- og taktgjenvinningskretser i digitale datatransmisjonssystemer - Google Patents

Kretsanordning for bruk i baereboelge- og taktgjenvinningskretser i digitale datatransmisjonssystemer Download PDF

Info

Publication number
NO148657B
NO148657B NO802605A NO802605A NO148657B NO 148657 B NO148657 B NO 148657B NO 802605 A NO802605 A NO 802605A NO 802605 A NO802605 A NO 802605A NO 148657 B NO148657 B NO 148657B
Authority
NO
Norway
Prior art keywords
input signal
flip
circuit
flop
differential amplifier
Prior art date
Application number
NO802605A
Other languages
English (en)
Other versions
NO148657C (no
NO802605L (no
Inventor
Robert Keith Portway Galpin
Original Assignee
Plessey Overseas
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Plessey Overseas filed Critical Plessey Overseas
Publication of NO802605L publication Critical patent/NO802605L/no
Publication of NO148657B publication Critical patent/NO148657B/no
Publication of NO148657C publication Critical patent/NO148657C/no

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • H03K5/1536Zero-crossing detectors

Landscapes

  • Nonlinear Science (AREA)
  • Physics & Mathematics (AREA)
  • Manipulation Of Pulses (AREA)
  • Dc Digital Transmission (AREA)
  • Optical Communication System (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Communication Control (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Amplifiers (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)
  • Analogue/Digital Conversion (AREA)
  • Measurement Of The Respiration, Hearing Ability, Form, And Blood Characteristics Of Living Organisms (AREA)
  • Geophysics And Detection Of Objects (AREA)

Description

Spenningskomparatorer og andre kretser for behandling
og kutting av analoge signaler er velkjente i teknikken og anvendes i mange situasjoner. I visse anvendelser er det et be-hov for å skjelne et ekte eller gyldig signalera støy med lavt nivå, og her kan det anvendes en spenningsterskel på referanse-inngangen på komparatoren slik at bare signaler som overskrider denne terskelspenning, vil bevirke at komparatoren omstilles. Når denne metode brukes, vil uheldigvis omstillingen av komparatorens utgang bli forsinket i forhold til nullgjennomgangen ved inngangen i den ene retning og fremskyndet i den annen retning, med en størrelse avhengig av inngangssignalets amplitude. 1 noen anvendelser så som bærebølge- og taktgjenvinnings-systemer i datamodemer for høy ytelse, er det av vesentlig be-tydning nøyaktig å bibeholde null-gjennomgangsøyeblikket på inngangen samtidig som det sørges for en terskel for å hindre at komparatoren reagerer på signaler som ligger under en forutbestemt amplitude.
I U.S.-patent nr. 3.718.864, særlig på Fig. 3 og 5 og i teksten fra linje 7 i spalte 3 til linje 16 i spalte 5, er det beskrevet en kretsanordning som er egnet for slike formål. På lignende måte er det i U.S.-patent nr. 3.639.779 på Fig. 1 og 2 samt i teksten fra linje 49 til 66 i spalte 5, beskrevet en kretsanordning innrettet til å generere et utgangssignal når et inngangssignal krysser null, forutsatt at utsvinget av inngangssignalet har overskredet et referanseterskelsignal under den foregående halvperiode.
Det er et formål med foreliggende oppfinnelse å tilveie-bringe en kretsanordning som avstedkommer en nøyaktig og kort-varig indikasjon av det tidspunkt nullgjennomgangen skjer.
Ifølge oppfinnelsen er det tilveiebragt en kretsanordning for bruk i bærebølge- og taktgjenvinningskretser i et digitalt datatransmisjonssystem, hvilken anordning er innrettet til å generere et utgangssignal når et inngangssignal krysser null forutsatt at utsvinget av inngangssignalet har overskredet et referanseterskelsignal under den foregående halvperiode, omfattende en første og en annen differensialforsterker som begge er koblet for å motta inngangssignalet, og en vippekrets, karakterisert ved at den første differensialforsterker er innrettet til å frembringe et utgangssignal når inngangssignalet passerer gjennom null i en første retning, mens den annen differensialforsterker er innrettet til å frembringe et utgangssignal når inngangssignalet faller i den nevnte første retning under en forutbestemt terskelverdi, at utgangssignalet fra den første differensialforsterker blir ført til vippekretsen og utgangssignalet fra den annen differensialforsterker blir ført til en annen vippekrets, og at den første og den annen vippekrets er sammenkoblet på slik måte at den første vippekrets frembringer en kort puls under påvirkning av nullgjennomgangen av inngangssignalet når inngangssignalet har overskredet referanseterskelen under den foregående halvperiode.
Oppfinnelsen skal i det følgende forklares nærmere under henvisning til tegningen, som viser en utførelse i henhold til denne oppfinnelse, omfattende to komparatorer og bistabile lagringselementer som frembringer en smal puls under påvirkning av den negative null-gjennomgang av inngangssignalet, forutsatt at inngangssignalet har overskredet den positive referanseterskel som påtrykkes den annen komparator.
Tegningen viser to differensialforsterker-komparatorer C1 og C2 som driver to bistabile vipper Dl og D2 av "D"-typen(i som er sammenkoblet slik at de genererer en smal puls på en utgangsklemme OPS når inngangen IPS går gjennom null efter å ha overskredet den positive terskel som er dannet ved terskelnivået +VT. Utgangssignalene fra komparatorene. C1 og C2 er ført til de respektive klokkeinnganger på vippene, mens data-inngangene på vippene blir holdt på logisk tilstand eller nivå "1". Q-utgangen fra vippen D2 blir brukt til å styre tilbakestillingsinngangen på vippen D1, mens Q-utgangen fra vippen D1 blir brukt til å styre tilbakekoblingsinngangen på vippen D2. Når den positive halvperiode av inngangssignalet under kretsanordningens funksjon faller under terskelnivået +VT, blir vippen D2 omstilt av utgangen fra komparatoren C2. Dette bevirker at vippen D1 blir aktivert på sin tilbakestil-lingsinngang av signaltilstanden "1" på utgangen Q2. Når inn-gangsbølgeformen IPS blir null, genererer komparatoren C1 en utgangsbetingelse eller -spenning som omstiller vippen D1 til tilstand "1". "0"-overgangen på utgangen Q1 bevirker at vippen D2 blir tilbakestilt, hvilket på sin side omstiller utgangen Q2 til tilstand "0", og tilbakestiller derved vippen D1. Utgangssignalet OPS eksisterer derfor under den tid det tar for å tilbakestille vippene D2 og D1.
Den foranstående beskrivelse har vært konsentrert orn krets-arrangementer som arbeider på positive signaler, men det er åpenbart for fagfolk på området hvordan kretsene kunne modi-fiseres for å arbeide på negative halvperioder.

Claims (2)

1. Kretsanordning for bruk i bærebølge- og taktgjenvinningskretser i et digitalt datatransmisjonssystem, hvilken anordning er innrettet til å generere et utgangssignal (OPS) når et inngangssignal (IPS) krysser null forutsatt at utsvinget av inngangssignalet har overskredet et referanseterskelsignal (+VE) under den foregående halvperiode, omfattende en første (Cl) og en annen (C2) differensialforsterker som begge er koblet for å motta inngangssignalet (IPS), og en vippekrets (D1), karakterisert ved at den første differensialforsterker (C1) er innrettet til å frembringe et utgangssignal når inngangssignalet passerer gjennom null i en første retning, mens den annen differensialforsterker (C2)
er innrettet til å frembringe et utgangssignal når inngangssignalet faller i den nevnte første retning under en forutbestemt terskelverdi, at utgangssignalet fra den første differensialforsterker (C1) blir ført til vippekretsen (D1) og utgangssignalet fra den annen differensialforsterker (C2) blir ført til en annen vippekrets (D2), og at den første (D1) og den annen (D2) vippekrets er sammenkoblet på slik måte at den første vippekrets (D1) frembringer en kort puls under påvirkning av nullgjennomgangen av inngangssignalet når inngangssignalet har overskredet referanseterskelen under den foregående halvperiode.
2. Anordning ifølge krav 1, karakterisert ved at den første (D1) og den annen (D2) vippekrets er vippe-kretser av D-typen og utgangene av differensialforsterkerne (C1, C2) er forbundet med de respektive klokkeinnganger (CLK) på vippekretsene (D1, D2).
NO802605A 1979-09-14 1980-09-03 Kretsanordning for bruk i baereboelge- og taktgjenvinningskretser i digitale datatransmisjonssystemer NO148657C (no)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GB7931927 1979-09-14

Publications (3)

Publication Number Publication Date
NO802605L NO802605L (no) 1981-03-16
NO148657B true NO148657B (no) 1983-08-08
NO148657C NO148657C (no) 1983-11-16

Family

ID=10507833

Family Applications (1)

Application Number Title Priority Date Filing Date
NO802605A NO148657C (no) 1979-09-14 1980-09-03 Kretsanordning for bruk i baereboelge- og taktgjenvinningskretser i digitale datatransmisjonssystemer

Country Status (17)

Country Link
US (1) US4352999A (no)
EP (1) EP0026588B1 (no)
JP (1) JPS5647126A (no)
KR (1) KR830002630B1 (no)
AT (1) ATE12865T1 (no)
CA (1) CA1157523A (no)
DE (1) DE3070515D1 (no)
DK (1) DK389880A (no)
ES (1) ES495018A0 (no)
GB (1) GB2059725B (no)
HK (1) HK77685A (no)
IE (1) IE51652B1 (no)
NO (1) NO148657C (no)
NZ (1) NZ195212A (no)
PT (1) PT71785B (no)
SG (1) SG30085G (no)
ZA (1) ZA805412B (no)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5757025A (en) * 1980-09-24 1982-04-06 Sony Corp Waveform converting circuit
GB2105469A (en) * 1981-07-31 1983-03-23 Philips Electronic Associated Tachogenerator output signal processor
JPS5851400U (ja) * 1981-09-30 1983-04-07 富士通株式会社 零交差点検出回路
US4524291A (en) * 1983-01-06 1985-06-18 Motorola, Inc. Transition detector circuit
DE3346942C1 (de) * 1983-12-24 1985-01-24 Hewlett-Packard GmbH, 7030 Böblingen Vergleicherschaltung fuer binaere Signale
IT1180067B (it) * 1984-05-31 1987-09-23 Marelli Autronica Circuito rivelatore del passaggio per lo zero del segnale generato da un sensore elettromagnetico del tipo a ruota fonica e simili
JPS6149518A (ja) * 1984-08-17 1986-03-11 Fuji Photo Film Co Ltd ゼロクロスポイントの検出回路
DE3642029A1 (de) * 1986-12-09 1988-06-23 Kolbe & Co Hans Anordnung zum uebertragen von datentraegersignalen
JPH01135378U (no) * 1988-03-04 1989-09-18
US4945261A (en) * 1989-03-27 1990-07-31 National Semiconductor Corporation Level and edge sensitive input circuit
DE58907619D1 (de) * 1989-09-29 1994-06-09 Siemens Ag Schaltungsanordnung für ein Sperrwandler-Schaltnetzteil.
JP2532740B2 (ja) * 1989-10-18 1996-09-11 松下電器産業株式会社 アドレス遷移検出回路
US5001364A (en) * 1989-12-11 1991-03-19 Motorola, Inc. Threshold crossing detector
US5097147A (en) * 1991-02-01 1992-03-17 Tektronix, Inc. Limited amplitude signal trigger circuit
NZ243294A (en) * 1991-06-25 1995-04-27 Commw Scient Ind Res Org Time of flight of acoustic wave packets through fluid: reduction of higher order acoustic mode effects
US5293369A (en) * 1992-10-28 1994-03-08 International Business Machines Corporation Asynchronous sampling digital detector system for magnetic and optical recording channels
US5315284A (en) * 1992-12-23 1994-05-24 International Business Machines Corporation Asynchronous digital threshold detector for a digital data storage channel
DE4303209C2 (de) * 1993-02-04 1994-11-10 Bosch Gmbh Robert Einrichtung zur Signalformung und zur Bezugsmarkenerkennung
EP0643484B1 (en) * 1993-09-14 1998-08-26 STMicroelectronics S.r.l. Offset reduction in a zero-detecting circuit
JPH07193564A (ja) * 1993-12-25 1995-07-28 Nec Corp クロック再生装置および再生方法
US6005381A (en) * 1997-10-21 1999-12-21 Kohler Co. Electrical signal phase detector
US6275074B1 (en) * 1998-01-06 2001-08-14 Texas Instruments Incorporated System for propagating a digital signal through a slew-rate limited node and method of operation
DE19948892C2 (de) * 1999-10-11 2002-07-18 Asm Automation Sensorik Messte Impulsdetektor und Verfahren zur Detektion von sinusförmigen Impulsen
US7242223B1 (en) * 2003-03-10 2007-07-10 National Semiconductor Corporation Clock frequency monitor
USD499649S1 (en) 2003-03-12 2004-12-14 Kornick-Lindsay, Inc. Container with ogee shoulder
WO2006097132A1 (de) * 2005-03-18 2006-09-21 Infineon Technologies Ag Regeneriervorrichtung zum regenerieren von signalflanken eines signals, anordnung und verfahren zum regenerieren von signialflanken eines signals
US7839317B1 (en) 2009-07-13 2010-11-23 Don Roy Sauer Folding comparator compatible with level-crossing sampling
CN103499732B (zh) * 2013-09-29 2016-09-14 湘潭大学 一种双向过零检测电路
CN105116209A (zh) * 2015-07-14 2015-12-02 电子科技大学 一种高压过零检测电路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3348068A (en) * 1965-04-29 1967-10-17 Bell Telephone Labor Inc Threshold discriminator and zerocrossing detector
US3718864A (en) * 1971-02-26 1973-02-27 Cogar Corp Crossover detector
US3639779A (en) * 1971-03-15 1972-02-01 Gte Sylvania Inc Limiter circuit with enable function
US3768024A (en) * 1972-09-25 1973-10-23 Gen Motors Corp Zero crossover detector circuit
FR2273422B1 (no) 1974-05-27 1979-09-28 Cit Alcatel
DE2537264C3 (de) * 1975-08-21 1978-10-05 Siemens Ag, 1000 Berlin Und 8000 Muenchen Schaltungsanordnung zum Erkennen der Null-Durchgänge von Signalen
SE409511B (sv) * 1977-06-15 1979-08-20 Svein Erik Spenningskomparator

Also Published As

Publication number Publication date
EP0026588A1 (en) 1981-04-08
NO148657C (no) 1983-11-16
ES8105532A1 (es) 1981-06-01
SG30085G (en) 1985-11-15
KR830002630B1 (ko) 1983-12-06
DK389880A (da) 1981-03-15
JPS5647126A (en) 1981-04-28
DE3070515D1 (en) 1985-05-23
KR830003988A (ko) 1983-06-30
PT71785A (en) 1980-10-01
ES495018A0 (es) 1981-06-01
CA1157523A (en) 1983-11-22
EP0026588B1 (en) 1985-04-17
ZA805412B (en) 1981-08-26
ATE12865T1 (de) 1985-05-15
GB2059725B (en) 1984-06-20
NO802605L (no) 1981-03-16
US4352999A (en) 1982-10-05
NZ195212A (en) 1984-09-28
PT71785B (en) 1981-06-30
GB2059725A (en) 1981-04-23
IE51652B1 (en) 1987-02-04
IE801922L (en) 1981-03-14
HK77685A (en) 1985-10-18

Similar Documents

Publication Publication Date Title
NO148657B (no) Kretsanordning for bruk i baereboelge- og taktgjenvinningskretser i digitale datatransmisjonssystemer
US3646455A (en) Phase-detecting circuit
US2866092A (en) Information processing device
GB2095064A (en) Level-crossing point detection circuit
US4524291A (en) Transition detector circuit
JPH0150150B2 (no)
US4912420A (en) Comparator circuits
US4805190A (en) Detector logic circuit for a sychronous transmission system for data comprising ternary symbols and controlled partial response class 1, N=2 type intersymbol interference
US4291275A (en) Frequency demodulation system
US3521172A (en) Binary phase comparator
US3437932A (en) Fsk receiver wherein one binary signal is represented by a half cycle of a given frequency and the other binary signal is represented by a full cycle of twice that frequency
US3417333A (en) Error corrector for diphase modulation receiver
US3310751A (en) Signal distortion correction circuit employing means for storing signal samples and initiating correction when the pattern of stored samples indicates the presence of distortion
US3559083A (en) Digital demodulator for frequency shift keying systems
US3737788A (en) Slope responsive signal identification means
NL286426A (no)
US3191013A (en) Phase modulation read out circuit
US3247457A (en) Analog signal peak detector using tapped delay line and sampling means
US3303424A (en) Asynchronous data system transmitting before each data pulse a pulse of opposite polarity
GB1357862A (en) Digital data store arrangements
SU427458A1 (ru) Регенератор двоичных символов
US4536740A (en) Doublet detector for data recording or transmission
JPS5979409A (ja) デイジタル信号復元方式
JPS58130642A (ja) デ−タサンプリング回路
JPS58146934A (ja) 大小比較回路