MXPA97002301A - Un generador de diente de sierra con rechazo deseñal de alteracion para un aparato de desviacion - Google Patents

Un generador de diente de sierra con rechazo deseñal de alteracion para un aparato de desviacion

Info

Publication number
MXPA97002301A
MXPA97002301A MXPA/A/1997/002301A MX9702301A MXPA97002301A MX PA97002301 A MXPA97002301 A MX PA97002301A MX 9702301 A MX9702301 A MX 9702301A MX PA97002301 A MXPA97002301 A MX PA97002301A
Authority
MX
Mexico
Prior art keywords
signal
coupled
transistor
comparator
reference signal
Prior art date
Application number
MXPA/A/1997/002301A
Other languages
English (en)
Other versions
MX9702301A (es
Inventor
Albert Wilber James
Original Assignee
Thomson Consumer Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US08/624,287 external-priority patent/US5703445A/en
Application filed by Thomson Consumer Electronics Inc filed Critical Thomson Consumer Electronics Inc
Publication of MXPA97002301A publication Critical patent/MXPA97002301A/es
Publication of MX9702301A publication Critical patent/MX9702301A/es

Links

Abstract

La presente invención se refiere a un aparato de despliegue de video, el cual comprende:un capacitor;un interruptor acoplado con el capacitor, y que responde a una primera señal de control para generar en el capacitor una señal de diente de sierra (VRAMPA) a una frecuencia que estárelacionada con una frecuencia de desviación (VERTICAL), un instante (TFIN) en donde se presenta un primer cambio en una inclinación de la señal de diente de sierra que se estádeterminando de acuerdo con la primera señal de control;y un comparador para generar la primera señal de control de acuerdo con una diferencia entre la señal de diente de sierra y una señal de referencia (VBAJO), acoplándose la señal de diente de sierra con una primera entrada (no inversora) del comparador, y acoplándose la señal de referencia con una segunda entrada (inversora) del comparador, caracterizado porque la señal de referencia se acopla también con la primera entrada del comparador (por medio de Q8, Q7, Q5, Q6, 14), produciendo un cambio en la señal de referencia, cambios correspondientes que se compensan unos a otros en las primera y segunda entradas del comparador.

Description

UN GENERADOR DE DIENTE DE SIERRA CON RECHAZO DE SEÑAL DE ALTERACIÓN PARA ÜN APARATO DE DESVIACIÓN La invención se refiere a un generador de diente de sierra de una configuración de desviación en un aparato de video. Típicamente, un generador de diente de sierra vertical de un circuito de desviación vertical en un receptor de televisión utiliza un capacitor integrador de corriente que se carga desde una fuente de corriente directa para producir una porción de trazo en rampa de una señal de diente de sierra de salida sincronizada con una señal de sincronización vertical. La porción de trazo de la señal de diente de sierra controla a una porción de trazo de una corriente de desviación vertical que produce una desviación vertical en un tubo de rayos catódicos (CRT) . La Patente de los Estados Unidos de Norteamérica Número 5,216,336, a nombre de Rodríguez-Cavazos, titulada A GENERATOR FOR SAWTOOTH SIGNAL WITH SELECTABLE RETRACE SLOPE FOR A DEFLECTION APARATUS, describe un generador de diente de sierra en donde se controla un tiempo inicial de una porción de retrazo de una señal de diente de sierra vertical mediante una señal de sincronización vertical, y se controla un tiempo final de la porción de retrazo mediante una señal de salida de un comparador. El comparador tiene una primera terminal de entrada que responde a un voltaje de referencia, y una segunda terminal de entrada que responde a la señal de diente de sierra," durante la porción de retrazo. El tiempo final del retrazo vertical se detecta en el comparador cuando la señal de diente de sierra es igual al voltaje de referencia. El comparador controla el tiempo en el cual termina la porción de retrazo y empieza la porción de retrazo. Un componente de señal de alteración indeseable puede estar parasíticamente contenido en el voltaje de referencia. Este componente de señal de alteración puede presentarse como un resultado del acoplamiento parasítico de una señal de índice horizontal. Debido al entrelazado de exploración, la magnitud y la fase de la señal de índice horizontal que produce el componente de señal de alteración en el voltaje de referencia, es diferente en la vecindad del tiempo final del retrazo vertical en campos alternados de la señal de video. Este componente de señal de alteración contenido en el voltaje de referencia hace que se modifique el voltaje al principio de la rampa por un voltaje de error que es igual a la amplitud del componente de la señal de alteración. El resultado es que toda la porción de trazo de la señal de diente de sierra está desfasada por el componente de la señal de alteración. Inclusive, un componente de señal de alteración que sume solamente 1/525 de la amplitud de la señal de diente de sierra es suficiente para eliminar enteramente la característica de entrelazado deseada de los campos exhibidos. Puede ser deseable impedir que el componente de la señal de alteración module el voltaje inicial en rampa, de tal manera que se conserve la característica del entrelazado deseado. De conformidad con una característica de la invención, el voltaje de referencia se acopla con una terminal de entrada de un amplificador de un integrador que genera la señal de diente de sierra. Por consiguiente, el componente de la señal de alteración en el voltaje de referencia se sobrepone sobre la señal de diente de sierra. Como resultado, la señal de diente de sierra contiene un componente de alteración de señal con la misma magnitud y fase que el componente de alteración de señal en el voltaje de referencia. Como se explicó anteriormente, el comparador detecta el tiempo en el cual la señal de diente de sierra es igual al voltaje de referencia. De una manera conveniente, debido a que se desarrolla el mismo componente de señal de alteración simultáneamente en ambas terminales de entrada del comparador, se proporciona un alto grado de rechazo de modo común con respecto al componente de la señal de alteración. Un aparato de despliegue de video, que incorpora un aspecto de la invención, incluye un capacitor y un interruptor acoplado al capacitor, y que responde a una primera señal de control. Se genera una señal de diente de sierra en el capacitor a una frecuencia que está relacionada con una frecuencia de desviación. Se determina un instante en el cual se presenta un primer cambio en una inclinación de la señal diente de sierra de acuerdo con la primera señal de control. Un comparador genera la primera señal de control de acuerdo con una diferencia entre la señal de diente de sierra y una señal de referencia. La señal de diente de sierra se acopla con una primera entrada del comparador. La señal de referencia se acopla con una segunda entrada del comparador, y también con la primera entrada del comparador. Un cambio en la señal de referencia produce cambios correspondientes que se compensan unos a otros en la primeras y segunda entradas del comparador. Las Figuras la y Ib ilustran un generador de diente de sierra vertical, que incorpora un aspecto de la invención. La Figura la ilustra una porción de un generador de diente de sierra vertical 100, que incorpora un aspecto de la invención, que se acopla con un circuito de desviación vertical 101, mostrado en la Figura Ib. Una señal de sincronización vertical SINC producida, por ejemplo, por un detector de video de un receptor de televisión, no mostrado, que procesa una señal de video de televisión que se conforma al estándar NTSC, por ejemplo, se acopla con un generador de tiempo vertical 10. El generador 10 genera una señal de impulso de índice vertical VRESTABLECIMIENTO. La señal de impulso VRESTABLECIMIENTO se acopla con una entrada "establecida" de un flip-flop de Establecimiento-Restablecimiento 12, haciendo que un flip-flop 12 cambie de estado. En consecuencia, una salida del flip-flop 12 produce una orilla delantera LE de una señal de control de salida 112a. Las orillas delanteras de la señal VRESTABLE-CIMIENTO y 112a, se presentan al final de un intervalo de trazo vertical dado, e inician el retrazo vertical. La señal 112a se acopla con una terminal de control 13a de un interruptor de corriente 13. Inmediatamente después de la orilla delantera LE, la señal 112a hace que el interruptor 13 acople una corriente directa IDRAMPA a una terminal de unión 18a de un capacitor integrador 14 que se fabrica utilizando una técnica de fabricación de circuitos integrados (IC) . La corriente IDRAMPA se produce en un convertidor de voltaje a corriente (V/I) 15, que se controla mediante una VRINCLINACION de voltaje en un convertidor de digital a analógico (D/A) 16. La entrada de datos digitales al convertidor de digital a analógico 16 se suministra por medio de una barra colectora BUS desde un microprocesador 17. Una segunda terminal de extremo 18b del capacitor integrador 14 se acopla con un electrodo colector de un transistor Q5, formando una terminal de salida de un amplificador 18, en donde se genera una señal de diente de sierra VRAMPA. La corriente IDRAMPA produce una porción de retrazo RETRAZO de la señal de diente de sierra VRAMPA. La terminal 18a del capacitor 14 se acopla con un electrodo base de un transistor Q6, y proporciona una terminal de entrada de inversión (-) del amplificador 18. El amplificador 18 y el capacitor 14 forman un integrador de corriente. La señal VRAMPA también se acopla con una terminal de entrada no inversora de un comparador 19 que detecta el nivel de la señal VRAMPA durante la porción RETRAZO para determinar un tiempo final TFIN de la porción de RETRAZO de la señal VRAMPA. Una terminal de entrada de inversión del comparador 19 se acopla con una fuente 101 de la Figura Ib de un voltaje de referencia de corriente directa VBAJO que se genera de una manera discutida más adelante. Una terminal de salida 19a del comparador 19 se acopla con una entrada de "restablecimiento" R del flip-flop 12. Como un resultado de la corriente IDRAMPA, la señal VRAMPA hace una rampa hacia abajo, y alcanza un nivel que es igual al voltaje VBAJO, en el tiempo TFIN. El comparador 19 produce una señal de salida que hace que el flip-flop 12 cambie de estados, y que produzca, en la salida Q, una orilla trasera TE de la señal 112a. Posteriormente, se desacopla la corriente IDRAMPA del capacitor 14 mediante el interruptor 13. La magnitud de la corriente IDRAMPA es programable, de acuerdo con el valor de la entrada de datos digitales hacia el convertidor de digital a analógico 16, para proporcionar la inclinación de retrazo requerida ó la longitud de la porción RETRAZO de la señal VRAMPA. Se produce una corriente directa IURAMPA que es sustancialmente más pequeña que la corriente IDRAMPA en un convertidor de voltaje a corriente 21. Después de la orilla trasera TE de la señal 112a, la corriente IURAMPA que se acopla con la terminal 18a del capacitor 14, carga el capacitor 14 para producir una porción de trazo en rampa TRAZO de la señal de diente de sierra VRAMPA de la Figura 2b. La magnitud de la corriente IURAMPA del convertidor de voltaje a corriente 21 de la Figura la se controla en un ciclo de retroalimentación de control de ganancia automática (AGC) mediante un voltaje VAGC, desarrollado a través de un capacitor 22. El voltaje VAGC controla el convertidor 21, de tal manera que mientras más positivo sea el voltaje VAGC, más pequeña será la corriente IURAMPA. Se acopla una señal de strobe de control de ganancia automática AGCSTR a una terminal de control 24a de un interruptor 24. La señal AGCSTR se produce en el generador de tiempo vertical 10 cerca del final del trazo vertical de una manera similar a la descrita en la patente de Rodríguez-Cavazos anteriormente mencionada. La señal AGCSTR tiene una amplitud de impulso que es igual a la longitud, por ejemplo, de una línea de video horizontal, ó de 64 microsegundos. Durante la presentación del impulso de la señal AGCSTR se acopla una corriente ISALIDA, generada en un convertidor de voltaje a corriente 23, por medio de un interruptor 24, al capacitor 22. Fuera de la presentación del impulso de la señal AGCSTR, el capacitor 22 mantiene su voltaje aproximadamente en un nivel constante, para proporcionar la operación de muestreo y sostenimiento. La magnitud de la corriente ISALIDA se controla en el convertidor 23, y es proporcional a una diferencia entre la señal VRAMPA y un voltaje de referencia VALTO, que se produce de una manera descrita posteriormente. Durante un intervalo de trazo dado, si la magnitud de la señal VRAMPA fuera, por ejemplo, más pequeña que el voltaje VALTO cuando se presentara la señal de strobe AGCSTR, la corriente ISALIDA sería positiva y estaría en una magnitud proporcional a la diferencia entre el voltaje VALTO y la señal VRAMPA. La corriente positiva ISALIDA causa una disminución del voltaje VAGC en el capacitor 22. En consecuencia, en los intervalos de trazo vertical subsecuentes, la corriente IURAMPA sería más grande, y el índice de incremento de la señal VRAMPA sería mayor que antes de una manera para compensar la tendencia anteriormente mencionada de la señal VRAMPA a ser más pequeña que lo requerido. Por consiguiente, el ciclo de retroalimentación del control de ganancia automática hace que la magnitud de la señal VRAMPA quede en el mismo nivel del voltaje VALTO, cuando se presenta la señal de strobe AGCSTR. Se corrige la forma de onda de la señal VRAMPA para proporcionar una configuración en S, de una manera no mostrada, y se acopla corriente directa, por ejemplo, a un circuito de desviación vertical lineal 11 acoplado a corriente directa, para producir una corriente de desviación vertical iy en una bobina de desviación vertical Ly. La Figura Ib ilustra la configuración 101, para generar los voltajes VALTO y VBAJO de la Figura la, referida anteriormente. La configuración 101 incluye un resistor R9 que tiene una terminal que se acopla a un voltaje de suministro VCC de 7.7 voltios. Una segunda terminal, 101a, del resistor R9, se acopla a un resistor R8. Una terminal 101c del resistor R8 se acopla a una configuración en serie de los resistores R7 y R6. La configuración en serie de los resistores R7 y R6 se acopla entre la terminal 101c y una terminal 101b. Se acopla un resistor R5 entre la terminal 101b y la tierra. Se acopla una segunda configuración en serie de los resistores R11A y R10A entre las terminales 101b y 101c, en paralelo con la configuración en serie de los resistores R7 y R6. Se desarrolla un voltaje VBAJO en la terminal 101b, y se desarrolla un voltaje VALTO en la terminal 101c, como se explica en la patente de Rodríguez-Cavazos anteriormente mencionada. Un convertidor de voltaje a corriente 50 de la Figura Ib que se controla mediante los datos de entrada recibidos por medio de la barra colectora BUS desde el microprocesador 17 de la Figura la, y por medio de un convertidor de digital a analógico 51 de la Figura Ib, produce una corriente directa IALTURA de la Figura Ib, que se acopla tanto a la base como al colector de un transistor Ql, acoplado en una configuración de diodo. La base y los colectores del transistor Ql se acoplan con la base de un transistor Q3 para controlar una corriente del colector en el transistor Q3 que es igual a la corriente IALTURA. El colector del transistor Q3 se acopla a la terminal 101b entre los resistores R5 y R6. Los electrodos base del colector de un transistor Q4 se acoplan entre sí en una configuración de diodo, y también se acoplan al emisor del transistor Q3 para suministrar la corriente del transistor Q3. El emisor del transistor Q4 se acopla por medio de un resistor R2 a la terminal 101a. La base del transistor Q2 se acopla a la base y al colector del transistor Q4. El emisor del transistor Q2 se acopla por medio de un resistor Rl a la terminal 101a. Un colector del transistor Q2 se acopla al emisor del transistor Ql para suministrar la corriente del colector del transistor Ql. Los transistores Ql, Q2, Q3 y Q4 forman una configuración de espejo de corriente de temperatura compensada. La suma de las corrientes del emisor de los transistores Q2 y Q4 que fluyen en los resistores Rl y R2, respectivamente, se suministra por medio de la terminal 101a, y es igual al doble del valor de la corriente IALTURA. Mientras tanto, la corriente del colector del transistor Q3, que se acopla a la terminal 101b, es igual a la corriente IALTURA. El nivel de la corriente IALTURA se controla para establecer la amplitud de pico a pico requerida de la señal VRAMPA de la Figura la, mediante el establecimiento de los niveles de los voltajes VALTO y VBAJO. Un ajuste de la corriente IALTURA hace que los voltajes VALTO y VBAJO cambie en direcciones opuestas, como se explica en la patente de Rodríguez-Cavazos anteriormente mencionada. Un convertidor de voltaje a corriente 52, que se controla mediante los datos de entrada recibidos por medio de la barra colectora BUS desde el microprocesador 17 de la Figura la, y por medio de un convertidor de digital a analógico 53, produce una corriente directa ICENTRO de la Figura Ib. La corriente ICENTRO se acopla entre los resistores R6 y R7. La corriente ICENTRO proporciona el ajuste del valor promedio de la señal VRAMPA mediante al ajuste de los voltajes VBAJO y VALTO, para ajustar el centrado vertical. El voltaje VBAJO se acopla a un electrodo base de un transistor Q8 del amplificador 18 de Figura la. El electrodo base del transistor Q8 forma una terminal de entrada no inversora del amplificador 18. El transistor Q8 tiene su electrodo colector acoplado a su electrodo base en una configuración de diodo. Un electrodo emisor del transistor Q8 se acopla a un electrodo base de un transistor Q7 del amplificador 18. Los electrodos emisores de los transistores Q7 y Q5 se acoplan uno con el otro, y con un resistor emisor común R18. Por consiguiente, los transistores Q5, Q6, Q7 y Q8 forman un amplificador diferencial de temperatura compensada.
Asuma, hipotéticamente, que hay un componente de señal de alteración contenido en el voltaje VBAJO en la vecindad del tiempo TFIN de la señal VRAMPA. Este componente de señal de alteración puede presentarse como un resultado del acoplamiento parasítico de una señal de índice horizontal para suministrar el voltaje VCC desde otras partes del equipo de video, no mostradas. Debido al entrelazamiento de exploración, la magnitud y la fase de la señal de índice horizontal, que pueden producir el componente de señal de alteración en el voltaje VBAJO, es diferente en la vecindad del tiempo TFIN de la señal VRAMPA en campos alternados de la señal de video, no mostrados. De conformidad con una característica de la invención, debido a que el voltaje VBAJO se acopla a la terminal de entrada no inversora del amplificador 18, el componente de señal de alteración en el voltaje VBAJO también se sobrepone sobre la señal VRAMPA. Por consiguiente, la señal VRAMPA contiene un componente de señal de alteración con la misma magnitud y fase que el componente de señal de alteración del voltaje VBAJO. Como se explicó anteriormente, el comparador 19 percibe ó detecta el nivel de la señal VRAMPA, durante la porción RETRAZO, para determinar el tiempo final TFIN de la porción RETRAZO de la señal VRAMPA, cuando la señales VRAMPA y el voltaje VBAJO son iguales. De una manera conveniente, debido a que los componentes de señal de alteración tanto en la terminal de entrada inversora como en la no inversora del comparador 19 tienen la misma magnitud y fase, que proporciona un alto grado de rechazo de modo común con respecto al componente de la señal de alteración en el voltaje VBAJO. Por consiguiente, el tiempo de la orilla TE de la señal de salida 112a del flip-flop 12 no es afectado por el componente de la señal de alteración. En consecuencia, de una manera conveniente, tampoco se afectará el tiempo final TFIN de la señal VRAMPA. Si se hubiera afectado el tiempo final TFIN por el componente de la señal de alteración en el voltaje VBAJO, se podría modular la fase indeseablemente de la porción de trazo TRAZO de la señal VRAMPA.

Claims (13)

REIVINDICACIONES
1. Un aparato de despliegue de video, el cual comprende: un capacitor (14) ; un interruptor (13) acoplado con el capacitor, y que responde a una primera señal de control (112a) para generar en el capacitor una señal de diente de sierra (VRAMPA) a una frecuencia que está relacionada con una frecuencia de desviación (VERTICAL) , un instante (TFIN) en donde se presenta un primer cambio en una inclinación de la señal de diente de sierra que se está determinando de acuerdo con la primera señal de control; y un comparador (19) para generar la primera señal de control (112a) de acuerdo con una diferencia entre la señal de diente de sierra y una señal de referencia (VBAJO) , acoplándose la señal de diente de. sierra con una primera entrada (no inversora) del comparador, y acoplándose la señal de referencia con una segunda entrada (inversora) del comparador, caracterizado porque la señal de referencia se acopla también con la primera entrada del comparador (por medio de Q8, Q7, Q5, Q6, 14), produciendo un cambio en la señal de referencia, cambios correspondientes que se compensan unos a otros en las primera y segunda entradas del comparador.
2. Un aparato de acuerdo con la reivindicación 1, caracterizado porque la señal de referencia (VBAJO) sé acopla con cada una de la primera entrada (no inversora) y la segunda entrada (inversora) del comparador, de una manera que se proporciona un rechazo de modo común con respecto a un componente de señal de alteración en la señal de referencia.
3. Un aparato de acuerdo con la reivindicación 1, caracterizado además por un amplificador (Q6, Q5, Q7 , Q8) que tiene una salida (colector del Q5) acoplada al capacitor, para formar un integrador de señal, en donde la señal de referencia (VBAJO) se acopla con la primera entrada (no inversora) del comparador por medio del integrador de señal.
4. Un aparato de acuerdo con la reivindicación 3, caracterizado porque el amplificador (Q5, Q6, Q7, Q8) comprende un primer transistor (Q5) , en donde el capacitor (14) se acopla entre una terminal de control (base) y una primera terminal que conduce corriente principal (colector) del transistor, y en donde la fuente de la señal de referencia (VBAJO) se acopla con una segunda terminal de conducción de la corriente principal (emisor) del primer transistor.
5. Un aparato de acuerdo con la reivindicación 4, caracterizado además por un segundo transistor (Q7) que tiene una terminal conductora de corriente principal (emisor) que se acopla con la segunda terminal conductora de corriente principal (emisor) del primer transistor (Q5) , para formar con el primer transistor, un amplificador diferencial, en donde la señal de referencia (VBAJO) se acopla con la segunda terminal conductora de corriente principal del primer transistor, por medio del segundo transistor, y en donde la señal de control (112a) se genera en un final (TFIN) de una porción de retrazo de la señal de diente de sierra (VRAMPA) .
6. Un aparato de acuerdo con la reivindicación 1, caracterizado además por un amplificador de desviación vertical (11) acoplado con una bobina de desviación vertical (Ly) , en donde la señal de diente de sierra (VRAMPA) se acopla con el amplificador de desviación vertical para controlar una corriente de desviación vertical (iy) .
7. Un aparato de acuerdo con la reivindicación 1, caracterizado además por un amplificador (Q5, Q6, Q7, Q8) acoplado al capacitor (14) para formar un integrador de señal, en donde la fuente de la señal de referencia (VBAJO) se acopla con la primera entrada del comparador, por medio de una trayectoria de señal que incluye al integrador de señal, y con la segunda entrada (inversora) , por medio de una trayectoria de señal que deriva al integrador de señal de una manera para proporcionar un rechazo de modo común con respecto a un componente de señal de alteración en dicha señal de referencia.
8. Un aparato de acuerdo con la reivindicación l, caracterizado porque el interruptor (13) responde a una segunda señal de control (VRESTABLECIMIENTO) en una frecuencia que está relacionada con una frecuencia de desviación para el control cuando se presenta un segundo cambio (LE de 112a) en la inclinación de la señal de diente de sierra.
9. Un aparato de despliegue de video, el cual comprende: una fuente de una señal de referencia (VBAJO) , estando esta señal de referencia sujeta a un componente de alteración; un generador de forma de onda (18) que responde a una primera señal de control (112a) para generar una señal de diente de sierra (VRAMPA) a una frecuencia relacionada con una frecuencia de desviación, determinando esta señal de control un instante (TFIN) , en el cual se presenta un primer cambio en la inclinación de la señal de diente de sierra, respondiendo el generador de forma de onda a la señal de referencia, y estando la señal de diente de sierra sujeta por lo mismo al componente de alteración; un comparador (19) para generar la primera señal de control de acuerdo con una diferencia entre la señal de diente de sierra y la señal de referencia, caracterizado porque el componente de alteración, presente en cada una de la señal de diente de sierra y la señal de referencia, se rechaza sustancialmente en el comparador.
10. Un aparato de acuerdo con la reivindicación 9, caracterizado además por un amplificador (Q5, R18) que tiene una salida (colector del Q5) acoplada a un capacitor, para formar un integrador de señal, en donde la señal de referencia (VBAJO) se acopla al comparador por medio del integrador de señal.
11. Un aparato de acuerdo con la reivindicación 10, caracterizado porque el amplificador (Q5, R18) comprende un primer transistor (Q5) , en donde el capacitor (14) se acopla entre una terminal de control (base) y una primera terminal conductora de corriente principal (colector) del transistor, y en donde la fuente de la señal de referencia (VBAJO) se acopla a una segunda terminal conductora de corriente principal (emisor) del primer transistor.
12. Un aparato de acuerdo con la reivindicación 11, caracterizado además por un segundo transistor (Q7) que tiene una terminal conductora de corriente principal (emisor) que se acopla con la segunda terminal conductora de corriente principal (emisor) del primer transistor (Q5) para formar con el primer transistor, un amplificador diferencial, en donde la señal de referencia (VBAJO) se acopla con la segunda terminal conductora de corriente principal del primer transistor, por medio del segundo transistor, y en donde la señal de control (112a) se genera en un final (TFIN) de una porción de retrazo de la señal de diente de sierra.
13. Un aparato de acuerdo con la reivindicación 9, caracterizado además por un amplificador de desviación vertical (11) acoplado con una bobina de desviación vertical (Ly) , en donde la señal de diente de sierra (VRAMPA) se acopla con el amplificador de desviación vertical para controlar una corriente de desviación vertical (iy) .
MX9702301A 1996-03-29 1997-03-26 Un generador de diente de sierra con rechazo de señal de alteracion para un aparato de desviacion. MX9702301A (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/624,287 US5703445A (en) 1996-03-29 1996-03-29 Sawtooth generator with disturbance signal rejection for a deflection apparatus
US08624287 1996-03-29

Publications (2)

Publication Number Publication Date
MXPA97002301A true MXPA97002301A (es) 1998-04-01
MX9702301A MX9702301A (es) 1998-04-30

Family

ID=24501396

Family Applications (1)

Application Number Title Priority Date Filing Date
MX9702301A MX9702301A (es) 1996-03-29 1997-03-26 Un generador de diente de sierra con rechazo de señal de alteracion para un aparato de desviacion.

Country Status (10)

Country Link
US (1) US5703445A (es)
EP (1) EP0798855B1 (es)
JP (1) JP3882955B2 (es)
KR (1) KR100481770B1 (es)
CN (1) CN1134971C (es)
DE (1) DE69733330T2 (es)
HK (1) HK1005116A1 (es)
MX (1) MX9702301A (es)
MY (1) MY113646A (es)
TW (1) TW411702B (es)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5777685A (en) * 1996-07-03 1998-07-07 Thomson Consumer Electronics, Inc. Deflection signal pulse shaper circuit
CN100495916C (zh) * 2005-12-29 2009-06-03 南京航空航天大学 避开开关功率放大器干扰的a/d采集系统
CN103051308B (zh) * 2013-01-09 2015-04-29 武汉科技大学 一种基于忆阻器的方波和锯齿波产生电路
CN108418650B (zh) * 2018-04-13 2024-02-20 成都锦江电子系统工程有限公司 多通道多频段干扰信号产生器

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2533599C3 (de) * 1975-07-26 1982-03-11 Philips Patentverwaltung Gmbh, 2000 Hamburg Integrierbare Ablenk-Schaltungsanordnung
US4728813A (en) * 1986-09-09 1988-03-01 Tektronix, Inc. Timebase generator with improved linearity and recovery time
US4835727A (en) * 1986-10-17 1989-05-30 U.S. Philips Corporation Field deflection circuit in a picture display device
US4945292A (en) * 1988-08-08 1990-07-31 Unisys Corp. Dynamic vertical height control circuit
US5250879A (en) * 1992-03-02 1993-10-05 Thomson Consumer Electronics, S.A. Deflection circuit having a controllable sawtooth generator
US5216336A (en) * 1992-03-02 1993-06-01 Thomson Consumer Electronics, Inc. Generator for sawtooth signal with selectable retrace slope for a deflection apparatus
US5264762A (en) * 1992-07-10 1993-11-23 Thomson Consumer Electronics, Inc. Picture height adjustment arrangement for a video display

Similar Documents

Publication Publication Date Title
EP0560117B1 (en) A deflection circuit having a controllable sawtooth generator
MXPA97002301A (es) Un generador de diente de sierra con rechazo deseñal de alteracion para un aparato de desviacion
US5703445A (en) Sawtooth generator with disturbance signal rejection for a deflection apparatus
US5216336A (en) Generator for sawtooth signal with selectable retrace slope for a deflection apparatus
KR100296432B1 (ko) 비디오디스플레이의톱니파발생기용서비스조절장치
US5672942A (en) Sawtooth generator controlled in a gain control feedback loop
KR100255905B1 (ko) 위치 조정 회로
EP0455146B1 (en) Parabolic voltage generating circuit
KR100433301B1 (ko) 스위칭클램핑
CA2089297C (en) Service switch for video display deflection apparatus
CA2299124C (en) A deflection circuit having a controllable sawtooth generator