MX2012013633A - Dispositivo electronico inteligente con ethernet segregada en tiempo real. - Google Patents

Dispositivo electronico inteligente con ethernet segregada en tiempo real.

Info

Publication number
MX2012013633A
MX2012013633A MX2012013633A MX2012013633A MX2012013633A MX 2012013633 A MX2012013633 A MX 2012013633A MX 2012013633 A MX2012013633 A MX 2012013633A MX 2012013633 A MX2012013633 A MX 2012013633A MX 2012013633 A MX2012013633 A MX 2012013633A
Authority
MX
Mexico
Prior art keywords
message
processing
subscription
messages
buffers
Prior art date
Application number
MX2012013633A
Other languages
English (en)
Inventor
Tony J Lee
Robert E Morris
Benjamin S Day
Andrew A Miller
Lisa Gayle Nelms
Original Assignee
Schweitzer Engineering Lab Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Schweitzer Engineering Lab Inc filed Critical Schweitzer Engineering Lab Inc
Publication of MX2012013633A publication Critical patent/MX2012013633A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/62Queue scheduling characterised by scheduling criteria
    • H04L47/625Queue scheduling characterised by scheduling criteria for service slots or service orders
    • H04L47/6275Queue scheduling characterised by scheduling criteria for service slots or service orders based on priority
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/52Queue scheduling by attributing bandwidth to queues
    • H04L47/527Quantum based scheduling, e.g. credit or deficit based scheduling or token bank
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/62Queue scheduling characterised by scheduling criteria
    • H04L47/6295Queue scheduling characterised by scheduling criteria using multiple queues, one for each individual QoS, connection, flow or priority

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Computer And Data Communications (AREA)
  • Multi Processors (AREA)

Abstract

Es descrito un sistema y método para la optimización del manejo de datos en una base de prioridad dentro de un dispositivo electrónico inteligente. Un FIFO recibe mensajes y cada uno de los mensajes es asociado con un identificador de suscripción. Entonces, los mensajes son enrutados y almacenados en memorias intermedias, cada una asociada con un identificador de suscripción.

Description

DISPOSITIVO ELECTRONICO INTELIGENTE CON ETHERNET SEGREGADA EN TIEMPO REAL Campo de la Invención La presente invención se refiere, de manera general, a aparatos y métodos para la comunicación de datos hacia y a partir de un dispositivo electrónico inteligente (IED, por sus siglas en inglés) y de manera más particular, a aparatos y métodos de segregación de comunicaciones urgentes a partir de comunicaciones no urgentes dentro de un IED, de modo que las comunicaciones urgentes pueden ser tratadas con mayor rapidez .
Antecedentes de la Invención La red de energía eléctrica moderna utiliza una red sofisticada de Dispositivos Electrónicos Inteligentes (IEDs) para garantizar la operación adecuada. Por ejemplo, los IEDs monitorean comúnmente varias cantidades de líneas de energía eléctrica, tales como líneas de tensión y corriente, para garantizar que un segmento dado de líneas de energía eléctrica no se convierta en una falla o defecto. Cuando ha fallado un segmento de línea de energía eléctrica, el IED que monitorea este segmento provocará que el interruptor de circuito u otra forma de interruptor o mecanismo de control opere para aislar el segmento de líneas de energía eléctrica que no cumple con las condiciones de seguridad. Cuando el IED EF. 237178 toma la determinación para aislar un segmento de linea de energía eléctrica, en algunas circunstancias también podría enviar la comunicación a otro IED para completar el aislamiento del segmento de la línea de energía eléctrica de la red de energía eléctrica.
En adición de los datos de control, tal como los descritos con anterioridad, los IEDs comúnmente comunican otros datos a otros dispositivos involucrados en los sistemas de protección y control de la energía eléctrica. Las comunicaciones del IED se han vuelto suficientemente sofisticadas, de manera que utilizan una amplia variedad de protocolos. De manera general, sin embargo, los IEDs utilizan una conexión de red única, tal como una conexión Ethernet. Mientras el uso de una conexión única proporciona muchas ventajas, tales como menores costos de alambrado, equipo, verificación y trabajo, además, también presentan ciertos desafíos .
Un interruptor de red es un dispositivo de interconexión de computadora que conecta los segmentos o puntos de extremo de la red. Los interruptores de red vienen en una variedad de tipos, tales como Red de Anillo, Canal de Fibra, y Ethernet, y también pueden ser utilizados para conectar tipos variables de segmentos de red. Un interruptor de Ethernet es un interruptor de red que conecta varios puntos de extremo Ethernet o varios segmentos juntos de red.
Un interruptor de Ethernet opera guardando las direcciones de origen MAC de los cuadros recibidos, así como también, el puerto del cual fue recibido un cuadro en la tabla de dirección MAC del interruptor. Entonces, un interruptor transmitirá, de manera' selectiva, hacia un puerto alterno basado en la dirección MAC de destino de cuadro y las entradas anteriores en la tabla de dirección MAC. Si es desconocida la dirección MAC de destino, la dirección de radiodifusión, o la dirección de multidifusión, el interruptor transmitirá el cuadro fuera de todos los puertos conectados excepto para uno en el que fue recibida. Un último caso especial es en donde la dirección MAC de destino es la misma que la dirección MAC de origen, en donde el interruptor simplemente filtrará el cuadro.
De manera más importante, como se describe con anterioridad, ciertas comunicaciones son más urgentes que otras comunicaciones. Por ejemplo, los datos de control o las muestras en tiempo real solo podrían tener valor para un período limitado de tiempo y, en consecuencia, puede decirse que es más urgente que el establecimiento de datos de un administrador, los cuales podrían tener valor de .una naturaleza más permanente. Por ejemplo, un IED podría recibir datos de control de urgencia utilizando el protocolo IEC 61850 GOOSE (Evento de Sistema Orientado de Objeto Genérico) , o Bits* de espejo. El uso de una conexión física hace difícil que un IED discrimine entre los datos urgentes y los datos no urgentes. De manera general, el apilamiento de red busca en los datos con el fin de que estos sean recibidos.
Una solución de la técnica anterior en la que han sido empleados los IEDs, es que un IED se incorpore a un apilamiento de red habitual para que se "inmiscuya" en los cuadros recibidos de datos en busca de los datos urgentes, y primero procesa estos cuadros . Mientras que este procedimiento permite que sean manejados los datos más urgentes que llegan primero: i) a un costo del tiempo significante del procesador puesto que éste debe buscar a través de los datos recibidos y, ii) la complejidad en la forma del apilamiento de software habitual.
Otro problema que se genera tratando con los mensajes pasados entre los IEDs es que, incluso entre los mensajes urgentes, ciertos mensajes requieren un manejo de prioridad más alta que otros mensajes. Esto es debido a otro problema relacionado, el cual es en el que el procesamiento de mensajes no es la tarea principal de un IED, sino más bien uno tiene que someterse a límites estrictos para evitar que el procesamiento de mensajes se despoje de aquellas tareas que son de prioridad más alta.
De manera general, los IEDs de la técnica anterior procesan la información de manera secuencial, lo que significa que los mensajes son almacenados en un FIFO, y son procesados en el orden que fueron recibidos, del más anterior al más nuevo o reciente. Esto presenta un número de problemas. En primer lugar, todos los FIFOs son necesariamente de tamaño finito; en consecuencia, sólo puede ser almacenado un número limitado de mensajes. Si los mensajes son recibidos más rápido que lo que pueden ser procesados, de manera eventual, serán sobrescritos algunos datos en un FIFO, lo cual es usualmente el mensaje más viejo recibido. En segundo lugar, los sistemas de procesamiento de mensaje de la técnica anterior procesan los mensajes, de manera general, en el orden en el que son recibidos, a pesar del hecho que en muchas ocasiones, un mensaje más nuevo eliminará la necesidad de procesar el mensaje más viejo. En consecuencia, los sistemas de la técnica anterior pueden desechar los mensajes más importantes más recientes, y gastar el procesamiento de tiempo en los mensajes más viejos que lo que se necesita para ser procesados.
Los IEDs no pueden dirigir el problema del tamaño limitado del FIFO y el procesamiento de orden dedicando un tiempo adicional del procesador a la tarea del manejo de mensajes, puesto que los IEDs tienen otras numerosas áreas de alta prioridad que atender. Las soluciones de la técnica anterior han incluido el uso de sistemas de prioridad de múltiples tareas e interrupciones de alta prioridad. Los sistemas de prioridad de múltiples tareas asignan una cantidad fija de tiempo a cada tarea, mientras que los sistemas de interrupción de alta prioridad utilizan el modelo conocido de procesamiento de primer pl no/segundo plano. Puesto que ambos de estos sistemas son bien conocidos en la técnica, no serán dirigidos adicionalmente en la presente.
Objetivos de la Invención En consecuencia, un objetivo de esta invención es proporcionar un sistema y método que da prioridad al manejo de los datos de prioridad, de modo que los datos de las fuentes o suscripciones más importantes son manejados antes que los datos de las suscripciones menos importantes.
Otro objetivo de la invención es proporcionar un sistema y método que limitan los mensajes de procesamiento de tiempo gastado en un IED.
Otras ventajas de la invención descrita serán claras para una persona de experiencia ordinaria en la técnica. Sin embargo, debe entenderse que un sistema, método o aparato podrían practicar la invención descrita mientras no consiguen todas las ventajas enumeradas, y que la invención protegida es definida por las reivindicaciones.
Sumario de la Invención La invención descrita consigue sus objetivos proporcionando un sistema y método que optimiza el manejo de los datos de red para un IED. El IED incluye un FIFO que almacena un número predeterminado de mensajes que se originan a partir de una pluralidad de otros dispositivos, así como también, una pluralidad de memorias intermedias, cada una de las cuales retiene un mensaje. En particular, son examinados los mensajes recibidos en un FIFO para determinar el identificador de suscripción con el cual son asociados los mensajes. Entonces, los mensajes son enrutados y almacenados en la memoria intermedia adecuada .
Breve Descripción de las Figuras Aunque las características de esta invención serán particularmente señaladas en las reivindicaciones, la invención por sí misma, y el modo en el cual esta podría ser realizada y utilizada, podrían ser mejor entendidas con referencia a la siguiente descripción tomada en conexión con las figuras que la acompañan que forman una parte de la misma, en donde los mismos números de referencia se refieren a las mismas partes a través de todas las distintas vistas y en las cuales: La Figura 1 es un diagrama simplificado esquemático de línea de un sistema de distribución de energía eléctrica que ilustra el uso de IEDs supervisando una red de energía eléctrica; La Figura 2 es un diagrama de bloque de un IED que segrega los datos de red de acuerdo con esta descripción; La Figura 3 es un diagrama de bloque simplificado de una solución de hardware para segregar los datos de red de acuerdo con esta descripción; La Figura 4 es un diagrama de bloque simplificado que ilustra los componentes de hardware y software dentro de un microcontrolador utilizado para segregar los datos de red de acuerdo con esta descripción; La Figura 5 es un diagrama de bloque simplificado de una solución de hardware para segregar los datos de red de acuerdo con esta descripción y que utiliza múltiples puertos de red externa; La Figura 6 es un diagrama simplificado esquemático de línea de un sistema de distribución de energía eléctrica que ilustra el uso de IEDs supervisando una red de energía eléctrica, en donde los IEDs son asociados con los identificadores de suscripción utilizados por un IED activo para ordenar el procesamiento de mensajes de aquellos IEDs; La Figura 7 es un diagrama de flujo de alto nivel que ilustra un sistema y método para el procesamiento de mensajes de red de acuerdo con una prioridad asignada a un identificador de suscripción asociado con cada mensaje; La Figura 8 es un diagrama de flujo que ilustra el procesamiento de un FIFO de recepción, y la transferencia de mensaje recibidos en esta FIFO a una pluralidad de memorias intermedias de mensaje único; La Figura 9 es un diagrama de flujo que ilustra el servicio de las memorias intermedias de suscripción de acuerdo con la prioridad asignada a cada memoria intermedia de suscripción; La Figura 10 es un diagrama de cuadro que ilustra varios componentes de un encabezado de cuadro, así como también la carga útil; La Figura 11 es un diagrama de bloque de un módulo de configuración construido de acuerdo con la invención descrita; La Figura 12 es un diagrama de bloque de un módulo de procesamiento que ilustra el proceso de circuito cíclico de las memorias intermedias de suscripción seguido por el procesamiento de prioridad de las memorias intermedias de suscripción; La Figura 13 es un diagrama de secuencia de alto nivel que ilustra el flujo de proceso de un IED construido de acuerdo con esta descripción; La Figura 14 es una hilera de mensaje que muestra un número de mensajes, cada uno con un costo asociado de procesamiento ; La Figura 15 es un diagrama de flujo de alto nivel que ilustra el proceso de servicio de un presupuesto de suscripciones, cada uno con un criterio particular de costo; La Figura 16 es una gráfica de flujo más detallada que explica el proceso de servicio de un presupuesto de suscripciones, cada uno con un criterio particular de costo; La Figura 17 es un diagrama de flujo que explica el procesamiento de un presupuesto particular de publicaciones; Las Figuras 18A y 18B ilustran diagramas de cuadro para los cuadros de Ethernet construidos de acuerdo con esta descripción, en donde la Figura 18A ilustra un costo fijo asignado a un mensaje de una suscripción particular y la Figura 18B ilustra el proceso de cálculo de un costo variable para cada mensaje basado sus contenidos; La Figura 19 ilustra un gran cuadro construido de acuerdo con esta descripción; y La Figura 20 es un diagrama de flujo que explica el proceso de rompimiento de un gran paquete en una secuencia de partes más pequeñas, cada una de las cuales puede ser procesada, de manera secuencial, dentro de un presupuesto de procesamiento.
Descripción Detallada de la Invención Con referencia a las figuras, y en particular a la Figura 1, un sistema de distribución de energía 10 incluye, entre otros componentes, un par de generadores 12a y 12b que son configurados para generar formas de onda de energía sinusoidal de tres fases, tales como por ejemplo, las formas de onda de 12kV AC. De manera general, cada generador será protegido por un interruptor de circuito; por ejemplo, el generador 12b es protegido por el interruptor de circuito 108, el cual es controlado por el IED 120. También son incluidos los transformadores de elevación 14a y 14b los cuales son configurados para incrementar las formas de onda generadas en formas de onda sinusoidal de tensión más alta tal como por ejemplo, las formas de onda de 138kV AC. Los transformadores de elevación operan para proporcionar formas de onda de tensión más alta para las líneas de transmisión de larga distancia 20a y 20b. Como es ilustrado, los generadores y los transformadores de elevación son parte de una subestación 16 y pueden ser interconectados por medio de un bus 19 a través de la operación de un interruptor de circuito que es representado aunque no se encuentra numerado.
Una segunda subestación 22 es representada que incluye dos transformadores de elevación 24a y 24b que son configurados para transformar las formas de onda de tensión más alta transportadas por las líneas de transmisión de larga distancia 20a y 20b en una forma de onda que es más adecuada para la distribución a una carga, tal como por ejemplo, 15 kV AC. Un bus 23 puede interconectar diferentes líneas de distribución a través de la operación de un interruptor de circuito que es representado aunque no se encuentra numerado.
Una tercera subestación 35 es representada que incluye un tercer generador 12c así como también, un transformador adicional de elevación 14c, y dos transformadores de elevación 24c y 24d que se conectan con las cargas 30 y 34, de manera respectiva. Un bus 25 puede interconectar la tercera subestación 35 con el resto del sistema de distribución de energía a través de la línea de transmisión 20c mediante la operación del interruptor de circuito que es representado aunque no se encuentra numerado.
La Figura 2 representa un IED 200 que integra un esquema de segregación de datos de red de acuerdo con esta descripción. Un microcontrolador 230 incorpora una CPU 232, la memoria del programa 234, que podría ser la memoria FLASH o la memoria ROM susceptible de ser borrada en forma electrónica, y la memoria de parámetro 236, que podría ser una RAM estática o RAM dinámica. Como es representado, el IED 200 examina un canal de corriente, que es adquirido por el transformador de corriente 204, el filtro de paso bajo 214 y el convertidor A/D 220. El IED también examina un canal de tensión a través del transformador de potencial 206, el filtro de paso bajo 216 y el convertidor A/D 220. En adición, el IED 200 acepta un número de entradas binarias, y produce un número de salidas, tales como cierres de contacto para controlar el interruptor de circuito. Las personas de experiencia en la técnica entenderán que esta es una vista simplificada de un IED, que generalmente examinará numerosos parámetros de línea que incluyen múltiples canales de corriente y tensión, así como también, incorporan muchas otras funciones.
Una interfaz externa de Ethernet 250 ' es adaptada para comunicarse con otros IEDs y otros dispositivos utilizados dentro de la red de energía eléctrica, tal como estaciones de monitoreo (no se representan) . Un dispositivo de conmutación 252 examina los cuadros de Ethernet que son recibidos por medio de la interface de Ethernet 250 y dirige los cuadros recibidos hacia abajo de las dos trayectorias basadas en un indicio de tipo de datos de red contenidos dentro de cada cuadro. Una primera vía maneja las comunicaciones urgentes, las cuales son enrutadas a través del dispositivo de filtrado 254 hacia un primer puerto Ethernet 238A. Debe observarse que el dispositivo de filtrado 254, que es discutido en detalle más adelante en esta descripción, es un componente benéfico aunque no esencial del IED 200. Una segunda vía maneja las comunicaciones no urgentes, las cuales son enrutadas hacia un segundo puerto Ethernet 238B. La operación particular del dispositivo de conmutación 252 es explicada más adelante.
El dispositivo de conmutación 252 examina los cuadros de Ethernet recibidos por puerto Ethernet 250 para determinar si un cuadro particular es de naturaleza urgente o no urgente. Para conseguir esto, el dispositivo de conmutación 252 examina cada cuadro recibido en busca de un indicio de tipo de datos de red. Un indicio posible de los datos urgentes de red es el origen de las comunicaciones; dentro de una red de energía eléctrica particular, es más probable que ciertos dispositivos tales como otros IEDs, sean las comunicaciones urgentes de origen que en otros dispositivos, tal como el monitoreo de computadoras. Otro indicio posible de los datos urgentes de red es el destino de las comunicaciones, como ciertas direcciones de destino, tal como las direcciones de multidifusión o radiodifusión, que pueden indicar que los datos son datos urgentes de red. En consecuencia, un modo en el que el dispositivo de conmutación 252 puede tomar esta determinación es utilizando la dirección MAC a partir de la cual cada cuadro Ethernet originado o en el cual es destinado el cuadro Ethernet como un indicio de tipo de datos de red, y posteriormente, enrutar estos cuadros recibidos a través de fuentes de comunicaciones urgentes, tal como otros IEDs, hacia la vía de comunicaciones urgentes, mientras se enrutan las comunicaciones no urgentes a la vía de comunicaciones que se pretende para las comunicaciones no urgentes. En una implementación adaptada para tomar ventaja de las direcciones MAC Ethernet, el dispositivo de conmutación 252 podría ser un circuito integrado de interruptor de Ethernet .
Otro modo para determinar si una comunicación es de una naturaleza urgente, es el examen de los contenidos de los datos para determinar con qué protocolo se están comunicando los datos, y el uso del protocolo subyacente como un indicio de tipo de datos de red. Por ejemplo, si un cuadro particular Ethernet contiene los datos IEC-61850 GOOSE, es probable que los datos sean de una naturaleza urgente. En una implementación adaptada para determinar con cual protocolo fue enviado un cuadro particular, el dispositivo de conmutación 252 podría ser, entre otras implementaciones , una serie habitual de compuerta programable de campo (FPGA, por sus siglas en inglés) o circuito integrado específico por aplicación (ASIC, por sus siglas en inglés) .
Debe observarse que las combinaciones de los indicios de tipo de datos de red señaladas con anterioridad, así como también otros indicios de tipo de datos de red que tienen la propiedad de indicación, en un sentido amplio, el tipo de datos que están siendo transmitidos en la red podría ser utilizado además o en lugar de los indicios de tipo de datos de red descrito con anterioridad.
Los datos podrían ser enviados a partir del microcontrolador 230 por cualquiera o ambos puertos 238A y 238B. Sí todos los datos son enviados a partir de un puerto, entonces, el dispositivo de conmutación 252 y el dispositivo de filtrado de paquete 254 actúan, de manera esencial, como dispositivos de paso para los datos hacia la interfaz Ethernet 250. Si los datos son enviados por ambos puertos 238A y 238B, entonces, el dispositivo de conmutación podría ordenar los datos enviados a partir del puerto urgente 238A para que sean enviados antes de los datos enviados por el puerto no urgente 238B, con el dispositivo de filtrado de paquete 254 actuando como un dispositivo de paso. Esto proporciona una mejora en el retraso de los datos urgentes que están siendo recibidos por otros dispositivos, sin un correspondiente incremento en la complejidad de programación del microcontrolador .
La Figura 3 ilustra una vía posible de comunicaciones 300 para uso dentro del IED 200. En particular, la interface de Ethernet 250 recibe los datos de red de otros dispositivos asociados con una red de energía eléctrica. Los datos de red son enrutados hacia un interruptor de Ethernet IC 252. El interruptor de Ethernet IC 252 opera para determinar qué los datos de red que se originan a partir de ciertas direcciones MAC o que son destinados para ciertas direcciones MAC serán enrutados como datos urgentes hacia el primer puerto Ethernet 238A y los datos que se originan a partir de otras direcciones MAC o que son destinados para otras direcciones MAC serán enrutados como datos no urgentes hacia el segundo puerto Ethernet 238B.
Puesto que la red Ethernet es una red de múltiples terminales, los mensajes recibidos por el IED 200 no podrían ser pretendidos para este IED, sino más bien para otro dispositivo. En consecuencia, un dispositivo de filtrado de paquete 254 es utilizado para desechar cualquiera de los datos de la ruta urgente que se pretende para un diferente IED ANTES de suministrarlos al microcontrolador 230. En una modalidad del sistema descrito de segregación de datos de red, el dispositivo de filtrado de paquete es una FPGA 254 y es configurada para desechar cualquiera de los cuadros de Ethernet que no contienen las direcciones esperadas MAC de destino. Esto evitará que el microcontrolador examine, en una base expedita, las comunicaciones urgentes que se pretenden para otro IED.
En ciertos sistemas, los datos podrían ser urgentes con respecto a ciertos dispositivos, aunque no con respecto a otros dispositivos. En consecuencia, los datos generados a partir de una dirección particular MAC tienen que ser manejados, de manera urgente, por algunos dispositivos aunque no por otros dispositivos. En consecuencia, en otra modalidad, el dispositivo de filtrado de paquete 254 puede ser adaptado para filtrar, de manera ventajosa, los cuadros de Ethernet en la dirección MAC de origen, para determinar si el cuadro originado a partir de un conjunto de direcciones urgentes MAC, en donde el conjunto de direcciones MAC consideradas para ser urgentes, puede ser definido en una base de dispositivo por dispositivo.
Ciertos protocolos embebidos también podrían incluir indicaciones de que los datos son urgentes. En consecuencia, el dispositivo de filtrado de paquete 254 puede ser adaptado para utilizar, de manera ventajosa, la información embebida de protocolo. Un ejemplo podría ser el campo IEC 61850 GOOSE APP ID, y el dispositivo de filtrado de paquete 254 puede ser adaptado sólo para pasar los cuadros de Ethernet en donde un campo GOOSE APP ID que tiene ciertas características .
También debe observarse que podrían ser utilizadas las combinaciones de los indicios de filtrado señalados con anterioridad. Por ejemplo, el dispositivo de filtrado de paquete 254 podría examinar tanto la dirección MAC de destino del cuadro Ethernet que se describe con anterioridad, así como también, el campo GOOSE APP ID. Además, también podrían ser utilizados esquemas más complicados de filtrado. Por ejemplo, el dispositivo de filtrado de paquete 254 podría filtrar, de manera inicial, en la dirección MAC de destino del cuadro Ethernet y el campo GOOSE APP ID, aunque después de recibir al menos un cuadro que cumpla con el criterio requerido, podría entonces utilizar la dirección MAC de origen del cuadro recibido Ethernet para tratar con todos los cuadros generados a través del correspondiente dispositivo como urgente .
Los datos podrían ser originados a partir del microcontrolador por cualquiera o ambos del puerto urgente 238A y el puerto no urgente 238B. Si los datos son originados a partir sólo de un puerto, entonces, la FPGA 254 y el interruptor de Ethernet IC252 actúan, de manera efectiva, como dispositivos de paso para los datos originados por medio del microcontrolador 230. Sin embargo, si los datos son enviados desde ambos puertos 238A y 238B, el interruptor de Ethernet IC 252 podría ser adaptado para ordenar los datos recibidos a partir del puerto urgente 238A de modo que estos son enviados antes de los datos recibidos a partir del puerto no urgente 238B, con lo cual, se proporciona una mejora en el trato con cuáles datos urgentes serán recibidos por otros dispositivos, sin ninguna complejidad adicional en la programación del microcontrolador.
La Figura 4 representa un diagrama de bloque simplificado de los componentes de hardware y software dentro de un microcontrolador utilizado para implementar el sistema de segregación de datos de red de acuerdo con una modalidad de esta descripción. Los cuadros de Ethernet son recibidos en puertos Ethernet 238A y 238B, los cuales podrían ser integrados en el microcontrolador 230 como el representado. Después de ser recibidos, los cuadros son dirigidos hacia el núcleo de procesamiento 260, en donde los cuadros urgentes recibidos por el puerto 238A son almacenados temporalmente en una primera memoria intermedia de memoria 262, mientras los cuadros no urgentes recibidos por el puerto 238B son almacenados temporalmente en una segunda memoria intermedia de memoria 264. Las memorias intermedias de memoria 262 y 264 podrían ser implementadas , por ejemplo, como un software FIFO, o como alguna otra estructura de datos. Entonces, los contenidos de la memoria intermedia de memoria 264 son dirigidos hacia el apilamiento Ethernet no urgente 271. El contenido de la memoria intermedia de memoria 262 es dirigido hacia el apilamiento Ethernet urgente 270, el cual es optimizado para el procesamiento de los datos de comunicaciones urgentes. Los contenidos de cualquier memoria intermedia podrían ser dirigidos cuadro por cuadro, o un bloque de cuadros podría ser conectado a la vez .
Los contenidos de la memoria intermedia urgente de cuadro 262 son manejados en una base expedita. Una forma de esto podría ser conseguida generando una interrupción en cada ocasión que un cuadro es recibido por el puerto Ethernet 252A, y manejando el procesamiento del cuadro dentro de un manej ador de interrupción. Sin embargo, podrían ser utilizados otros mecanismos de planeación, así como también para garantizar que los cuadros urgentes son manejados en una base expedita.
El apilamiento Ethernet urgente 270 y el apilamiento Ethernet no urgente 271 podrían ser programados para enviar los datos utilizando cualquiera o ambos de los puertos 238A y 238B. Si fueran programados para enviar los datos utilizando un puerto, entonces, tanto los datos urgentes como los datos no urgentes son enviados utilizando el mismo puerto. De manera general, si es utilizado un puerto, los datos urgentes serán enviados, de manera inmediata, mientras los datos no urgentes serán temporalmente almacenados hasta que hayan sido enviados todos los datos urgentes. Sin embargo, si son utilizados ambos puertos, ambos de los datos urgentes y los datos no urgentes podrían ser enviados de manera inmediata, con el ordenamiento manejado por el dispositivo de conmutación (no se representa en la Figura 4) .
La Figura 5 representa una modalidad alterna del sistema descrito de segregación de datos de red, que incluye un par de ínterfaces externas de Ethernet, que es opuesto a la interfaz única de red que se representa en las Figuras 1-4. En particular, las interfaces de Ethernet 250A y 250B reciben los datos de red de otros dispositivos asociados con una red de energía eléctrica. Los datos de red son enrutados hacia un interruptor de Ethernet IC 252. El interruptor de Ethernet IC 252 opera para determinar que los datos de red que se originan a partir de ciertas direcciones MAC son enrutados como datos urgentes hacia el primer puerto Ethernet 238A y los datos que se originan a partir de otras direcciones MAC son enrutados como datos no urgentes hacia el segundo puerto Ethernet 238B. El resto de esta Figura opera, en forma similar, a la modalidad descrita en el texto que corresponde con la Figura 3.
Debe observarse que los datos pueden ser recibidos y transmitidos por cualquiera o ambas de las interfaces externas de Ethernet, con el interruptor de Ethernet IC 252 operando como un interruptor general Ethernet o como un interruptor sobre falla, que utiliza una interfaz externa de Ethernet hasta que la falla es detectada y, entonces cambia a otra interfaz externa de Ethernet. También debe observarse que mientras dos puertos externos de red son representados en la Figura 5, una persona de experiencia en la técnica se dará cuenta que el sistema y método descrito de segregación de datos de red podrían ser extendidos hacia un número arbitrario de puertos externos de red. Además, con respecto a la Figura 5, una persona de experiencia en la técnica entenderá que el uso de la dirección MAC como una clave de rutina es ejemplo, y otros campos del cuadro de datos podrían ser utilizados para el mismo efecto.
Debe observarse que mientras es representada la Ethernet en las figuras y es referida a través de toda esta descripción, una persona de experiencia en la técnica se dará cuenta que también podrían ser utilizadas otros medios de interconexión física. Por ejemplo, los anillos de red, tales como ARCNET y FDDI podrían ser utilizados con los aparatos, sistemas y métodos de segregación de datos de red descritos con anterioridad.
La Figura 6 muestra un sistema de distribución de energía similar al que se discute con anterioridad con respecto a la Figura 1. Sin embargo, La Figura 6 además ilustra un IED activo 620 y un IED de publicación 640 en el que ha sido suscrito el dispositivo activo 620. Como se explica en la presente, esta descripción desarrolla un sistema y método nuevo para el procesamiento de mensajes dentro de un IED.
El sistema de esta descripción es implementado por el IED de la Figura 2. Los métodos descritos en la presente pueden operar en función del microcontrolador 230 u otra forma de dispositivo de procesamiento. Además, los mensajes podrían ser recibidos y transmitidos utilizando los métodos discutidos en la presente, así como también, la interfaz Ethernet 250, el interruptor 252, el filtro 254, y los puertos Ethernet 238A y 238B.
La Figura 7 es un diagrama de alto nivel que ilustra el método y sistema de procesamiento de mensaje descrito en la presente. De manera general, una interfaz Ethernet 702 recibe los cuadros de uno o más IEDs . Del mismo modo que los antecedentes, cada uno de los IEDs publica un flujo de mensajes en el que se suscribe el IED de recepción 704. El IED de recepción 704 asigna una prioridad a cada uno de los flujos de mensaje en función de la importancia del flujo para el IED de recepción 704.
A medida que son recibidos los cuadros, estos son colocados en una memoria intermedia circular, o FIFO 708. Un microcontrolador situado dentro de un IED (no se representa) ejecuta un módulo de procesamiento de datos de red 706. El microcontrolador ejecuta las instrucciones de software que examinan los contenidos de un FIFO 708, y en función de un identificador de suscripción contenido dentro de cada uno de los mensajes 708A, 708B, 708C...708N dentro de un FIFO 708, enruta cada uno de los mensajes 708A-N hacia una memoria intermedia de mensaje 710A, 710B, 710C...710N. El identificador de suscripción puede ser un identificador codificado dentro de un cuadro Ethernet, tal como por ejemplo, un código de prioridad VLAN, o podría ser un identificador determinado utilizando un módulo de configuración 712. Una forma para implementar un módulo de configuración 712 sería combinar o comparar la dirección MAC de origen del cuadro recibido Ethernet con una prioridad asignada de usuario contenida en una lista 712A, 712B, 712C...712N que comprende el módulo de configuración 712. Como es explicado en la presente, el microcontrolador puede entonces dar servicio a cada uno de los mensajes de la memoria intermedia en un orden de prioridad.
La Figura 8 representa un diagrama de flujo que ilustra un método para el procesamiento de la FIFO de recepción 708. Puesto que este método es sensible al tiempo, es adecuado para ejecutar como un mecanismo de interrupción o utilizando otro mecanismo de planeación de alta prioridad. Como se representa, el método comienza en la etapa 802. En la etapa 804, un mensaje es recibido en un FIFO, y en la etapa 805 el mensaje es examinado para determinar una correspondiente suscripción. Como se discutió con anterioridad, esto podría ser realizado en un número de modos. Por ejemplo, un código de prioridad, determinado por el usuario, podría ser embebido dentro del campo de código de prioridad VLA de cada cuadro Ethernet. En forma alterna, podría ser empleado un módulo de configuración para comparar los valores en cada suscripción en función de la dirección MAC de origen u otra información, que incluye el código de prioridad VLAN, embebido dentro de cada cuadro Ethernet. También podrían ser utilizados otros métodos para asociar las suscripciones y prioridades a cada uno de los mensajes recibidos, y a menos que sea reflejado en las reivindicaciones, los mecanismos específicos discutidos en la presente no deben ser tomados como una limitación de la invención .
En la etapa 806, un mensaje es enrutado hacia la memoria intermedia adecuada de mensaje 1 que corresponde con la suscripción asociada. Si la memoria intermedia de mensaje 1 ya contiene datos, los datos existentes son purgados o sobrescritos por el nuevo mensaje en la etapa 810, y en la etapa 812, los datos son almacenados en la memoria intermedia de mensaje 1. El método termina en la etapa 814.
La Figura 9 representa un método para el servicio de las memorias intermedias de suscripción de acuerdo con esta descripción. En términos de alto nivel, un presupuesto de procesamiento es distribuido al método. Una suscripción es seleccionada en una base de circuito cíclico, y si el mensaje está pendiente de esta suscripción, éste es procesado primero, y el procesamiento requerido para esta suscripción es sustraído del presupuesto de procesamiento. Entonces, el método procederá, de manera secuencial, a través de las suscripciones restantes hasta que esté agotado el presupuesto de procesamiento, punto en el cual termina el método.
De manera más específica, en la etapa 902, el método es entrado. En la etapa 904, es recuperado un identificador de suscripción que corresponde con el último mensaje procesado en una base de circuito cíclico, y en la etapa 906, es seleccionado el identificador que corresponde con el siguiente mensaje que será procesado en una base de circuito cíclico. La memoria intermedia que corresponde con la suscripción seleccionada, es entonces procesada en la etapa 908.
En la etapa 910, es identificada la memoria intermedia de suscripción que contiene un mensaje que tiene la prioridad más alta, y en la etapa 912 este mensaje es procesado. El presupuesto de procesamiento es verificado en la etapa 914 y si permanece cualquier presupuesto de procesamiento, la ejecución regresa a la etapa 910, en donde es identificada la memoria intermedia de suscripción con la siguiente prioridad más alta. Por el contrario, si es agotado el presupuesto de procesamiento, el método continúa hacia la etapa 916, en la cual termina el método.
La Figura 10 representa un diagrama de cuadro Ethernet, que muestra los distintos componentes de un cuadro Ethernet. En particular, un cuadro comprende un preámbulo 1002, una dirección MAC de destino 1004, una dirección MAC de origen 1006, un código de prioridad VLAN 1008, un campo de tipo/tamaño Ethernet 1010, una carga útil 1012, un CRC 1014, y una separación entre cuadros 1016.
La Figura 11 es un diagrama de bloque de un módulo de configuración construido de acuerdo con la invención descrita. El módulo de configuración 1104 asocia los identificadores de suscripción A, B, C...N y las correspondientes memorias intermedias de suscripción 1102A, 1102B, 1102C...1102N con una prioridad 1110A, 1110B, 1110C ...1110 . En particular, el módulo de configuración 1104 incorpora un criterio de prioridad 1106, que podría ser un archivo de configuración establecido por el usuario que asocia las diferentes suscripciones con un nivel de prioridad. Un módulo de asignación de prioridad 1108 asocia la prioridad asignada de usuario con un identificador de suscripción, con lo cual se asigna una prioridad a cada una de las memorias intermedias de mensaje 1102.
La Figura 12 es un diagrama de bloque de un módulo de procesamiento que procesa suscripciones de acuerdo con esta descripción. Como se ilustra, un módulo de configuración 1202 asigna niveles de prioridad a diferentes suscripciones. De manera general, los mensajes son procesados de acuerdo con el nivel de prioridad de la correspondiente suscripción. Por ejemplo, si a una primera suscripción A 1202A le es asignado un nivel de prioridad de 1 y a una segunda suscripción B 1202B le es asignado un nivel de prioridad de 3 , la segunda suscripción B 1202B será procesada, de manera general, antes de la primera suscripción A 1202A cada vez que tenga datos disponibles la segunda suscripción B 1202B. Esto es ilustrado por el bloque 1206. Mientras que es deseable tener suscripciones de prioridad más alta servidas antes de las suscripciones de prioridad más baja, esto puede conducir a la circunstancia en donde una suscripción particular nunca es servida, si por ejemplo, los datos son recibidos en forma continua en aquellas suscripciones con prioridad más alta y el procesamiento requerido para procesar estas suscripciones cumple o excede el presupuesto de procesamiento. Para evitar esta situación, una suscripción única es procesada durante cada ciclo de procesamiento en una base de circuito cíclico antes de que sean procesadas cualquiera otra de las suscripciones en su orden de prioridad. El proceso de circuito cíclico es ilustrado por el bloque 1208.
En particular, el planeador de circuito cíclico procesa una suscripción cada ciclo. De manera general, todas las suscripciones son ordenadas en orden de prioridad, tal como por ejemplo, el orden representado en la Figura 12, es decir, la suscripción A, D...N, B, y C. El planeador de circuito cíclico rastrea cual suscripción fue procesada durante el último ciclo, y procesará la siguiente suscripción durante el presente ciclo utilizando el orden de prioridad. Mientras es representado y descrito el orden de prioridad, las personas de experiencia en la técnica entenderá que también podrían ser utilizados otros esquemas de planeación diferentes .
Un aspecto adicional del sistema descrito de procesamiento de tráfico de alta prioridad es limitante a la cantidad de tiempo gastado del procesador en cada mensaje, de modo que el procesamiento de los mensajes no sub-alimenten otras tareas del IED. La Figura 13 ilustra un simple flujo de proceso que podría ejecutar un IED construido de acuerdo con esta descripción. Como se representa, el IED recolecta las muestras para un número de entradas monitoreadas , tal como corrientes y tensiones, utilizando uno o más convertidores A D en la etapa 1304. Las entradas son procesadas en la etapa 1306, y las suscripciones recibidas son procesadas en la etapa 1308 utilizando los métodos descritos en la presente. En la etapa 1310, son procesados los algoritmos de protección, y en la etapa 1312 son procesadas las salidas de control. En la etapa 1314 el IED publica cualquiera de las cantidades que pudiera hacer disponible otros IEDs en una red de protección de energía eléctrica. Como ya es entendido, mientras que son importantes las suscripciones y publicaciones para la operación del IED, también son vitales otras tareas, tales como el procesamiento de los algoritmos de protección. En consecuencia, un método tiene que ser empleado para garantizar que todas las tareas críticas de tiempo sean realizadas. La Figura 14 representa un FIFO de recepción 1402, tal como el discutido con anterioridad con respecto al sistema y método de manejo de mensaje de base de prioridad. Después de cada mensaje, es representado el costo del procesamiento de este mensaje. Estos costos fluctúan aproximadamente de 10 a 100, reflejando los diferentes factores que afectan el tiempo que toma procesar un mensaje, tal como por ejemplo, el tipo del mensaje y el tipo de los i datos codificados en el mensaje.
La Figura 15 representa un módulo de configuración 1504 para el cómputo y la asociación de los costos con las suscripciones de mensaje de entrada 1502 y en las publicaciones de mensaje de salida 1560. Un criterio de costo 1506 es utilizado por un módulo de asignación de costo 1508 para asignar un costo a cada mensaje de entrada 1502.
En una modalidad, un archivo de configuración asocia cada suscripción o publicación con un costo fijo. En esta modalidad, los criterios de costo 1506 podrían ser el archivo de configuración de establecimiento de usuario, y el módulo de asignación de costo 1508 haría tan poco no más que realizar la función de búsqueda. En otra modalidad, diferentes tipos de datos podrían tener diferentes costos. En esta modalidad, los criterios de costo 1506 serían una lista de los costos de los diferentes tipos de datos, y el módulo de asignación de costo 1508 sería requerido para analizar los mensajes de entrada para determinar qué tipo o tipos de datos contenía cada mensaje, y para asignar un costo al mensaje que utiliza el criterio de costo 1506.
La Figura 16 detalla un método a través del cual es servido un presupuesto de suscripciones de acuerdo con esta descripción. El método es entrado en la etapa 1602, y en la etapa 1604, es recibido un grupo de suscripciones, cada una de las cuales tiene un costo asociado. En la etapa 1606, es identificado el presupuesto para el intervalo de procesamiento, y en la etapa 1608, es determinado el orden en el cual serán procesadas las suscripciones utilizando por ejemplo, el método de planeación basado en la prioridad que se detalla con anterioridad en esta descripción. En la etapa 1610, es almacenado el costo de la primera suscripción que será procesada, y el mensaje de la suscripción es almacenado en el grupo de procesamiento. El costo de procesamiento del mensaje es sustraído del presupuesto en la etapa 1612 y es tomada la determinación en cuanto a si algún presupuesto permanece para procesar los mensajes adicionales. Si es alcanzado el presupuesto de procesamiento, la ejecución transita hacia la etapa 1616 en donde son procesadas las suscripciones en el grupo de procesamiento, y el método termina en la etapa 1618. Sin embargo, si permanece el presupuesto de procesamiento, la ejecución transitará hacia la etapa 1620, en donde la siguiente suscripción es agregada al grupo de procesamiento. En la etapa 1622, el costo para procesar el grupo de suscripción es sumado, y la ejecución regresa a la etapa 1612.
La Figura 17 detalla un método a través del cual es servido un presupuesto de las publicaciones de acuerdo con esta descripción. El método es entrado en la etapa 1702, y en la etapa 1704, es recibido un grupo de publicaciones, cada uno con un costo asociado. En la etapa 1706, es recibido el presupuesto para el intervalo de procesamiento, y en la etapa 1708, es determinado el orden en el cual las publicaciones serán procesadas. En la etapa 1710, es almacenada la primera publicación que será procesada en el grupo de procesamiento junto con su costo de procesamiento. El costo de procesamiento de la publicación es sustraído del presupuesto en la etapa 1712 y es tomada la determinación en cuanto si es alcanzado el presupuesto de procesamiento. Si fue alcanzado el presupuesto de procesamiento, son procesadas las publicaciones en el grupo de procesamiento, y el método termina en la etapa 1718. Sin embargo, si el presupuesto de procesamiento permanece, la ejecución transitará hacia la etapa 1720, en donde la siguiente publicación es agregada al grupo de procesamiento. En la etapa 1722, el costo para procesar el grupo de publicación es sumado, y la ejecución regresa a la etapa 1712.
La Figura 18A ilustra un paquete 1820 que tiene un campo de carga útil única 1822. De manera general, el esquema de costo fijo es adecuado para este paquete, puesto que será fijo el costo para decodificar el encabezado de la carga útil, y otras piezas de los datos dentro de la carga útil podrían o no ser utilizadas por el IED de recepción, y, en consecuencia, no podría estar presente algún costo. En consecuencia, el procedimiento de archivo de configuración discutido con anterioridad sería adecuado. Sin embargo, la Figura 18B ilustra un paquete 1820 que tiene una carga útil más grande que consiste de múltiples tipos de datos. Por ejemplo, el paquete ilustrado muestra que la carga útil consiste de un campo Booleano 1824 que tiene un costo de procesamiento de 1, un campo de entero 1826 que tiene un costo de procesamiento de 2, y un campo de secuencia 1828 que tiene un costo de procesamiento de 5. En adición, un costo de 8 es agregado al costo de procesamiento de mensaje para tomar en cuenta los costos fijos de procesamiento, tal como el análisis del mensaje, las operaciones de la memoria, etc.
En algunas circunstancias, podría necesitar que sean procesados grandes paquetes cuyos costos de procesamiento exceden el presupuesto total para las suscripciones o publicaciones de procesamiento. Por ejemplo, un IED podría tener un presupuesto de procesamiento de 128 para todas las suscripciones, y en algunas circunstancias, un mensaje complejo muy largo podría tener un costo de 200 o más para procesar. En este caso, el mensaje será dividido en dos o más componentes, con cada uno procesado durante ciclos sucesivos. En consecuencia, dada la circunstancia de un gran mensaje que tiene un costo de procesamiento de 200, y un presupuesto total de procesamiento de 128, el mensaje podría ser dividido en dos componentes, con el primer componente que tiene un costo de 128, y el segundo que tiene un costo de 80, es decir, lo restante 72 puntos, así como también, un adicional 8 en los costos fijos de procesamiento que son incurridos cuando es procesado cualquier mensaje o componente de mensaj e .
La Figura 19 muestra este paquete muy grande. En particular, del mismo modo que con los otros cuadros de Ethernet, este paquete incluye un preámbulo 1902, una dirección MAC de destino 1904, una dirección MAC de origen 1906, un código de prioridad VLAN 1908, un campo de tipo/tamaño Ethernet 1910, una carga útil 1912, un CRC 1914, y una separación entre cuadros 1916. Como se ilustra, la carga útil 1912 incluye 100 entero separados, que incrementan el costo de procesamiento de este mensaje más allá de lo que normalmente sería realizado dentro de un período único.
La Figura 20 ilustra un método para la separación y procesamiento de un gran paquete tal como el mostrado en la Figura 19. El método es entrado en la etapa 2002, y en la etapa 2004 es recibido un grupo de suscripciones con costos asociados. En la etapa 2006, es recibido el presupuesto de procesamiento para las suscripciones, y en la etapa 2008, el orden en el cual serán procesadas las suscripciones es determinado, utilizando por ejemplo, el método descrito con anterioridad en la presente.
En la etapa 2010, es almacenado el costo de procesamiento de la primera suscripción, y esta suscripción es almacenada en un grupo de procesamiento. El costo de procesamiento del mensaje es comparado con el presupuesto total de procesamiento en la etapa 2012, y si el costo de procesamiento de la primera suscripción es más grande que el presupuesto de procesamiento para todas las suscripciones, la ejecución transita hacia la etapa 2014, en donde el mensaje es dividido en partes, cada una de las cuales puede ser procesada dentro de un intervalo, dado el presupuesto de procesamiento IED para las suscripciones. Sin embargo, si el costo de procesamiento de la suscripción no es más grande que la totalidad del presupuesto de procesamiento para todas las suscripciones, el procesamiento continúa como normal en la etapa 2016, utilizando quizás el método de la Figura 16.
La descripción anterior de la invención ha sido presentada con propósitos de ilustración y descripción, y no se pretende que sea exhaustiva o que limite la invención a la forma precisa descrita. La descripción fue seleccionada para explicar mejor los principios de la invención y la aplicación práctica de estos principios para permitir que otras personas expertas en la técnica utilicen mejor la invención en varias modalidades y varias modificaciones como sean adecuadas para el uso particular contemplado. Se entiende que el alcance de la invención no será limitado por la descripción, sino que será definido por las reivindicaciones señaladas más adelante.
Se hace constar que con relación a esta fecha, el mejor método conocido por la solicitante para llevar a la práctica la citada invención, es el que resulta claro de la presente descripción de la invención.

Claims (11)

REIVINDICACIONES Habiéndose descrito la invención como antecede, se reclama como propiedad lo contenido en las siguientes reivindicaciones:
1. Un método que opera dentro de un dispositivo electrónico inteligente que optimiza el manejo de los datos de red para el dispositivo electrónico inteligente, el dispositivo electrónico inteligente incluye una memoria intermedia que almacena uno o más mensajes que se originan a partir de uno o más de otros dispositivos, cada uno de los mensajes tiene un identificador de suscripción, el dispositivo electrónico inteligente además incluye una o más memorias intermedias, cada una retiene al menos un mensaje y es asociada con un identificador específico de suscripción, caracterizado porque comprende las etapas de.- i) examinar un mensaje para determinar el identificador de suscripción asociado con el mismo; y ii) enrutar el mensaje hacia y almacenar el mensaje en la memoria intermedia asociada con el identificador de suscripción.
2. El método de conformidad con la reivindicación 1, caracterizado porque el dispositivo electrónico inteligente además incluye una lista de identificadores de suscripción en donde la etapa de examinación comprende comparar una dirección MAC de origen con la lista de identificadores de suscripción.
3. El método de conformidad con la reivindicación 1, caracterizado porque el dispositivo electrónico inteligente además incluye una lista que asocia cada uno de los identificadores de suscripción con una prioridad, y en donde el método además comprende la etapa de procesamiento, en forma secuencial, de cada una de las memorias intermedias que almacena un mensaje en el orden especificado por la lista de modo que las memorias intermedias asociadas con los identificadores de suscripción que tienen una prioridad más alta son procesadas antes que las memorias intermedias sean asociadas con los identificadores de suscripción que tienen una prioridad más baja.
4. El método de conformidad con la reivindicación 1, caracterizado porque la etapa de almacenamiento comprende sobrescribir un mensaje previo almacenado en la memoria intermedia .
5. El método de conformidad con la reivindicación 1, caracterizado porque además comprende las etapas de: i) recibir un presupuesto de procesamiento para un ciclo de suscripciones; ii) transferir uno o más de los mensajes en las memorias intermedias a un grupo de procesamiento, de acuerdo con el presupuesto de procesamiento; y iii) procesar los mensajes en el grupo de procesamiento .
6. El método de conformidad con la reivindicación 5, caracterizado porque además comprende las etapas de: i) asignar a cada mensaje un costo de procesamiento; ii) disminuir el presupuesto de procesamiento por el costo de procesamiento para un mensaje antes de transferir el mensaje al grupo de procesamiento; y iii) procesar sólo aquellos mensajes que son transferidos al grupo de procesamiento antes que sea agotado el presupuesto de procesamiento.
7. Un sistema para el manejo de datos de red dentro de un dispositivo electrónico inteligente, el dispositivo electrónico inteligente que opera dentro del sistema de protección de energía que incluye uno o m s de otros dispositivos, caracterizado porque comprende: i) una ínterfaz de red; ii) una memoria intermedia acoplada con la interfaz de red, un FIFO almacena uno o más mensajes que se originan a partir de los otros dispositivos en donde cada uno de los mensajes incluye un identificador de suscripción; iii) una o más memorias intermedias de mensaje, cada una asociada con un identificador de suscripción; y iv) un procesador asociado, en forma operativa, con la interfaz de red, un FIFO, y una o más de las memorias intermedias de mensaje, el procesador además ejecuta las siguientes etapas: (1) examinar un mensaje de un FIFO para determinar el identificador de suscripción asociado con la misma; y (2) enrutar el mensaje hacia y almacenar el mensaje en la memoria intermedia asociada con el identificador de suscripción .
8. El sistema de conformidad con la reivindicación 7, caracterizado porque además comprende una lista de identificadores de suscripción asociada, en forma operativa, con el procesador, y en donde el procesador compara una dirección MAC de origen dentro del mensaje con la lista de identificadores de suscripción para determinar la memoria intermedia que enruta el mensaje.
9. El sistema de conformidad con la reivindicación 7, caracterizado porque además comprende una lista que asocia cada uno de los identificadores de suscripción con una prioridad, y en donde el procesador realiza la etapa de procesamiento, en forma secuencial, de cada una de las memorias intermedias que almacena un mensaje en el orden especificado por la lista que asocia los identificadores de suscripción con las prioridades, de modo que las memorias intermedias asociadas con los identificadores de suscripción que tienen una prioridad más alta son procesadas antes que las memorias intermedias sean asociadas con los identificadores de suscripción que tienen una prioridad más baja.
10. El sistema de conformidad con la reivindicación 7, caracterizado porque el procesador realiza las etapas de: i) recibir un presupuesto de procesamiento para un ciclo de suscripciones; ii) transferir uno o más de los mensajes en las memorias intermedias a un grupo de procesamiento, de acuerdo con el presupuesto de procesamiento; y iii) procesar los mensajes en el grupo de procesamiento .
11. El sistema de conformidad con la reivindicación 10, caracterizado porque el procesador realiza las etapas de: i) asignar a cada mensaje un costo de procesamiento,- ii) disminuir el presupuesto de procesamiento por medio del costo de procesamiento para un mensaje antes de transferir el mensaje al grupo de procesamiento; e iii) procesar sólo aquellos mensajes que son transferidos al grupo de procesamiento antes que sea agotado el grupo de procesamiento.
MX2012013633A 2010-06-09 2011-06-07 Dispositivo electronico inteligente con ethernet segregada en tiempo real. MX2012013633A (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/797,419 US8351433B2 (en) 2009-09-18 2010-06-09 Intelligent electronic device with segregated real-time ethernet
PCT/US2011/039498 WO2011156411A1 (en) 2010-06-09 2011-06-07 Intelligent electronic device with segregated real-time ethernet

Publications (1)

Publication Number Publication Date
MX2012013633A true MX2012013633A (es) 2013-01-24

Family

ID=45098398

Family Applications (1)

Application Number Title Priority Date Filing Date
MX2012013633A MX2012013633A (es) 2010-06-09 2011-06-07 Dispositivo electronico inteligente con ethernet segregada en tiempo real.

Country Status (8)

Country Link
US (1) US8351433B2 (es)
AU (1) AU2011264947B2 (es)
BR (1) BR112012030089A2 (es)
CA (1) CA2801720C (es)
MX (1) MX2012013633A (es)
NZ (1) NZ603746A (es)
WO (1) WO2011156411A1 (es)
ZA (1) ZA201208675B (es)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7747733B2 (en) 2004-10-25 2010-06-29 Electro Industries/Gauge Tech Power meter having multiple ethernet ports
US8867345B2 (en) * 2009-09-18 2014-10-21 Schweitzer Engineering Laboratories, Inc. Intelligent electronic device with segregated real-time ethernet
US10275840B2 (en) 2011-10-04 2019-04-30 Electro Industries/Gauge Tech Systems and methods for collecting, analyzing, billing, and reporting data from intelligent electronic devices
US10771532B2 (en) * 2011-10-04 2020-09-08 Electro Industries/Gauge Tech Intelligent electronic devices, systems and methods for communicating messages over a network
US10862784B2 (en) 2011-10-04 2020-12-08 Electro Industries/Gauge Tech Systems and methods for processing meter information in a network of intelligent electronic devices
US10303860B2 (en) 2011-10-04 2019-05-28 Electro Industries/Gauge Tech Security through layers in an intelligent electronic device
US20170063566A1 (en) * 2011-10-04 2017-03-02 Electro Industries/Gauge Tech Internet of things (iot) intelligent electronic devices, systems and methods
US9362746B2 (en) * 2011-10-07 2016-06-07 Cisco Technology, Inc. Communication network topology management based on an associated electric grid topology
US8966148B2 (en) 2012-06-01 2015-02-24 International Business Machines Corporation Providing real-time interrupts over Ethernet
US8984201B2 (en) 2012-06-01 2015-03-17 International Business Machines Corporation Providing I2C bus over Ethernet
US9252915B1 (en) * 2012-08-15 2016-02-02 Washington State University Systematic adaptation of data delivery
US9300591B2 (en) 2013-01-28 2016-03-29 Schweitzer Engineering Laboratories, Inc. Network device
US9620955B2 (en) * 2013-03-15 2017-04-11 Schweitzer Engineering Laboratories, Inc. Systems and methods for communicating data state change information between devices in an electrical power system
US9065763B2 (en) 2013-03-15 2015-06-23 Schweitzer Engineering Laboratories, Inc. Transmission of data over a low-bandwidth communication channel
US11816465B2 (en) 2013-03-15 2023-11-14 Ei Electronics Llc Devices, systems and methods for tracking and upgrading firmware in intelligent electronic devices
US20140280672A1 (en) * 2013-03-15 2014-09-18 Schweitzer Engineering Laboratories, Inc. Systems and Methods for Managing Communication Between Devices in an Electrical Power System
US9270109B2 (en) * 2013-03-15 2016-02-23 Schweitzer Engineering Laboratories, Inc. Exchange of messages between devices in an electrical power system
CA2912938C (en) * 2013-06-13 2021-06-01 Tsx Inc. Low latency device interconnect using remote memory access with segmented queues
EP2827207A1 (de) * 2013-07-15 2015-01-21 Siemens Aktiengesellschaft Verfahren zur Übermittlung von Datenrahmen mittels eines Kommunikationsgeräts eines industriellen Automatisierungssystems und Kommunikationsgerät
US11734396B2 (en) 2014-06-17 2023-08-22 El Electronics Llc Security through layers in an intelligent electronic device
US9479393B2 (en) * 2014-08-04 2016-10-25 Schweitzer Engineering Laboratories, Inc. Relay configuration systems and methods
US10958435B2 (en) 2015-12-21 2021-03-23 Electro Industries/ Gauge Tech Providing security in an intelligent electronic device
US10430263B2 (en) 2016-02-01 2019-10-01 Electro Industries/Gauge Tech Devices, systems and methods for validating and upgrading firmware in intelligent electronic devices
US10298343B2 (en) * 2017-03-03 2019-05-21 Schweitzer Engineering Laboratories, Inc. Systems and methods for time-synchronized communication
CN108074042B (zh) * 2017-12-28 2021-07-13 华润电力技术研究院有限公司 一种测风数据处理系统
US11686594B2 (en) 2018-02-17 2023-06-27 Ei Electronics Llc Devices, systems and methods for a cloud-based meter management system
US11734704B2 (en) 2018-02-17 2023-08-22 Ei Electronics Llc Devices, systems and methods for the collection of meter data in a common, globally accessible, group of servers, to provide simpler configuration, collection, viewing, and analysis of the meter data
US11754997B2 (en) 2018-02-17 2023-09-12 Ei Electronics Llc Devices, systems and methods for predicting future consumption values of load(s) in power distribution systems
US10819727B2 (en) 2018-10-15 2020-10-27 Schweitzer Engineering Laboratories, Inc. Detecting and deterring network attacks
US11863589B2 (en) 2019-06-07 2024-01-02 Ei Electronics Llc Enterprise security in meters
US11522358B2 (en) 2020-05-18 2022-12-06 Schweitzer Engineering Laboratories, Inc. Isolation of protective functions in electrical power systems
US11862958B2 (en) 2021-10-04 2024-01-02 Schweitzer Engineering Laboratories, Inc. Isolation of protection functions in electrical power systems during startup
US11831529B2 (en) * 2022-02-04 2023-11-28 Schweitzer Engineering Laboratories, Inc. Redundant generic object oriented substation event (GOOSE) messages

Family Cites Families (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5921156A (ja) * 1982-07-27 1984-02-03 Pioneer Electronic Corp デイジタル変調信号読取装置におけるクロツク発生用pllのロツク検出方式
US4546486A (en) * 1983-08-29 1985-10-08 General Electric Company Clock recovery arrangement
US4808884A (en) * 1985-12-02 1989-02-28 Western Digital Corporation High order digital phase-locked loop system
US4768178A (en) * 1987-02-24 1988-08-30 Precision Standard Time, Inc. High precision radio signal controlled continuously updated digital clock
US5103466A (en) * 1990-03-26 1992-04-07 Intel Corporation CMOS digital clock and data recovery circuit
US5235590A (en) * 1991-03-20 1993-08-10 Fujitsu Limited Read out apparatus for reading out information from magneto-optic disk
GB9207861D0 (en) * 1992-04-09 1992-05-27 Philips Electronics Uk Ltd A method of time measurement in a communications system,a communications system and a receiving apparatus for use in the system
GB2278519B (en) 1993-05-28 1997-03-12 Motorola Israel Ltd A system for time synchronisation
US5793869A (en) * 1996-10-11 1998-08-11 Claflin, Jr.; Raymond E. Method and apparatus for encoding and data compressing text information
JPH10247377A (ja) 1997-03-05 1998-09-14 Sony Precision Technol Inc タイムコード生成装置
JPH11284674A (ja) * 1998-03-30 1999-10-15 Nec Shizuoka Ltd 無線選択呼出受信機及びその同期制御方法
US6272131B1 (en) * 1998-06-11 2001-08-07 Synchrodyne Networks, Inc. Integrated data packet network using a common time reference
US6463092B1 (en) 1998-09-10 2002-10-08 Silicon Image, Inc. System and method for sending and receiving data signals over a clock signal line
US6405104B1 (en) 1999-03-24 2002-06-11 General Electric Corporation Fault data synchronization via peer-to-peer communications network
JP2001221871A (ja) 2000-02-04 2001-08-17 Canon Inc 遅延時間計測装置、記録装置および遅延時間計測方法
JP2001221874A (ja) * 2000-02-14 2001-08-17 Toshiba Corp 時刻同期方式
DE10013348A1 (de) * 2000-03-17 2001-09-20 Abb Research Ltd Zeitsynchronisation von Einheiten einer Anlage
US6937683B1 (en) * 2000-03-24 2005-08-30 Cirronet Inc. Compact digital timing recovery circuits, devices, systems and processes
DE60036312T2 (de) * 2000-10-03 2008-06-05 U4Ea Technologies Ltd. Setzen von prioritäten für daten mit flusssteuerung
EP1195876B1 (en) * 2000-10-06 2007-04-18 Kabushiki Kaisha Toshiba Digital protective relay system
US20020069299A1 (en) * 2000-12-01 2002-06-06 Rosener Douglas K. Method for synchronizing clocks
US20020080808A1 (en) * 2000-12-22 2002-06-27 Leung Mun Keung Dynamically modifying network resources for transferring packets in a vlan environment
US7463467B2 (en) * 2001-07-06 2008-12-09 Schweitzer Engineering Laboratories, Inc. Relay-to-relay direct communication system and method in an electric power system
US8111492B2 (en) * 2001-07-06 2012-02-07 Schweitzer Engineering Laboratories, Inc. Apparatus, system, and method for creating one or more slow-speed communications channels utilizing a real-time communication channel
US6947269B2 (en) * 2001-07-06 2005-09-20 Schweitzer Engineering Laboratories, Inc. Relay-to-relay direct communication system in an electric power system
US7701683B2 (en) * 2001-07-06 2010-04-20 Schweitzer Engineering Laboratories, Inc. Apparatus, system, and method for sharing output contacts across multiple relays
US6859742B2 (en) * 2001-07-12 2005-02-22 Landis+Gyr Inc. Redundant precision time keeping for utility meters
US7283568B2 (en) * 2001-09-11 2007-10-16 Netiq Corporation Methods, systems and computer program products for synchronizing clocks of nodes on a computer network
US6907453B2 (en) * 2002-09-18 2005-06-14 Broadcom Corporation Per CoS memory partitioning
US6891441B2 (en) * 2002-11-15 2005-05-10 Zoran Corporation Edge synchronized phase-locked loop circuit
US7516487B1 (en) * 2003-05-21 2009-04-07 Foundry Networks, Inc. System and method for source IP anti-spoofing security
US7272201B2 (en) * 2003-08-20 2007-09-18 Schweitzer Engineering Laboratories, Inc. System for synchronous sampling and time-of-day clocking using an encoded time signal
US7239581B2 (en) * 2004-08-24 2007-07-03 Symantec Operating Corporation Systems and methods for synchronizing the internal clocks of a plurality of processor modules
US7571216B1 (en) * 2003-10-02 2009-08-04 Cisco Technology, Inc. Network device/CPU interface scheme
JP2005260415A (ja) 2004-03-10 2005-09-22 Matsushita Electric Ind Co Ltd ネットワーク中継装置
US9080894B2 (en) * 2004-10-20 2015-07-14 Electro Industries/Gauge Tech Intelligent electronic device for receiving and sending data at high speeds over a network
US8620608B2 (en) * 2005-01-27 2013-12-31 Electro Industries/Gauge Tech Intelligent electronic device and method thereof
US7733780B2 (en) * 2005-12-07 2010-06-08 Electronics And Telecommunications Research Institute Method for managing service bandwidth by customer port and EPON system using the same
US8730834B2 (en) * 2005-12-23 2014-05-20 General Electric Company Intelligent electronic device with embedded multi-port data packet controller
US7617408B2 (en) * 2006-02-13 2009-11-10 Schweitzer Engineering Labortories, Inc. System and method for providing accurate time generation in a computing device of a power system
US7630863B2 (en) * 2006-09-19 2009-12-08 Schweitzer Engineering Laboratories, Inc. Apparatus, method, and system for wide-area protection and control using power system data having a time component associated therewith
US20090141727A1 (en) * 2007-11-30 2009-06-04 Brown Aaron C Method and System for Infiniband Over Ethernet by Mapping an Ethernet Media Access Control (MAC) Address to an Infiniband Local Identifier (LID)
US8037173B2 (en) * 2008-05-30 2011-10-11 Schneider Electric USA, Inc. Message monitor, analyzer, recorder and viewer in a publisher-subscriber environment

Also Published As

Publication number Publication date
CA2801720A1 (en) 2011-12-15
AU2011264947A1 (en) 2013-04-18
US8351433B2 (en) 2013-01-08
WO2011156411A1 (en) 2011-12-15
BR112012030089A2 (pt) 2017-06-27
NZ603746A (en) 2014-10-31
US20110069709A1 (en) 2011-03-24
AU2011264947B2 (en) 2015-05-21
ZA201208675B (en) 2014-01-29
CA2801720C (en) 2015-12-29

Similar Documents

Publication Publication Date Title
MX2012013633A (es) Dispositivo electronico inteligente con ethernet segregada en tiempo real.
CA2774532C (en) Intelligent electronic device with segregated real-time ethernet
EP3076620B1 (en) Scheduling of different traffic classes
TWI530125B (zh) 封包處理裝置、入口封包處理電路和出口封包處理電路
US9300591B2 (en) Network device
CN103812787A (zh) 一种电力通信网络中报文优先转发的方法
US20160359734A1 (en) Data Flow Processing Method and Apparatus
CN103095717A (zh) 防止mac地址表溢出攻击的方法及网络设备
US8737412B2 (en) Network relay system and method of automatically setting a network relay system
CN106330762A (zh) 交换机加速处理数据的方法、cpu核和交换机
JP5497541B2 (ja) 通信制御装置およびシェイピング装置
US20120300674A1 (en) Fast convergence on child link failures and weighted load balancing of aggregate ethernet/sonet bundles
CN110855685B (zh) 一种多Slice交换芯片实现CoPP的方法及装置
US10025752B2 (en) Data processing method, processor, and data processing device
CN105791237B (zh) 协议转化方法和装置
CN101455028A (zh) 基于端点的防篡改拥塞管理
CN105703913B (zh) 一种以太网供电系统
Yang et al. Improve Protection Communications Network Reliability Through Software-Defined Process Bus
US8205023B1 (en) Concurrent pairing of resources and requestors
JP6089940B2 (ja) 障害判定プログラム、装置、システム、及び方法
Leggett et al. Station device and network communications performance during system stress conditions
Domżał et al. Click-based tests of QoS mechanisms for flow-based router
Adrah et al. Achieving Guaranteed Performance for Protection Traffic in Smart Grid Wide-Area Networks
CN109802896B (zh) 调度数据的方法和交换设备
Sivanthi et al. A systematic approach for calculating reliability of substation automation system functions

Legal Events

Date Code Title Description
FG Grant or registration