MX2007001682A - Metodo y aparato de transmision de cuadro ack. - Google Patents

Metodo y aparato de transmision de cuadro ack.

Info

Publication number
MX2007001682A
MX2007001682A MX2007001682A MX2007001682A MX2007001682A MX 2007001682 A MX2007001682 A MX 2007001682A MX 2007001682 A MX2007001682 A MX 2007001682A MX 2007001682 A MX2007001682 A MX 2007001682A MX 2007001682 A MX2007001682 A MX 2007001682A
Authority
MX
Mexico
Prior art keywords
bit
frame
ack
received
data
Prior art date
Application number
MX2007001682A
Other languages
English (en)
Inventor
Chang-Yeul Kwon
Dae-Gyu Bae
Hyun-Ah Sung
Jin-Woo Hong
Se-Young Shin
Kyung-Ik Cho
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020040063599A external-priority patent/KR100631736B1/ko
Priority claimed from KR1020040094099A external-priority patent/KR100631742B1/ko
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of MX2007001682A publication Critical patent/MX2007001682A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1614Details of the supervisory signal using bitmaps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1635Cumulative acknowledgement, i.e. the acknowledgement message applying to all previous messages

Abstract

Se proporciona un metodo y aparato eficiente ACK de rafaga en un entorno de comunicacion inalambrica. Un metodo de transmision de cuadro ACK, por medio del cual son recibidos multiples cuadros a partir de un dispositivo de transmision y la recepcion de los cuadros es reconocida con un cuadro ACK unico incluye la recepcion de cuadros a partir del dispositivo de transmision y el almacenamiento de la informacion de identificacion de los cuadros recibidos; la generacion de un primer campo mediante la grabacion de un conjunto de pares de bits en cada uno de los cuadro recibidos, con el uso de la informacion almacenada de identificacion; la generacion de un cuadro ACK que incluye el primer campo generado; y la transmision del cuadro generado ACK al dispositivo de transmision, en donde un par de bits incluye: un primer bit que reconoce si cualquier cuadro relacionado es adecuadamente recibido; y un segundo bit que distingue si el primer bit es para reconocer la recepcion del cuadro relacionado a partir de si reconoce la recepcion de todos los fragmentos enseguida del cuadro relacionado.

Description

MÉTODO Y APARATO DE TRANSMISIÓN DE CUADRO ACK Campo de la Invención Los aparatos y métodos consistentes con la presente invención se refieren a comunicaciones inalámbricas . De manera más particular, la presente invención se refiere a un método de comunicación inalámbrica que utiliza un reconocimiento (ACK) de ráfaga más eficiente.
Antecedentes de la Invención A medida que las redes inalámbricas se están volviendo cada vez más populares y que están creciendo las demandas en base a la transmisión de datos voluminosos multimedia, existe la necesidad de una transmisión más efectiva en el entorno de la red inalámbrica. Una de las propiedades de las redes inalámbricas es que varios dispositivos comparten y utilizan recursos inalámbricos dados. De acuerdo con esta propiedad inherente, las colisiones en el curso de la transmisión, a medida que se incrementan las contenciones, son responsables de provocar que sean desperdiciados recursos inalámbricos preciosos. Para disminuir las contenciones y los datos de transmisión-recepción en un modo estable, la función distribuida de contención (DCF, por sus siglas en inglés) basada en la contención y la función de coordinación de punto basada no contención (PCF, por sus siglas en inglés) han sido REF. 179197 utilizadas en una red de área local (LAN, por sus siglas en inglés) inalámbrica, y la división de tiempo tal como la distribución de tiempo de canal ha sido empleada en una red de área personal inalámbrica (PAN, por sus siglas en inglés) .en la En base a estos métodos, los datos podrían ser transmitidos y recibidos en forma estable en el entorno inalámbrico, aunque otros dispositivos dentro del mismo alcance de ondas de radio deben estar en espera mientras que un dispositivo está conduciendo las comunicaciones. Por esta razón, a medida que se incrementa el número de dispositivos que participan en las comunicaciones, la velocidad de transmisión es reducida en forma considerable. En consecuencia, el punto más importante en el envío en el entorno de la red inalámbrica es garantizar la transmisión estable y además, mejorar la velocidad de la transmisión. Existen varios métodos para incrementar la velocidad de la transmisión; principalmente, la reducción de la sobrecarga innecesaria de los datos que serán transmitidos, o la distribución más eficiente del tiempo entre los dispositivos. Entre ellos, la presente invención tiene por objetivo la reducción del tráfico debido a un cuadro de' reconocimiento (ACK) mediante la simplificación de manera más eficiente de la estructura del cuadro ACK. De manera general, si el dispositivo que transmite datos (de aquí en adelante es referido como el "dispositivo de transmisión") enviara un cuadro de datos a un dispositivo que recibe los datos (de aqui en adelante es referido como el "dispositivo de recepción") , el dispositivo de recepción transmitiría un cuadro ACK al dispositivo de transmisión cuando este haya recibido, de manera adecuada, el cuadro de datos. Existen dos cuadros ACK: un cuadro ACK que reconoce con rapidez la recepción del cuadro ACK cada vez que un cuadro sea recibido, y un cuadro ACK que reconoce la recepción de una pluralidad de cuadros ACK en un momento después que la pluralidad de cuadros ACK sea recibida durante un periodo predeterminado de tiempo de colección. El cuadro ACK anterior puede ser definido como un cuadro ACK inmediato y el cuadro ACK más último puede ser definido como un cuadro ACK de ráfaga o continuo. Entre ellos, la presente invención es dirigida a la mejora en la estructura del cuadro ACK de ráfaga . Un cuadro ACK de ráfaga general es transmitido como se ilustra en la Figura 1. Un dispositivo de transmisión envia n cuadros de datos a un dispositivo de recepción, y el dispositivo de recepción envía n cuadros ACK a los n cuadros de datos en un tiempo, por medio de lo cual, el tráfico podría ser reducido en comparación con el envío de los cuadros inmediatos ACK uno por uno. En realidad, el empleo de un concepto de este cuadro ACK de ráfaga o continuo, el Estándar Inalámbrico PAN por el Instituto de Ingenieros Eléctricos y Electrónicos (IEEE) 802.15.3 utiliza un cuadro ACK retrasado mientras que el Estándar inalámbrico LAN del IEEE 802. lie utiliza un cuadro ACK de bloque. La Figura 2 ilustra una construcción de un cuadro ACK retrasado 10 de acuerdo con el estándar IEEE 802.15.3, de acuerdo con el cual un formato de cuadro es generalmente indicado desde la derecha. Es decir, un encabezado de control de acceso de medios (MAC) 11 es indicado en el extremo derecho del cuadro. El cuadro ACK retrasado 10 comprende un encabezado MAC 11, un campo de ráfaga MAX 12 que indica el número de cuadros que tienen el tamaño máximo de cuadro MAC entre los cuadros que esperan el ACK retrasado, un campo de cuadros MAX 130 que indica el número máximo de los cuadros que pueden ser procesados en un tiempo por el ACK retrasado, los n campos de bloque ID de unidad de datos de protocolo MAC (MPDU) 15, 16, ..., y un campo de verificación o suma de control de cuadro (FCS) 17 que calcula la suma de control de error. Los campos de bloque MPDU ID 15, 16,..., cada uno de los cuales comprende un campo de número MSDU 18 en el cual es grabado el número de unidad de datos de servicio MAC (MSDU) (es decir, un número de identificación MSDU) , el número MSDU que está siendo incrementado por uno cada vez que una capa MAC del dispositivo de transmisión reciba una MSDU desde una capa más alta (por ejemplo, una capa de control de enlace lógico (LLC) ) y un campo de número de fragmento 19 sobre el cual es grabada la secuencia de la fragmentación cuando es transmitida una MSDU fragmentada. El dispositivo de recepción registra o graba el número MSDU y el número de fragmento en los datos recibidos por este y los envía al dispositivo de transmisión, por medio de lo cual, el dispositivo de transmisión puede conocer cuales datos (la MSDU por si misma, o fragmentos parciales de la MSDU) no son adecuadamente transmitidos. Posteriormente, el dispositivo de transmisión sólo puede retransmitir los datos que no sean adecuadamente transmitidos al dispositivo de recepción. Como se ilustra en la Figura 2, 9 bits son distribuidos en el campo de número MSDU 18 y 7 bits son distribuidos en el campo de número de fragmento 19 de acuerdo con el estándar IEEE 802.15.3, y de esta manera, 2 bytes (2 octetos) son distribuidos a cada uno de los campos de bloque MPDU ID 15, 16. La Figura 3 ilustra una construcción de un cuadro ACK de bloque 20 de acuerdo con el estándar IEEE 802. lie. El cuadro ACK de bloque 20 comprende un encabezado MAC 21, un campo de control ACK de bloque (BA) 22 que regula las operaciones del cuadro ACK de bloque, un campo de control de secuencia de inicio ACK de bloque 23 en el cual un número de fragmento y un número de secuencia de la primera MPDU son grabados, un campo de mapa de bits ACK de bloque 24 en el cual la información para el reconocimiento de la recepción de las siguientes MPDUs (la información que indica que los datos específicos son adecuadamente recibidos) , de aquí en adelante es referida como la "información de reconocimiento de recepción", es grabada en forma secuencial, y un campo FCS 25 que calcula la suma de control de error. El campo de mapa de bits ACK de bloque 24 es distribuido en 128 bytes. Si 2 bytes fueran distribuidos a cada MSDU, la información de reconocimiento de recepción para 64 MSDU como máximo podría ser grabada. Debido a que una MSDU puede ser dividida en 16 fragmentos como máximo de acuerdo con el estándar IEEE 802. lie, el número de bit para el número máximo de fragmentación (16 x 1 bit) , es decir, son distribuidos 2 bytes. De esta manera, 2 bytes son uniformemente distribuidos incluso en donde no exista una fragmentación actual o en donde sea conducida la fragmentación menor de 16. Por lo tanto, no es eficiente indicar la información de reconocimiento de recepción con un bitio o bit único (es decir, con un dígito binario) .
Campo Técnico Como se ilustra en las Figuras 2 y 3, si fueran utilizados 2 bytes en representación de una MSDU, el tamaño de un cuadro ACK de ráfaga o continuo podría incrementarse en forma extraordinaria. Si n datos fueran transmitidos y los cuadros ACK de ráfaga en ellos fueron recibidos, una carga útil del cuadro ACK de ráfaga sería mayor o igual de 2n bytes. Por lo tanto, a medida que se incrementa el número de datos de transmisión, el tamaño de los cuadros ACK de ráfaga se incrementa en consecuencia, con lo cual se provoca un tráfico innecesario en el entorno de la red inalámbrica. Tomando esto en consideración, existe la necesidad para desarrollar un cuadro ACK de ráfaga que conduzca las funciones del cuadro convencional ACK de ráfaga de manera que sean de un tamaño reducido.
Breve Descripción de la Invención Solución Técnica La presente invención ha sido concebida para resolver esta necesidad. Un aspecto de la presente invención es reducir la sobrecarga de un cuadro ACK. Otro aspecto de la presente invención es proporcionar un método que indique el reconocimiento de la recepción de información con 2 bits en una MSDU única. La presente invención no será limitada a los aspectos descritos con anterioridad. Otros aspectos no descritos en la presente serán comprendidos de manera más definitiva por aquellas personas expertas en la técnica a partir de la siguiente descripción detallada.
De acuerdo con un aspecto de la presente invención, se proporciona un método de transmisión de cuadro ACK, por medio del cual, múltiples cuadros son recibidos desde un dispositivo de transmisión y la recepción de los cuadros es reconocida con un cuadro ACK único, el método comprende (a) recibir cuadros a partir del dispositivo de transmisión y almacenar la información de identificación de los cuadros recibidos, (b) generar un primer campo mediante la grabación o registro de un conjunto de pares de bits para cada uno de los cuadros recibidos, con el uso de la información almacenada de identificación, (c) generar un cuadro ACK que incluya el primer campo generado, y (d) transmitir el cuadro ACK generado al dispositivo de transmisión, en donde un par de bits incluye un primer bitio o bit que reconoce si cualquier cuadro relacionado es adecuadamente recibido, y un segundo bit que distingue si el primer bit reconoce la recepción del cuadro relacionado a partir de sí reconoce la recepción de todos los fragmentos enseguida del cuadro relacionado. De acuerdo con otro aspecto de la presente invención, se proporciona un método de transmisión de cuadro ACK, por medio del cual al menos los cuadros de datos son recibidos a partir de una estación de transmisión y la recepción de los cuadros es reconocida con un cuadro ACK único, el método comprende (a) recibir los cuadros de la estación de transmisión y almacenar la información que incluye al menos los números de identificación de los cuadros recibidos de datos, y los números de fragmento y los número de último fragmento de los cuadros de datos cuando los cuadros de datos sean fragmentados, (b) grabar un conjunto de pares de bits en cada uno de los cuadros recibidos de datos mediante el uso de la información almacenada, en donde cada uno de los pares de bits incluye un primer bitio o bit que reconoce si un cuadro relacionado es adecuadamente trasmitido, y un segundo bit que representa un intervalo del cuadro de datos indicado por el primero, (c) generar un cuadro ACK que incluye un conjunto de pares registrados de bits, y (d) transmitir el cuadro generado ACK a la estación de transmisión. De acuerdo con un aspecto adicional de la presente invención, se proporciona un método de transmisión de cuadro ACK, por medio del cual uno o más cuadros de datos son recibidos a partir del dispositivo de transmisión, y la recepción de los cuadros es reconocida con un cuadro ACK único, el método comprende (a) recibir los cuadros de la estación de transmisión y almacenar al menos la información que incluye los números de identificación de los cuadros recibidos de datos, y, cuando los cuadros de datos sean fragmentados, recibe los números de fragmento y los número de último fragmento de los cuadros de datos, (b) grabar en forma continua los bits mediante el uso de la información almacenada para reconocer si cada uno de los cuadros recibidos de datos es adecuadamente trasmitido, (c) generar un cuadro ACK que incluye el conjunto grabado de pares de bits, y (d) transmitir el cuadro generado ACK a la estación de transmisión. De acuerdo todavia con un aspecto adicional de la presente invención, se proporciona un aparato de transmisión de cuadro ACK, por medio de lo cual una pluralidad de cuadros es recibida a partir del dispositivo de transmisión y la recepción de los cuadros es reconocida con un cuadro ACK único, el aparato comprende un primer medio que recibe los cuadros del dispositivo de transmisión, un segundo medio que almacena la información de identificación de los cuadros recibidos, un tercer medio que genera un primer campo mediante la grabación de un conjunto de pares de bits en cada uno de los cuadros recibidos mediante el uso de la información almacenada de identificación, y genera un cuadro ACK que incluye el primer campo creado, y un cuarto medio que transmite el cuadro ACK generado al dispositivo de transmisión, en donde cada par de bits incluye un primer bitio o bit que reconoce si cualquier cuadro relacionado es adecuadamente recibido, y un segundo bits que distingue si el primer bit es para reconocer sólo la recepción del cuadro relacionado, a partir si es reconocida la recepción de todos los fragmentos enseguida del cuadro relacionado. De acuerdo todavia con un aspecto adicional de la presente invención, se proporciona un aparato de transmisión de cuadro ACK, por medio de lo cual, uno o más cuadros de datos son recibidos a partir de una estación de transmisión y la recepción de los cuadros es reconocida con un cuadro ACK único, el aparato comprende un medio que recibe los cuadros de la estación de transmisión y almacena la información que incluye al menos los números de identificación de los cuadros recibidos de datos, y, cuando los cuadros de datos sean fragmentados, los números de fragmento y los número de último fragmento de los cuadros de datos, un medio que graba un conjunto de pares de bits en cada uno de los cuadros recibidos de datos mediante el uso de la información almacenada, por medio de lo cual cada par de bits incluye un primer bitio o bit que reconoce si un cuadro relacionado es adecuadamente trasmitido, y un segundo bit que representa un intervalo de cuadros de datos indicados por el primer bit, un medio que genera un cuadro ACK que incluye un conjunto de los pares grabados de bits, y el medio que transmite el cuadro generado ACK a la estación de transmisión. De acuerdo todavía con un aspecto adicional de la presente invención, se proporciona un aparato de transmisión de cuadro ACK, por medio del cual uno o más cuadros de datos son recibidos a partir de la estación de transmisión y la recepción de los cuadros es reconocida con un cuadro ACK único, el aparato comprende el medio que recibe los cuadros de la estación de transmisión y almacena la información que incluye al menos los números de identificación de los cuadros recibidos de datos, y, cuando los cuadros de datos son fragmentados, los números de fragmento y los número de último fragmento de los cuadros de datos, el medio que graba en forma continua los bits para reconocer la recepción regular de cada uno de los cuadros recibidos mediante el uso de la información almacenada, un medio que genera un cuadro ACK que incluye los bits grabados, y un medio que transmite el cuadro ACK generado a la estación de transmisión.
Breve Descripción de las Figuras Las caracteristicas y ventajas anteriores y adicionales de la presente invención serán más aparentes mediante la descripción en detalle de las modalidades de ejemplo de la misma con referencia a las figuras adjuntas, en las cuales: La Figura 1 ilustra un modo general de transmisión de cuadro ACK de ráfaga; La Figura 2 ilustra una construcción de un cuadro ACK retrasado de acuerdo con el estándar IEEE 802.15.3; La Figura 3 ilustra la construcción de un cuadro ACK de bloque de acuerdo con el estándar IEEE 802. lie; La Figura 4 ilustra la construcción de un cuadro ACK de ráfaga de acuerdo con una modalidad de ejemplo de la presente invención; La Figura 5 ilustra una estructura de un encabezado MAC convencional de acuerdo con el estándar IEEE 802.11 y un encabezado MAC de acuerdo con el estándar IEEE 802.15.3; Las Figuras 6-10 ilustran como es determinado el cuadro ACK de ráfaga de acuerdo con varias modalidades de ejemplo; La Figura 11 ilustra la construcción de un dispositivo inalámbrico de acuerdo con una modalidad de ejemplo de la presente invención; La Figura 12 es un diagrama de bloque que ilustra la construcción detallada de un módulo de generación ACK de ráfaga; La Figura 13 ilustra la construcción de un encabezado MAC convencional de acuerdo con el estándar IEEE 802.15.3; La Figura 14 es un diagrama de flujo que ilustra la generación de un cuadro ACK de ráfaga de acuerdo con una modalidad de ejemplo de la presente invención; La Figura 15 es un diagrama de flujo que ilustra la operación S50 de la Figura 14 en mayor detalle; La Figura 16 ilustra la construcción de un cuadro convencional de petición ACK de ráfaga 310; La Figura 17 ilustra la construcción de un cuadro convencional ACK de bloque 320; La Figura 18 ilustra aproximadamente un mecanismo ACK de bloque; La Figura 19 ilustra la construcción de un cuadro de datos 350 de acuerdo con una modalidad de ejemplo de la presente invención; La Figura 20 ilustra la construcción de un cuadro ACK de ráfaga 3100 de acuerdo con una modalidad de ejemplo de la presente invención; Las Figuras 21-26 ilustran cómo es construido el cuadro ACK de ráfaga 3100 de acuerdo con varias modalidades de ejemplo; La Figura 27 ilustra la construcción de un campo de mapa de bits ACK de bloque 3170 cuando es utilizado el modo de 1 bit; La Figura 28 ilustra un ejemplo de representación de un caso de la Figura 25 con el modo de 1 bit; La Figura 29 es un diagrama de bloque que ilustra la construcción de una estación inalámbrica 3200 de acuerdo con una modalidad de ejemplo de la presente invención; y La Figura 30 es un diagrama de flujo que ilustra las operaciones de acuerdo con una modalidad de ejemplo de la presente invención.
Descripción Detallada de la Invención Los aspectos de la presente invención y los métodos de consecución de los mismos podrían ser entendidos de manera más fácil con referencia a la siguiente descripción detallada de las modalidades de ejemplo y las figuras que la acompañan. No obstante, la presente invención podría ser incluida en muchas formas diferentes y no debe ser interpretada que se limita a las modalidades de ejemplo señaladas en la presente. Más bien, estas modalidades de ejemplo son proporcionadas, de modo que esta descripción será detallada y completa y transmitirá en su totalidad el concepto de la invención a aquellas personas expertas en la técnica, y la presente invención sólo será definida por las reivindicaciones adjuntas. Los mismos números de referencia representan los mismos elementos a través de toda la especificación. Las modalidades de ejemplo de un cuadro ACK de ráfaga, que son propuestas por la presente invención, serán dirigidas a las mejoras en un cuadro ACK retrasado de acuerdo con el estándar IEEE 802.15.3 (un primer ejemplo), y a las mejoras en un cuadro ACK de bloque de acuerdo con el estándar IEEE 802.11 (el segundo ejemplo). Primer Ejemplo La Figura 4 ilustra la construcción de un cuadro ACK de ráfaga 100 de acuerdo con una modalidad de ejemplo de la presente invención. El cuadro ACK de ráfaga 100 comprende un encabezado MAC 110 y una sección de carga útil que consiste de 120, 130 y 140. El encabezado MAC 110 podria tener la misma construcción convencional que un encabezado MAC convencional del estándar IEEE 802.15.3, como se ilustra en la Figura 5. Las secciones de carga útil podrían consistir de un campo MPDU ID 120, un campo de mapa de bits 130 y un campo de relleno 140. La información de identificación acerca del primer cuadro, entre los cuadros objetivo para una respuesta ACK (de aquí en adelante son referidos como "cuadros objetivo"), es grabada en el campo MPDU ID 120, el cual esta compuesto de un campo de número MSDU 121 y un campo de número de fragmento 122. Debido a que el cuadro ACK de ráfaga 100 de acuerdo con la presente invención reconoce la recepción de todos los cuadros transmitidos que cubren los cuadros no recibidos, así como también, los cuadros recibidos, los cuadros objetivo se refieren a todos los cuadros transmitidos dentro de un periodo fijo de tiempo (limitado a los cuadros transmitidos que requieren ACKs). Un número MSDU del primer cuadro, entre los cuadros objetivo, es grabado en el campo de número MSDU 121, y un número de fragmento del primer cuadro es grabado sobre el campo de número de fragmento 122. El número MSDU y el número de fragmento pueden ser determinados mediante la revisión del encabezado MAC del cuadro recibido objetivo.
Los pares de un bit ACK y un bitio o bit de tipo para un cuadro objetivo (de aquí en adelante son referidos como "pares de bits") son grabados en forma secuencial en el campo de mapa de bits 130. El número mínimo (m) del par de bits es igual al número total de MSDU, y el número máximo del mismo es igual al número total de fragmentos. El cuadro objetivo consistiría de una MSDU única, si el cuadro objetivo no fuera fragmentado, o podría comprender una parte de fragmentos en la MSDU si el cuadro objetivo fuera fragmentado. Un bit que reconoce la recepción regular del cuadro objetivo es grabado en el bit ACK del campo de mapa de bits 130. Si fuera adecuadamente recibido, el 1 sería grabado; si no, el 0 sería grabado. En el bit de tipo, la información de bits es grabada para distinguir si el bit ACK reconoce la recepción del cuadro objetivo (MSDU o fragmento) a partir de sí el bit ACK es para reconocer la recepción de todos los fragmentos enseguida del fragmento actual dentro de la MSDU. El bit de tipo podría ser grabado como ' 0' en el caso anterior y como ' 1' en el último caso. El campo de relleno 140 es llenado con bits variables, todos los cuales son bits simulados o ficticios (por ejemplo, 0) . Debido a que el campo de mapa de bits 130 se encuentra en la unidad de bit, el campo de relleno 140 es utilizado para realizar el campo de mapa de bits 130 en la unidad de byte u octeto al llenarlo con un número predeterminado de bits ficticios. De esta manera, si los tamaños del campo de mapa de bits 130 y el campo de relleno 140 fueran agregados, estos siempre estarían en las unidades de un byte. Sin embargo, el campo de relleno 140 podria ser omitido debido a que no es un elemento indispensable para definir un protocolo de acuerdo con un aspecto de la presente invención. Las Figuras 6-10 explican como es determinado el cuadro ACK de ráfaga 100 de acuerdo con varias modalidades de ejemplo. Aqui, el cuadro [A:B] es una indicación para identificar un cuadro, en donde A se refiere a uno de los números asignados en forma secuencial a los números MSDU, los cuales son enviados por el dispositivo de transmisión (de aquí en adelante es referida como la "secuencia MSDU") y B se refiere a un número de fragmento que inicia a partir de 0. Por ejemplo, cuando el dispositivo de transmisión envía cuadros cuyos números MSDU son 1234-1237, las secuencias MSDU de 1 a 4 son asignadas en forma escalonada al mismo. Las secuencias MSDU son asignadas en base a los números MSDU, los cuales son enviados por el dispositivo de transmisión, aunque no en base a los números MSDU recibidos y almacenados por el dispositivo de recepción. Por lo tanto, incluso si el dispositivo de transmisión enviara los cuadros cuyos números MSDU fueran 1234-1237 aunque el dispositivo de recepción sólo admitiera los cuadros cuyos números MSDU sean 1235 y 1231 , las secuencias MSDU serian asignadas en forma escalonada para todos los números en la secuencia de 1234 a 1237. La Figura 6 representa una estructura de un cuadro ACK de ráfaga 100 en donde [1:0], [2:0], [3:0] y [4:0] son todos los cuadros adecuadamente recibidos y que no están fragmentados. El número MSDU (=1) y el número de fragmento (=0) del cuadro [1:0] son grabados en el campo MPDU ID 120. Los pares de bits, cada uno de los cuales consiste de un bit ACK y un bit de tipo para un cuadro objetivo, son grabados en forma secuencial en el campo de mapa de bits 130. Sin embargo, debido a que el campo de mapa de bits 130 se encuentra en la unidad de un byte, ningún campo separado de relleno es necesario. Aqui, se aclara que el término "secuencia" está basado en los números MSDU y los números de fragmento, no en las secuencias de los cuadros recibidos. La secuencia está basada en los números MSDU y los números de fragmento debido a que un cuadro, que es el primero transmitido, podría ser posteriormente recibido. Debido a que todos los cuadros [1:0], [2:0], [3:0] y [4:0] son adecuadamente recibidos, los primeros bits de los pares de bits son llenados con 1. No importa si el segundo bit del par de bits (indicado con X) es llenado con cualquiera de los valores 0 y 1. Debido a que la MSDU relacionada es completada en este cuadro, ésta podria ser indicada con l ' . Mientras tanto, esto también es una indicación para reconocer la recepción de un cuadro, y de esta manera, podría indicarse con 0 r . Además, debido a que tanto el dispositivo de transmisión como el dispositivo de recepción conocen cual MSDU es fragmentada al compartir la información con respecto a la MSDU, no existe probabilidad que sea provocada alguna confusión. No obstante, podría ser deseable llenar el segundo bit con l ' , con el fin de aclarar que el cuadro se encuentra completo en una MSDU. De aquí en adelante, el símbolo ?X' será interpretado con el mismo significado que en la presente modalidad de ejemplo. La Figura 7 representa una estructura de un cuadro ACK de ráfaga 100 en donde todos los cuadros [1:0], [2:0], [2:1], [3:0] y [4:0] son adecuadamente recibidos y la segunda MSDU es fragmentada. Del mismo modo que en la Figura 6, el número MSDU (=1) y el número de fragmento (=0) del cuadro [1:0] son grabados en el campo MPDU ID 120. Cada uno de los pares de bits consiste de un bit ACK y un bit de tipo para un cuadro objetivo son grabados en forma secuencial en el campo de mapa de bits 130. Debido a que todos los cuadros [1:0], [2:0], [2:1], [3:0] y [4:0] son adecuadamente recibidos, el primer bit del par de bits es llenado con , 1' . Debido a que los cuadros [1:0], [3:0] y [4:0] son cuadros completos, el segundo bit es llenado con X' . Sin embargo, debido a que el cuadro [2:1] tiene el mismo número MSDU aunque un número diferente de fragmento después que el cuadro [2:0] este presente, el segundo bit del par de bits para el cuadro [2:0] es indicado con J ' , con lo cual se indica que todos los fragmentos después de [2:0] son adecuadamente recibidos. Las MSDU fragmentadas podrían ser indicadas juntas, aunque también podría ser considerado un método que indica el cuadro ACK de ráfaga 100, fragmento por fragmento, bajo la misma condición, en donde la MSDU es fragmentada como en la Figura 8. La Figura 9 representa una estructura del cuadro ACK de ráfaga 100 en donde el dispositivo de transmisión envía los cuadros [1:0], [2:0], [2:1], [2:2] y [3:0] aunque el dispositivo de recepción sólo admite adecuadamente los cuadros [1:0], [2:0] y [3:0]. Puede conocerse que la segunda MSDU es dividida en tres segmentos. El número MSDU (=1) y el número de fragmento (=0) del cuadro [1:0] son grabados en el campo MPDU ID 120. Cada uno de los pares de bits, que consiste de un bit ACK y un bit de tipo para todos los cuadros objetivo relacionados, los cuales son enviados por el dispositivo de transmisión, son grabados en forma secuencial en el campo de mapa de bits 130. Debido a que ambos cuadros [1:0] y [3:0] son adecuadamente recibidos, los primeros bits de los pares de bits son llenados con J ' , y los segundos bits son llenados con ?X' , debido a que son cuadros completos. Sin embargo, debido a que [2:0] es adecuadamente recibido aunque los fragmentos que siguen a [2:0] están presentes, el 10' es grabado sólo en la posición correspondiente para reconocer la recepción del cuadro actual [2:0]. No obstante, debido a que [2:1] y [2:2] no son adecuadamente recibidos, el primer bit de [2:1] es indicado con ?0' y el segundo bit es indicado con ?l' para representar estos dos cuadros. Esto implica que los primeros bits son bits ACK en los cuadros que siguen del cuadro actual, es decir, [2:1] y [2:2]. Cuando el dispositivo de recepción sólo admita [2:0], cada vez que [2:1] y [2:2] estén presentes, pueden ser determinados considerando el encabezado MAC de [2:0], el cual será posteriormente descrito en detalle con referencia a la Figura 13. La Figura 10 representa una estructura del cuadro ACK de ráfaga 100 en donde el dispositivo de transmisión envía [1:0], [2:0], [2:1], [2:2] y [3:0], aunque el dispositivo de recepción sólo admite adecuadamente [1:0] y [3:0]. Debido a que el dispositivo de recepción no admite datos con respecto a la segunda MSDU, el dispositivo de recepción no sabe si este consiste de tres fragmentos. Sin embargo, debido a que el dispositivo de recepción admite [1:0] y [3:0], éste conoce que el cuadro para la segunda MSDU no es trasmitido.
El número MSDU (=1) y el número de fragmento (=0) del cuadro [1:0] son grabados en el campo MPDU ID 120. Los pares de bits que consisten de un bit ACK y un bit de tipo para todos los cuadros objetivo que son enviados por el dispositivo de transmisión, son grabados en forma secuencial en el campo de mapa de bits 130. Debido a que ambos de [1:0] y [3:0] son adecuadamente recibidos, los primeros bits de los pares de bits son llenados con J ' , y los segundos bits son llenados con XX' debido a que son cuadros completos. No obstante, considerando que sean recibidos los cuadros cuyas MSDU son 1 y 3 , puede determinarse que el cuadro cuya MSDU sea 2 también es trasmitido aunque no recibido por un error. Aunque ningún cuadro en la segunda MSDU sea recibido, el primer bit es llenado con x0' y el segundo bit es llenado con ' 1' en la posición correspondiente de [2:0], lo cual indica que todos los fragmentos después de [2:0] no son recibidos. La Figura 11 es un diagrama de bloque que representa la construcción de un dispositivo inalámbrico 200, de acuerdo con una modalidad de ejemplo de la presente invención, el cual transmite el cuadro ACK de ráfaga 100 descrito con anterioridad. El dispositivo inalámbrico 200 comprende un módulo de generación ACK de ráfaga 210, un módulo MAC 220, un módulo de capa superior 230, un módulo PHY 240, una memoria 250 y una unidad de control 260.
El módulo de generación ACK de ráfaga 210 realiza la lectura de la información MPDU ID a partir de la información de encabezado de un cuadro recibido de datos como la información de identificación de un cuadro relacionado, y genera una carga útil del cuadro ACK de ráfaga 100 de acuerdo con la presente invención mediante el uso de esta información. El módulo de generación ACK de ráfaga 210 tiene una estructura detallada como se representa en la Figura 12. De manera más específica, el módulo de generación ACK de ráfaga 210 comprende un módulo de control de generación 211, un módulo de generación MPDU ID 212, un módulo de generación de mapa de bits 213 y un módulo de generación de relleno 214. El módulo de control de generación 211 verifica una condición para crear un cuadro ACK de ráfaga 100 (de aqui en adelante es referida como la "condición de generación ACK") hasta un número predeterminado de cuadros que son recibidos a partir de un dispositivo específico de transmisión, y recibe la información MPDU ID incluida en los encabezados MAC de los cuadros, que a su vez, son recibidos a partir del dispositivo específico de transmisión, a partir del módulo MAC 220 y almacena la información MPDU ID en la memoria 250, mientras que la condición no sea satisfecha. Cuando la condición sea completada, el módulo de control de generación 211 permite que el módulo de generación MPDU ID 212, el módulo de generación de mapa de bits 213 y el módulo de generación de relleno creen la carga útil del cuadro ACK de ráfaga 100 mediante el uso de la información almacenada MPDU ID. La información MPDU ID incluye los "números MSDU" para indicar los números adecuados de serie en las MSDU de los cuadros recibidos y los "números de fragmento" para indicar las secuencias de fragmentación. La información MPDU ID también es indicada en el encabezado MAC 110 de acuerdo con el estándar IEEE 802.15.3 como en la Figura 1. En el encabezado MAC 110 de la Figura 13, un campo de control de fragmentación 112 es seccionado en un campo de número MSDU 117, un campo de número de fragmento 118 y un campo de número de último fragmento 119. Mediante la lectura del campo de control de fragmentación 112, la información MSDU ID puede ser determinada. Sin embargo, a diferencia de la Figura 12, debido a que cada número de los últimos fragmentos es grabado en los campos de número de último fragmento 119 en todos los cuadros que son divididos, la presencia de [2:1] y [2:2] podría ser determinada incluso si sólo fuera recibido [2:0] en un caso de la Figura 9. Con referencia una vez más a la Figura 12, la condición de generación ACK que es verificada por el módulo de control de generación 211 está basada en si algunos bits que requieren el cuadro ACK de ráfaga en el encabezado MAC (de aquí en adelante es referido como el "bit de petición") se encuentran ENCENDIDOS cuando el dispositivo de transmisión envié un cuadro objetivo al dispositivo de recepción. Es decir, el bit de petición de un cuadro relacionado es leido cada vez que sea recibido el cuadro objetivo: cuando el valor sea un bit que indique APAGADO (=0) , se determina que la condición de generación ACK no será conseguida. Más bien, la condición de generación ACK es determinada para que sea conseguida cuando el valor sea un bit que indique ENCENDIDO (=1) - Cuando el dispositivo de transmisión envíe [1:0], [2:0] y [3:0] y un bit de petición sea establecido en ENCENDIDO en [3:0], el dispositivo de recepción solamente admita [1:0] y [2:0], el dispositivo de recepción no generará el cuadro ACK de ráfaga debido a que la condición de generación ACK no es conseguida. Posteriormente, si el cuadro ACK de ráfaga no fuera recibido dentro de un periodo predeterminado de tiempo, el dispositivo de transmisión determinaría que existe un error en la transmisión y entonces, establecería el bit de petición en 'ENCENDIDO' y transmitiría una vez más [3:0]. Se ha descrito con anterioridad que la condición de generación ACK es determinada por el dispositivo de transmisión. Además, podría establecerse que la condición de generación ACK también podría ser satisfecha cuando sean recibidos los cuadros objetivo que exceden el número predeterminado.
El módulo de generación MPDU ID 212 graba el campo MPDU ID 120, es decir, el campo de número MSDU 121 y el número de fragmento 122 del primer cuadro, entre los cuadros objetivo, mediante el uso de la información MSDU ID que se encuentra almacenada en la memoria 250. Además, el módulo de generación de mapa de bits 213 grava los pares de bits en un cuadro objetivo en forma secuencial en el campo MPDU ID 120. Existe una información grabada de bits para distinguir los siguientes casos. En el primer bit (bit ACK) , un bit es grabado para reconocer si el cuadro indicado por el par actual de bits es adecuadamente recibido ( l' en el caso de una recepción regular o ?0' en los otros casos) , y en el segundo bit (bit de tipo) un bit es grabado para reconocer si el primer bit es para el reconocimiento de la recepción del cuadro relacionado (grabado como 0), y para reconocer si son recibidos todos los fragmentos que siguen el fragmento actual dentro de un MSDU única. Cuando el tamaño del mapa de bits no se encuentre en la unidad de byte, el módulo de generación de relleno 214 realiza el mapa de bits en la unidad de byte mediante el relleno de los bits restantes con 0. Con referencia una vez más a la Figura 11, el módulo MAC 220 controla las operaciones en la capa MAC. El módulo MAC 220 recibe una MSDU que es transmitida del módulo de capa superior 230, une el encabezado MAC como en la Figura 13 con la MSDU y posteriormente, transmite la MSDU al módulo PHY 240. El módulo MAC 220 también recibe la carga útil del cuadro ACK de ráfaga que es transmitido a partir del módulo de generación ACK de ráfaga 240, y une un encabezado MAC con el mismo y transmite la MSDU al módulo PHY 240. Cuando el módulo MAC recibe un cuadro que es trasmitido a partir de otro dispositivo, del módulo PHY 240, el módulo MAC 220 realiza la lectura del encabezado MAC y lo remueve, y posteriormente, transmite el resultado al módulo de capa superior 230. La información MPDU ID que es leida a partir del encabezado MAC, es transmitida al módulo de generación ACK de ráfaga 210. La capa superior 230 genera una MSDU y transmite la MSDU al módulo MAC 220, y recibe los datos cuyo encabezado MAC es removido del módulo MAC. El módulo de capa superior 230 controla las capas de red que son más altas que una capa de control de enlace lógico (LLC) . El módulo PHY 240 controla las operaciones en la capa física. Es decir, el módulo PHY 240 recibe una MPDU (unidad de datos de protocolo MAC) del módulo MAC 220 y, en esta base, genera una PPDU (unidad de datos de protocolo de paquete) , crea señales inalámbricas que incluyen la PPDU y la transmite. Una vez que el módulo PHY 240 reciba las señales transmitidas a través de un medio inalámbrico y las procese, el módulo PHY 240 transmite las señales al módulo MAC 220. El módulo PHY 240 podría ser subdividido en un procesador de banda de base y un módulo de radiofrecuencia (RF) . La memoria 250 almacena la información MPDU ID relacionada con el cuadro recibido en la misma y suministra la información una vez que la memoria 250 reciba una petición del módulo de generación ACK de ráfaga 210. La unidad de control 260 regula las operaciones de otros módulos dentro del dispositivo inalámbrico 100, la cual podría ser incluida como una unidad de procesamiento central (CPU) y una microcomputadora, etcétera. La Figura 14 es un diagrama de flujo que ilustra la generación de un cuadro ACK de ráfaga 100 de acuerdo con una modalidad de ejemplo de la presente invención. El módulo de control de generación 211 recibe un cuadro objetivo a través del módulo PHY 240 en la operación S10, hasta que la condición de generación ACK sea completada ( ?NO' de S20) y repite la operación S25 para almacenar la información MPDU ID del cuadro objetivo recibido. La información MPDU ID incluye un número MSDU y un número de fragmento del cuadro objetivo. El módulo de control de generación 21 determina si es completada la condición de generación ACK. Si fuera completada ( SI' de S20), la carga útil del cuadro ACK de ráfaga 100 seria generada. La generación de la carga útil es conducida en la operación de S30 a la operación S69. El módulo de generación MPDU ID 212 crea un campo MPDU ID 120 mediante la grabación de un campo de número MSDU 121 y un campo de número de fragmento 122 del primer cuadro, entre los cuadros objetivo que se encuentran almacenados en la memoria 250. El módulo de generación de mapa de bits 213 crea un campo de mapa de bits 130 al grabar adicionalmente los pares de bits en el cuadro objetivo en forma secuencial en el campo MPDU ID 120, S50. La operación S50 será posteriormente descrita en mayor detalle con referencia a la Figura 15. No existiría la necesidad de generar el campo de relleno 140 si el tamaño del campo generado de mapa de bits estuviera en la unidad de un byte ( ?SI' de S68). Sin embargo, los campos de relleno 140 que tienen valores en serie de cero (0) de los bits predeterminados son unidos en forma continua con el campo de mapa de bits 130 en los otros casos. El número de bits que tiene los ceros en serie se refiere al número de bits que realizan el campo de mapa de bits en la unidad de byte mediante la adición del campo de mapa de bits 130 y el campo de relleno 140. El módulo MAC 120 une un encabezado MAC con la carga útil del cuadro ACK de ráfaga 100 que es generado en la S50 o S69 y genera un cuadro ACK de ráfaga 100, S70. El módulo PHY 140 transmite el cuadro ACK de ráfaga generados 100 al dispositivo que envió el cuadro objetivo a través de un medio inalámbrico S80. La Figura 15 es un diagrama de flujo que ilustra una operación S50 de la Figura 14 en mayor detalle. Las "secuencias MSDU" son asignadas a los números MSDU que se encuentran almacenados en la memoria 250 en la operación S51. Por ejemplo, si los números MSDU almacenados fueran 1234 a 1237, las secuencias MSDU de los números MSDU serán de 1 a 4 en forma secuencial. Incluso en donde los números MSDU almacenados no sean continuos, por ejemplo, 1234, 1236 y 1237, a la secuencia MSDU (k=3) le seria asignado el 1235, que no fue recibido, como si este fuera adecuadamente recibido. A continuación, k es ajustado en 1 como un valor inicial y la última secuencia MSDU es ajustada en N S52. Debido a que podria existir un error en la recepción, todos los números MSDU que son almacenados en la memoria no podrían existir de manera que correspondan con la totalidad de la secuencia MSDU k. En consecuencia, se determina si el número MSDU correspondiente en la kth secuencia MSDU está presente, S53. Si no estuviera presente ( ?NO' de S53) , el par de bits sería grabado como ?01' en el campo de mapa de bits 130 en la operación S59. Si estuviera presente, se determinarla si el kth MSDU se encuentra fragmentado en la operación S5 . Si no estuviera fragmentada ( ?N0' de S54), el par de bits seria grabado como ?lX' en el campo de mapa de bits 130. Aqui, se implica que 'X' podria ser grabada con cualquiera de los valores l ' y ?0' . Si fuera fragmentada ((SI de S54), los números de fragmento de todos los fragmentos almacenados que corresponden con la kth MSDU serian leídos en la operación S55. Entre los números almacenados de fragmento, las secuencias de fragmento menores que el número máximo de fragmento son grabadas en forma secuencial como pares de bits en el campo de mapa de bits 130 en la operación S56. En forma similar a la secuencia MSDU, la secuencia de fragmento también es asignada en forma escalonada en base a los cuadros que son enviados por el dispositivo de transmisión. Por ejemplo, considerando que [2:0], [2:2], [2:2] y [2:3] son transmitidos aunque [2:1] y [2:3] sólo son recibidos, los números de fragmento de los fragmentos almacenados serían 1 y 3, y por lo tanto, el número máximo de fragmento sería 3. Las secuencias de fragmento menores de 3 son 0, 1 y 2, y de esta manera, los pares de bits, ?00', ?10'y 00' son grabados en forma secuencial en el campo de mapa de bits 130. Cuando el número máximo de fragmento sea igual al número de último fragmento ( ?SI de S57), el par de bits seria grabado como yX' en el capo de mapa de bits 130. Como se describió con anterioridad, el número máximo de fragmento se refiere al valor máximo entre los números de fragmento que son almacenados en la memoria 250, y el número de último fragmento se refiere al número del último fragmento del cuadro objetivo que es enviado por el dispositivo de transmisión. Este puede ser determinado con referencia al campo de número de último fragmento 119 en la Figura 13, si el número máximo de fragmento se refiere al número de último fragmento. Si la respuesta en la operación S57 fuera ?NO' , el par de bits en el fragmento que tiene el número máximo de fragmento seria grabado como ?10' en la operación S61, y los pares de bits en todos los números de fragmento que siguen a este cada uno seria grabado como ?01' en la operación S62. Si k fuera igual a n después de la conducción de las operaciones S58, S59, S60 o S66, la grabación del campo de mapa de bits 130 seria completada y posteriormente, seria terminada. Si no, ésta regresaría a la operación S53 una vez más después del incremento de k en uno (1). Segundo Ejemplo Para satisfacer la creciente demanda en la industria a fin de transmitir datos voluminosos de multimedia, el Grupo de Tarea IEEE 802. lln está desarrollando una nueva forma de Estandarización LAN inalámbrica que tiene un ancho de banda más grande de 100 Mbps. El estándar IEEE 802. lln es una de las tecnologías de LAN inalámbrica que emplea múltiples entradas-múltiples salidas (MIMO) en base a las tecnologías para la mejora QoS de acuerdo con el estándar IEEE 802. lie. El estándar IEEE 802. lln puede coexistir con las LANs inalámbricas convencionales y se encuentra disponible para las comunicaciones según se requiera. Una variedad de funciones es agregada: por ejemplo, la transmisión de bloque que se refiere a la transmisión de cuadros de datos que son enviados en forma continua sin la recepción de ACKs. En vista de la propiedad inherente de la LAN inalámbrica, un canal no es confiable y de esta manera, un cuadro ACK es generalmente utilizado para evaluar el resultado de la transmisión de datos. Sin embargo, en el estándar IEEE 802. lln, son utilizados un cuadro de petición ACK de ráfaga y un cuadro ACK de bloque como resultado de la transmisión de bloque. El cuadro ACK de bloque podría incluir los resultados del reconocimiento de la transmisión de 64 MSDU en un máximo y 1024 cuadros fragmentados a lo máximo. Sin embargo, el cuadro ACK de bloque tiene un tamaño fijo de 152 bytes, sin considerar el número de transmisiones de bloque enviadas, y por esta razón, la eficiencia es limitada. En el mecanismo ACK de bloque, un cuadro de petición ACK de ráfaga y un cuadro ACK de bloque son utilizados. El cuadro convencional de petición ACK de ráfaga 310 tiene la construcción que se ilustró en la Figura 16. El cuadro 310 nene un tipo de 'control' y un subtipo de '1000', que comprende un campo de control BA 311 y un campo de secuencia de inicio ACK de bloque 312. EJ campo de control BA 311 es subdividido en un campo reservado 311a y un campo TID 311b, y el campo de secuencia de inicio ACK de bloque 312 es subdividido en un campo de número de fragmento 312a y en un campo de número de secuencia de inicio 312b. La Figura 17 ilustra una construcción de un cuadro convencional ACK de bloque 32, el cual proporciona el detalle del cuadro ACK que se representa en la Figura 3. El cuadro 320 tiene un tipo de 'control' y un subtipo de '1001' . El cuadro ACK de bloque 320 comprende un campo de control BA 321 requerido a partir del campo de petición ACK de ráfaga 310, un campo de secuencia de inicio ACK de bloque 322 y un campo de mapa de bits ACK de bloque 323 que incluye el resultado del reconocimiento de transmisión de los datos previamente enviados en el bloque. Después de recibir con buenos resultados la petición ACK de ráfaga que fue transmitida por un originador, el receptor registra el resultado del reconocimiento de la transmisión de datos a través de la transmisión previa de bloque en el campo de mapa de bits ACK e bloque 323 en el cuadro ACK de bloque 320 y transmite el cuadro ACK de bloque 320 al originador. De manera general, el originador se refiere a una estación que cransmite datos, y el receptor se refiere a una estación que admite los datos. El campo de mapa de bits ACK de bloque 323 tiene una longitud fija de 128 bytes y puede representar 64 MSDU. 2 bytes son distribuidos en cada MSDU, los cuales pueden representar 16 fragmentos. El resultado del reconocimiento de la transmisión de 64 MSDU y 1024 fragmentos a lo máximo puede ser representado con un mapa de bits de 1024 bits (BO a B1023) . Con la utilización del cuadro convencional ACK de bloque 320, el reconocimiento de la transmisión es conducido a través del uso de un mapa de bits que tiene una longitud fija, con lo cual, simplifica el registro y la lectura de los cuadros. Sin embargo, en un entorno de red inalámbrica en donde los recursos de canal inalámbrico no son suficientes, esto podría afectar en forma adversa el uso eficiente de bloque de los canales. En realidad, una MSDU podría ser construida con un máximo de 16 fragmentos. En la mayoría de los casos, los datos no son fragmentados sino que son transmitidos en una MSDU única. No obstante, el cuadro convencional ACK de bloque 320 es construido con el fin de que 64 MSDU y 1024 fragmentos sean grabados a lo máximo, y de esta manera, una mayoría de las secciones podría ser desperdiciada en el cuadro 320. Debido a que la transmisión de bloques de tamaño pequeño es generada aunque la transmisión incluye el tamaño fijo del mapa de bits, el tiempo que ocupa un canal sería extendido, con lo cual, se origina la utilización ineficiente de los canales . Si el receptor admitiera 64 MSDU que no son fragmentadas y envía el cuadro convencional ACK de bloque 320 con las mismas, esto podría originar el desperdicio aproximadamente del 94%, sólo considerando la eficiencia de un mapa de bits incluido en el cuadro 320, debido a que el cuadro 320 contiene información inútil tanto como (024-64) bits. De esta manera, existe la necesidad de desarrollar una construcción de un cuadro ACK de bloque que sea de un tamaño más pequeño y que también conduzca a las funciones convencionales de manera que reduzcan el tráfico en las comunicaciones inalámbricas . De acuerdo con el mecanismo ACK de bloque, puede ser transmitido un bloque de datos (un conjunto de cuadros de datos que es transmitido en forma continua sin la recepción de un ACK) que tiene intervalos de tiempo tan grandes como un espacio corto entre cuadros (SIFS) . Éste mecanismo mejora la eficiencia en la utilización de los canales al reemplazar una pluralidad de ACKs con un cuadro único (un cuadro ACK de bloque) . Éste mecanismo ACK de bloque tiene dos tipos: x inmediato' y 'retrasado'. Un ACK de bloque de tipo inmediato es adecuado para un entorno que requiere un gran ancho de banda y un bajo tiempo de espera de tráfico. Además, un ACK de bloque de tipo retrasado es adecuado para cualquier entorno que pueda soportar algún grado de tiempo de espera. El mecanismo ACK de bloque inicia como un cuadro de petición ADDBA y es transmitido como en la Figura 18. Posteriormente, un bloque de datos es transmitido al receptor a partir del originador. El intervalo de tiempo entre los datos QoS es mantenido. En forma subsiguiente, a medida que el originador solicita un ACK de bloque (BlockAckReq) del receptor, el receptor transmite un cuadro ACK de bloque al originador. Finalmente, las operaciones podrían ser terminadas conforme el originador envía una petición DELBA al receptor. La Figura 18 muestra la preparación y el desmontaje por medio de ejemplo. Sin embargo, la preparación y el desmontaje no son necesariamente requeridos para implementar la presente invención. La Figura 19 ilustra una construcción de un cuadro de datos 350 de acuerdo con una modalidad de ejemplo de la presente invención. El cuadro de datos 350 comprende un encabezado MAC, un campo de cuerpo de cuadro y un campo FCS. El encabezado MAC consiste de un campo de control de cuadro, un campo de duración/ID, cuatro campos de dirección (dirección 1, dirección 2, dirección 3 y dirección 4) y un campo de control de secuencia, del mismo modo que en el estándar convencional IEEE 802.11a. El campo FCS es para verificar cualquier error durante el proceso de verificación de redundancia cíclica de 32 bits (CRC) , el cual no es un elemento indispensable para implementar la presente invención . El campo de control de cuadro 351 incluye al menos un campo de tipo 352 y un campo de subtipo 353. Se supone que si el originador envía una MSDU que consiste de MPDUs fragmentadas con el fin de utilizar un mecanismo de mapa de bits compuesto de pares de bits, el cual será posteriormente descrito, o un mecanismo de mapa de bits compuesto de bits ACK, entonces, el número de último fragmento sería enviado al receptor junto con la MSDU. El número de último fragmento se refiere al número de los fragmentos totales que son actualmente transmitidos, es decir, un número de serie del último fragmento entre los fragmentos en su conjunto. El número de último fragmento podria ser transmitido en varios modos, aunque el campo de tipo 352 y el campo de subtipo 353 serán utilizados por medio de ejemplo en la presente invención. Los valores de tipo de los cuadros son grabados en el campo de tipo convencional. Los valores son '00', '01' y '10', los cuales son referidos en forma secuencial como de tipo de cuadro de "manejo", tipo de cuadro de "datos" y tipo de cuadro de "control". Un valor '11' es reservado. En la presente invención, el valor reservado es utilizado para mantener la compatibilidad con los estándares convencionales. Es decir, cuando el campo de tipo 352 sea '11', esto implica que el cuadro de datos es fragmentado y posteriormente es transmitido. Cuando el campo de tipo convencional sea '11' , debido a que de '0000' a '521' están reservados, el campo de subtipo los utiliza, con lo cual se promueve la compatibilidad con los estándares convencionales. Sin embargo, esto es simplemente por medio de ejemplo, y será obvio para aquellas personas expertas en la técnica que cualquier otro mecanismo puede ser utilizado con el fin de transmitir el número de último fragmento. Además del campo de tipo 352 y el campo de subtipo 353, el campo de control de cuadro 351 además podría comprender, un campo de versión de protocolo, un campo To DS, un campo From DS, un campo de recuperación, un campo Pwr Mgt, un campo de Más Datos, un campo WEP y un campo Other como en la técnica convencional. El campo de control de secuencia 354 está dividido en un campo de número de fragmento 355, en el cual es grabado el número de fragmento del cuadro actual de datos (o fragmento actual) , y un campo de número de secuencia 356, en el cual es grabado un número de identificación de la MSDU a la cual pertenece el cuadro actual (que corresponde con un número de secuencia en el estándar IEEE 802.11). Por ejemplo, cuando los datos fragmentados con tres fragmentos sean transmitidos, [el número de secuencia: el número de fragmento] de los mismos podrían ser indicados como [1:0], [1:1], y [1:2] . La Figura 20 ilustra una construcción de un cuadro ACK de ráfaga 3100 de acuerdo con una modalidad de ejemplo de la presente invención. Debido a que el cuadro de petición ACK de ráfaga 310 podría ser utilizado en forma similar al tipo convencional, éste no será definido por separado en la presente invención. El cuadro ACK de ráfaga 3100 comprende una sección de encabezado MAC 3190 y las secciones de carga útil que incluyen los campos 3150, 3160 y 3170, y además podría comprender un campo FCS 3180 descrito con anterioridad en la Figura 19. La sección de encabezado MAC comprende un campo de control de cuadro 3110, un campo de duración 3120, un campo RA 3130 y un campo TA 3140, y la sección de carga útil comprende un campo de control BA 3150, un campo de control de secuencia de inicio ACK de bloque 3160 y un campo de mapa de bits ACK de bloque 3170. El campo de control de cuadro 3100 tiene la misma forma que el campo en la Figura 19. En caso del cuadro ACK de ráfaga 3100, un valor que indica un cuadro de control es grabado en el campo de tipo 352, y un valor de subtipo del cuadro ACK es grabado en el campo de subtipo 353. Cualquiera de los valores reservados es designado y utilizado como un valor de subtipo. Un valor igual o más grande que la adición del tiempo de transmisión del cuadro ACK de ráfaga 3100 y un intervalo SIFS es grabado en el campo de duración 3120. La dirección de la estación que requiere un ACK de bloque y la recepción del ACK de bloque es grabada en el campo RA 3130, y la dirección de la estación que transmite el ACK de bloque es grabada en el campo TA 3140. El campo de control BA 3150 comprende un campo de selección de modo 3152 en el cual son grabados los valores de bits (de aquí en adelante son referidos como "bits de modo") para distinguir un modo normal, un modo de compresión y un modo de 1 bit entre los modos de mapa de bits de par de bits, y un campo TID 3153 en el cual también es grabado un identificador de tráfico (TID) . El modo normal y el modo de compresión utilizan pares de bits en donde el modo de 1 bit emplea un bit para el reconocimiento de la transmisión hacia un fragmento. Un ejemplo de cada modo será descrito en forma posterior. El campo de control BA 3150 además podria comprender un campo de longitud de mapa de bits 3151 en el cual el número m de pares de bits son incluidos en el campo de mapa de bits ACK de bloque 3170. El campo de control de secuencia de inicio ACK de bloque 3160 comprende un campo de número de secuencia de inicio 3162 en el cual es grabado un número de identificación de la MSDU en la que un cuadro inicia el reconocimiento de la transmisión a través de un conjunto de pares de bits, es decir, un número de secuencia de inicio, y un campo de número de fragmento 3161 en el cual es grabado un número de fragmento del cuadro para iniciar el reconocimiento de la transmisión. En el campo de mapa de bits ACK de bloque 3170 es grabado al menos uno de los pares de bits 3171, ... (de aquí en adelante son referidos como "un conjunto de pares de bits") . Un par de bits es un nuevo formato propuesto por un aspecto de la presente invención para grabar, de manera más eficiente, el resultado del reconocimiento de la transmisión, con lo cual, se mejora el método convencional de grabación del campo de mapa de bits ACK de bloque. De manera general, debido a que los pares totales de bits en tamaño no serían la unidad de octetos, podría agregarse un campo de relleno 3174, en forma subsiguiente al par de bits. El campo de relleno 3174 es grabado con un bit ficticio que tiene al menos el número de un bit (por ejemplo, 0) , de modo que la adición de los pares de bits grabados en el campo de mapa de bits ACK de bloque 3170 en tamaño se encuentre en la unidad del octeto. En donde el agregado de los pares de bits sea de un tamaño de 26 bits, si el tamaño del campo de relleno 3174 es dado en 6 bits, este puede cumplir con el tamaño total de 32 bits (es decir, 4 bytes) . Sin embargo, debido a que el campo de relleno 3140 no es un elemento indispensable para la definición del protocolo de acuerdo con la presente invención, éste podría omitirse. Los pares de bits 3171, 3172, 3173,..., cada uno de los cuales consiste de un bit ACK 3171a y un bit MSDU 3171b. Un bit que reconoce la transmisión regular de un cuadro relacionado es grabado sobre el bit ACK 3171a; '1' en un caso de recepción regular o '0' en cualquier otro caso. Un bit que indica el "intervalo" del cuadro de datos señalado por 1 bit es grabado sobre el bit MSDU 3171b. De acuerdo con una modalidad de ejemplo de la presente invención, esta podría ser comprendida de manera que el "intervalo" sea para distinguir si el bit ACK es para el reconocimiento de la transmisión en un fragmento único (una MSDU única en donde ésta no sea fragmentada) a partir de sí es para el reconocimiento de la transmisión para todos los fragmentos enseguida del fragmento actual, que pertenece a la MSDU única, en términos del bit MSDU 3171. El bit MSDU 3171b podría ser grabado como '0' en el caso anterior y como '1' en el último caso. Las Figuras 21-26 ilustran como es construido el cuadro ACK de ráfaga 3100 dé acuerdo con varias modalidades. En la presente invención, son utilizados dos modos para construir un mapa de bits mediante el empleo de pares de bits: el modo normal y el modo de compresión. Aquí, [A, B] es una indicación para distinguir los cuadros, en donde A se refiere a una secuencia asignada a un número MSDU que es enviado por el dispositivo de transmisión, es decir, un número de secuencia, y B se refiere a una secuencia de un fragmento, es decir, un número de fragmento que inicia a partir de 0. La Figura 21 representa una estructura de un cuadro ACK de ráfaga 3100 en donde todos los cuadros [1:0], [2:0], [3:0] y [4:0] son adecuadamente recibidos y no son fragmentados. En este caso, ambos casos del modo general y el modo de compresión parecen idénticos. Un número de secuencia de inicio (=1) y un número de fragmento (=0) del cuadro [1:0] son grabados en el campo de control de secuencia de inicio ACK de bloque 3160. Los pares de bits que consisten de un bit ACK y un bit MSDU en un cuadro objetivo son grabados en forma secuencial en el campo de mapa de bits ACK de bloque 3170. En este caso, debido a que el par de bits se encuentra en la unidad de byte, no es necesario el campo de relleno separado. Debido a que todos los cuadros [1:0], [2:0], [3:0] y [4:0] son adecuadamente recibidos, los primeros bits de los pares de bits son llenados con '1' . No importa si los segundos bits (indicados con 'X') de los mismos son llenados con '0' ó '1' . Debido a que la MSDU es completada en el cuadro relacionado, los segundos bits podrían ser indicados con '1' . 0, podrían ser indicados con '0' debido a que también representan un ACK en un cuadro único. Sin embargo, sería más deseable llenarlo con '1' con el fin de aclarar que este es completado en una MSDU única. De aquí en adelante, 'X' será interpretado con el mismo significado que en esta modalidad de ejemplo. La Figura 22 representa una estructura del cuadro ACK de ráfaga 3100 en el modo de compresión, en donde todos los cuadros [1:0], [2:0], [2:1], [3:0] y [4:0] son adecuadamente recibidos. Con referencia a esta figura, la segunda MSDU (número de secuencia=2) es fragmentada. Como en la Figura 21, el número de secuencia de inicio (=1) y el número de fragmento (=0) del cuadro [1:0] son grabados en el campo de control de secuencia de inicio ACK de bloque 3160. Los pares de bits que consisten del bit ACK 3171a y el bit MSDU 3171b en el cuadro objetivo son grabados en forma secuencial en el campo de mapa de bits ACK de bloque 3170. Debido a que todos los cuadros [1:0], [2:0], [3:0] y [4:0] son adecuadamente recibidos, los primeros bits de los pares de bits son llenados con '1' . Debido a que los cuadros [1:0], [3:0] y [4:0] son cuadros completos, los segundos bits (bits MSDU) son llenados con 'X' . Sin embargo, debido a que existe [2:1] que tiene el mismo número de secuencia y un diferente número de fragmento enseguida de [2:0], el segundo bit del par de bits en [2:0] es indicado con '1', con lo cual se indica que todos los fragmentos enseguida de [2:0] son adecuadamente recibidos . Del mismo modo, podría ser deseable representar las MSDU que son fragmentadas juntas. Sin embargo, podría ser considerado un método que se representa en la Figura 23 en el que el cuadro ACK de ráfaga 3100 es representado, fragmento por fragmento, de acuerdo con la misma condición en donde la MSDU es fragmentada. Un método que representa todos los cuadros en una MSDU única juntos, como en la Figura 22, es definido como del "modo de compresión", y un método que representa los cuadros respectivos, fragmento por fragmento, como en la Figura 23, es definido como de "modo normal". La Figura 24 representa una estructura del cuadro ACK de ráfaga 2100 en donde un originador transmite [1:0], [2:0], [2:1], [2:2] y [3:0] aunque el receptor solamente admite en forma adecuada [1:0], [2:0] y [3:0]. Con referencia a esta figura, la segunda MSDU es dividida en tres fragmentos. El número de secuencia de inicio (=1) y el número de fragmento (=0) del cuadro [1:0] son grabados en el campo de control de secuencia de inicio ACK de bloque 3160. Debido a que ambos de [1:0] y [3:0] son adecuadamente recibidos, los primeros bits de los pares de bits son llenados con '1' y los segundos bits son llenados con 'X' debido a que son cuadros completos. Debido a que [2:0] es adecuadamente recibido aunque los fragmentos enseguida de éste están presentes, el '10' es grabado en la posición correspondiente sólo para reconocer la transmisión en el cuadro relacionado, es decir, el cuadro actual. Sin embargo, debido a que [2:1] y [2:2] no son adecuadamente recibidos, los primeros bits de los pares relacionados de bits son grabados como '0' en el punto de [2:1] que representa los dos cuadros. Los segundos bits son indicados con '0', lo que implica que los primeros bits son los bits ACK en [2:1] y [2:2] enseguida del cuadro actual. Debido a que el número de los fragmentos totales es grabado en el campo de número de último cuadro 353 del cuadro de datos, presente en el reconocimiento de la transmisión, el receptor puede determinar que el fragmento restante no es recibido aunque el receptor sólo admite una parte de los fragmentos plurales debido a que el número de los fragmentos totales es grabado en el campo de número de último cuadro 353 del cuadro de datos 350 presente en el reconocimiento de la transmisión. Un ejemplo de la Figura 21 ilustra una representación en un modo normal y en un modo de compresión, en el que la Figura 23 ilustra representaciones en el modo normal, y los ejemplos de las Figuras 22 y 24 ilustran representaciones en el modo de compresión. En donde las representaciones en ambos modos se encuentran disponibles, se considera que un modo de compresión es más eficiente que un modo normal. Sin embargo, todos los casos no son disponibles para la representación en ambos del modo normal y el modo de compresión. Existen algunos casos que pueden ser representados sólo en un modo normal, o de otro modo sólo en un modo de compresión. Como se representa en la Figura 25, en donde una parte es omitida de la parte media de los fragmentos continuos, ésta sólo puede ser representada en un modo normal, aunque no puede ser representada en un modo de compresión. Cuando el originador envia todos los cuadros [1:0], [2:0], [2:1], [2:2] y [3:0] aunque el receptor no admite sólo el cuadro [2:1], el cuadro ACK de ráfaga 3100 puede ser representado en un modo normal como en la Figura 25. Un ejemplo de la Figura 26 representa el cuadro ACK de ráfaga 3100 en un modo de compresión en donde el originador envía todos los cuadros [1:0], [2:0], [2:1], [2:2] y [3:0] aunque el receptor sólo admite en forma adecuada [1:0] y [3:0] . Este caso sólo se encuentra disponible para la representación a través del modo de compresión. Debido a que el receptor no admite un cuadro cuya MSDU sea 2, el receptor no puede determinar que el número total del fragmento es 3. Debido a que [1:0] y [3:0] son adecuadamente recibidos, los primeros bits de los pares de bits son llenados con '1' y los segundos bits son llenados con 'X' debido a que son cuadros completos. Sin embargo, considerando que son recibidos los cuadros cuyas MSDU son 1 y 3 , podría inferirse que un cuadro cuya MSDU sea 2 es transmitido aunque no es adecuadamente recibido. Aunque ninguno de los cuadros en la segunda MSDU sea recibido, el primer bit es llenado con '0' en el punto de [2:0] y el segundo bit es llenado con '1', con lo cual se indica que [2:0] y los fragmentos enseguida de este no son recibidos. Como se describió con anterioridad, algunos casos sólo pueden ser representados ya sea de un modo normal o de un modo de compresión, o algunos casos pueden ser representados en ambos modos . Si las representaciones en ambos modos estuvieran disponibles, sería deseable utilizar el modo de compresión más eficiente. En caso en donde la representación se encuentre disponible en el modo normal, el reconocimiento de la transmisión puede ser realizado en un modo más mejorado. El modo normal y el modo de compresión ambos son ejemplos de la representación de los cuadros a través del uso de pares de bits. Sin embargo, en el caso del modo normal, el reconocimiento de la transmisión es conducido en forma individual para cada fragmento y la totalidad del bit MSDU 3171b podría ser representada con x0'. En donde la representación se encuentre disponible con un modo normal, el reconocimiento de la transmisión sólo podría ser realizado a través del uso del bit ACK 3171a. Éste modo representado con 1 bit es definido como "modo de 1 bit". La Figura 27 ilustra la construcción de un campo de mapa de bits ACK de bloque 3170 que utiliza el modo de 1 bit. En este caso, el campo 3170 simplemente consiste de los bits ACK 3175, 176, 177 de 1 bit, en lugar de pares de bits. Asimismo, el campo de relleno 3174 podría ser utilizado para realizar el octeto. Como en la Figura 25, si un caso representado en el modo normal fuera representado en el modo de 1 bit, éste seria como el caso en la Figura 28. Ese resultado es idéntico cuando se omite el bit MSDU 3171b del par de bits en el modo normal. También es idéntico en la técnica convencional, a la luz del hecho que el campo de mapa de bits ACK de bloque convencional (23 de la Figura 17) también consiste de conjuntos de bits para el reconocimiento de la transmisión. Sin embargo, a diferencia de la técnica convencional, el modo de 1 bit de la presente invención utiliza un campo de mapa de bits ACK de bloque 3170 cuyo tamaño es variable. El campo de mapa de bits ACK de bloque convencional (23 de la Figura 17) distribuye de manera uniforme 16 bits para el reconocimiento de la transmisión a un cuadro único que no se encuentra fragmentado o a los cuadros (fragmentos) que son menos frecuentados o igual que 16 fragmentos, aunque el modo de 1 bit sólo distribuye un bit a un cuadro o los fragmentos, con lo cual es efectivo con claridad en la reducción de bits. En consecuencia, cuando los bits ACK 3175, ... son grabados en el campo de mapa de bits ACK de bloque 3170 de acuerdo con el modo de 1 bit, estos son grabados en forma continua, a diferencia de la técnica convencional. En la presente invención, debido a que el originador informa al receptor del número de fragmentos (el número de último fragmento) a través de los cuadros de datos, la información de fragmento es compartida con claridad entre el originador y el receptor, con lo cual no existe peligro de provocar confusión aunque sean grabados en forma continua. Mientras tanto, el modo que es utilizado para construir un mapa de bits podría ser grabado en un campo de selección de modo 3152 de la Figura 20. Por ejemplo, '00' se refiere a un modo normal, '01' se refiere a un modo de compresión y '10' se refiere a un modo de 1 bit. Los pares de bits (en el caso de un modo de compresión y un modo normal) o el número de bits (el bit ACK en el caso del modo de 1 bit) incluidos en el campo de mapa de bits ACK de bloque 3170 podrían ser grabados en el campo de longitud de mapa de bits 3151. Por ejemplo, 4 es grabado en el campo de longitud de mapa de bits 3151 en el caso de la Figura 22, y 5 es grabado en el campo de longitud de mapa de bits 3151 en el caso de la Figura 23. Sin embargo, cuando los pares de bits 3171, ... o los bits ACK 3175, ... son grabados por el receptor de acuerdo con la reglas de cada modo, los tamaños de los mismos podrían ser determinados en forma arbitraria. La transmisión de los múltiples cuadros de datos puede ser reconocida lo suficiente sólo mediante la grabación en forma secuencial de los pares de bits o los bits ACK y su envío hacia el originador. Por lo tanto, el campo de longitud de mapa de bits 3151 no es un elemento indispensable para la implementación de la presente invención, y el campo de longitud de mapa de bits 3151 podría ser reemplazado con un campo reservado. La Figura 29 es un diagrama de bloque que ilustra la construcción de una estación inalámbrica 3200 de acuerdo con una modalidad de ejemplo de la presente invención, la cual transmite un cuadro ACK de ráfaga 3100 descrito con anterioridad. La estación inalámbrica 3200 comprende un módulo de generación ACK de ráfaga 3210, un módulo de lectura de encabezado MAC 3220, un módulo de transcepción 3230, un módulo de control 3240 y una memoria 3250. El módulo de lectura de encabezado MAC 3220 realiza la lectura de un número de secuencia de la MSDU a la cual pertenece un cuadro relacionado, un número de fragmento del cuadro relacionado y un número de fragmento de la MSDU a la que pertenece el cuadro relacionado, a partir del encabezado MAC del cuadro recibido de datos. El número de secuencia de la MSDU puede ser conocido a partir del campo de número de secuencia 356 del encabezado MAC, y el número de fragmento del campo de número de fragmento 355 del encabezado MAC. El número de fragmento (o el número de último fragmento) de la MSDU puede ser conocido a partir del campo de subtipo 353 del encabezado MAC. En donde una MSDU sea fragmentada y transmitida, los campos de tipo 352 de los cuadros de datos compuestos de cada fragmento son llenados con '11' . Esto es debido a que el número de último fragmento es grabado en el campo de subtipo 353. De este modo, la información leída a partir del encabezado MAC es almacenada en la memoria 3250. El módulo de generación ACK de ráfaga 3210 crea una carga útil del cuadro ACK de ráfaga 3100 de acuerdo con la presente invención, mediante el uso de la información leida a partir del encabezado MAC almacenado en la memoria 3250. La carga útil comprende un campo de control BA 3150, un campo de control de secuencia de inicio ACK de bloque 3160 y un campo de mapa de bits ACK de bloque 3170. El campo de control BA 3150 comprende un campo de selección de modo 3152 en el cual los valores de bits distinguen un modo normal, un modo de compresión y un modo de 1 bit, cada modo construye un mapa de bits, y un campo TID 3153 en el cual un identificador de tráfico es grabado. El campo de control BA 3150 además podria comprender un campo de longitud de mapa de bits 3151, en el cual son grabados el número de pares de bits que son incluidos en el campo de mapa de bits ACK de bloque 3170 o el número k de los bits ACK, en el caso del modo de 1 bit. El campo de control de secuencia de inicio ACK de bloque 3160 comprende un campo de número de secuencia de inicio 3162 en el cual es grabado un número de identificación de la MSDU en la que un cuadro inicia el reconocimiento de la transmisión a través del mapa de bits, es decir, un número de secuencia y un campo de número de fragmento 3161, en el cual es grabado un número de fragmento del cuadro que inicia el reconocimiento de la transmisión. El campo de mapa de bits ACK de bloque 3170 consiste al menos de uno de los pares de bits 3171,..., o al menos uno de los bits ACK 3175, .... En forma subsiguiente a los pares de bits o los bits ACK, éste además podría comprender un campo de relleno 3174 para hacer que la totalidad del campo de mapa de bits ACK de bloque 3170 coincida con la unidad del octeto. En casos del modo normal y del modo de compresión, los pares de bits 3171, ... que constituyen el campo de mapa de bits 3170 consiste de un bit ACK 3171a y un bit MSDU 3171b. Un bit que reconoce si un cuadro relacionado es adecuadamente transmitido, es grabado en el bit ACK 3171a. La información de bits que distingue si el bit ACK es para reconocer la transmisión de un fragmento único (o una MSDU) a partir de sí es para reconocer la transmisión o todos los fragmentos enseguida del fragmento actual, pertenece a una MSDU única. En el caso del modo de 1 bit, un bit que reconoce si el cuadro relacionado es adecuadamente transmitido, es grabado en los bits ACK 3175, ... que constituyen el campo de mapa de bits 3170. El módulo de generación ACK de ráfaga 3210 comprende un campo de control BA 3150, un campo de control de secuencia de inicio ACK de bloque 3160 y un campo de mapa de bits ACK de bloque 3170. Una vez que ha sido generada la carga útil del cuadro ACK de ráfaga 3100, el módulo de generación ACK de ráfaga 3210 crea un encabezado MAC 3190 que es necesario para la transmisión de la carga útil y lo agrega al cuadro ACK de ráfaga 3100, con lo cual se genera el cuadro ACK de ráfaga 3100. El módulo de control 3240 regula las operaciones de otros módulos dentro de la estación inalámbrica 3100, el cual podría ser realizado como una unidad de procesamiento central (CPU), o una microcomputadora. El módulo de transcepción 3230 (transmisión/recepción) recibe cuadros de datos y un cuadro de petición ACK de ráfaga 310 desde otra estación inalámbrica, es decir, el originador, y transmite el cuadro ACK de ráfaga 3100 creado por el módulo de generación ACK de ráfaga 3210 al originador. El módulo de transcepción 3230 desmodula las señales inalámbricas recibidas y restaura los datos binarios, y modula los datos binarios para que sean transmitidos y envía los datos modulados binarios al aire. El término "modulo" como se utiliza en la presente, significa aunque no se limita a un componente de software o hardware, tal como una Serie de Compuerta Programable de Campo (FPGA) o Circuito Integrado Específico de Aplicación (ASIC) , que realiza ciertas tareas. Un módulo podría ser configurado, de manera ventajosa, para residir en el medio de almacenamiento direccionable y podria ser configurado de manera que sea ejecutado en uno o más procesadores. Por lo tanto, un módulo podría incluir por medio de ejemplo, componentes tales como componentes de software, componentes de software orientados por objeto, componentes de clase y componentes de tarea, procesos, funciones, atributos, procedimientos, subrutinas, segmentos de código de programa, controladores, 'firmware', micro-códigos, conjuntos de circuitos, datos, bases de datos, estructuras de datos, tablas, series y variables. La funcionalidad proporcionada en los componentes y módulos podría combinarse en una menor cantidad de componentes y módulos o en componentes y módulos separados y adicionales. Además, los componentes y módulos podrían ser incluidos con el fin de implementar una o más computadoras dentro de un sistema de comunicación. La Figura 30 es un diagrama de flujo que ilustran las operaciones totales de acuerdo con una modalidad de ejemplo de la presente invención. Una estación inalámbrica 3200 recibe un cuadro de datos de otra estación inalámbrica en la operación S310, y realiza la lectura del encabezado MAC del cuadro de datos en la operación S320. Durante la lectura del encabezado MAC, la estación inalámbrica 3200 realiza la lectura de un número de secuencia de la MSDU a la que pertenece el cuadro de datos, y un número de fragmento de un cuadro relacionado. Cuando el cuadro de datos incluye cualquier parte de fragmentos en la MSDU fragmentada, la estación inalámbrica 3200 también lee el número de fragmento de la MSDU. Mediante la verificación de sí el campo de tipo 352 es '11', podría determinarse si el cuadro de datos está fragmentado. En este momento, el número de fragmentos también podría ser determinado mediante la lectura del campo de subtipo 353. La estación inalámbrica 3200 almacena un número de secuencia, un número de fragmento y el número de último fragmento (si estuviera presente) en la memoria 3250 en la operación S330. Las operaciones S10 a S30 son repetidas hasta que la estación inalámbrica 3200 reciba el cuadro de petición ACK de ráfaga 310 del originador. Una vez que la estación inalámbrica 3200 recibe el cuadro de petición ACK de ráfaga ('SI' de S340), son implementadas las operaciones 350 a 390 que generan y transmiten el cuadro ACK de ráfaga.
La estación inalámbrica 3200 grava el número ' de secuencia de la MSDU en la cual un cuadro inicia el reconocimiento de la transmisión en el campo de control de secuencia de inicio ACK de bloque 3160 y el número de fragmento del cuadro inicia el reconocimiento de la transmisión, S350. En donde los pares de bits grabados en el mapa de bits sean representados en el modo de compresión, los pares de bits son grabados en el campo de mapa de bits ACK de bloque 3170 de acuerdo con el modo de compresión en la operación S360. En donde sean representados en el modo normal, los pares de bits son grabados en el campo de mapa de bits ACK de bloque 3170 de acuerdo con el modo normal en la operación S365. Para representarlos en el modo de 1 bit, los bits ACK 3175, ... son grabados en el campo de mapa de bits ACK de bloque 3170 de acuerdo con el modo de 1 bit en la operación S369. Como un ejemplo de la selección de cualquier modo, en donde el modo de compresión y el modo de 1 bit pueden ser utilizados, cualquiera de los modos, que tenga un tamaño más pequeño del mapa de bits en cada modo, podría ser seleccionado. En donde el modo normal podria ser utilizado, la representación por el modo de 1 bit siempre se encuentra disponible, y de esta manera, es deseable utilizar el modo de 1 bit más eficiente. Los bits de modo que corresponden con cada modo son grabados en el campo de control BA 3150 en la operación S370. La estación inalámbrica 3200 genera el cuadro ACK de ráfaga 3100 mediante la adición de un encabezado MAC 3190 a una carga útil que consiste del campo de control BA 3150, el campo de control de secuencia de inicio ACK de bloque 3160 y el campo de mapa de bits ACK de bloque 3170 en la operación S380, y posteriormente, transmite el cuadro ACK de ráfaga generado 3100 a la otra estación inalámbrica.
Aplicabilidad Industrial De acuerdo con la presente invención, la sobrecarga que se origina de la transmisión de los cuadros ACK de ráfaga podría ser reducida. La presente invención también podría ser efectiva para mejorar la velocidad de transmisión de datos en la totalidad de la red inalámbrica, debido a la reducción en la sobrecarga de los cuadros ACK. Aquellas personas de experiencia ordinaria en la técnica pueden entender que podrían realizarse varios reemplazos, modificaciones y cambios en la forma y detalles en la misma sin apartarse del espíritu y alcance de la presente invención como es definido a través de las siguientes reivindicaciones. Por lo tanto, se apreciará que la modalidad descrita con anterioridad sólo es para propósitos de ilustración y no debe ser interpretada como una limitación de la invención. Se hace constar que con relación a esta fecha el mejor método conocido por la solicitante para llevar a la práctica la citada invención, es el que resulta claro de la presente descripción de la invención.

Claims (33)

  1. REIVINDICACIONES Habiéndose descrito la invención como antecede, se rec_ama corr.o propiedad lo contenido en las siguientes reivindicaciones : 1. Un método de transmisión de cuadro ACK, por medio del cual los cuadros de datos son recibidos a partir de un dispositivo de transmisión y la recepción de los cuacros de datos es reconocida con un cuadro ACK único, caracterizado porque comprende: (a) recibir cuadros de datos a partir del dispositivo de transmisión y almacenar la primera información de identificación de los cuadros que son recibidos, ¡b) generar un primer campo mediante la grabación de an conjunto de pares de bits para cada uno de los cuadros que son recibidos, con el uso de la primera información de identificación almacenada, (c) generar un cuadro ACK que incluya el priirer campo generado, y (a) enviar el cuadro ACK que es generado al dispositivo de transmisión, en donde cada par de bits incluye: un primer bit que reconoce si cualquier cuadro relacionado de datos es adecuadamente recibido; y un segundo bit que distingue si ei primer bit reconoce la recepción del cuadro relacionado de datos a partir de sí el primer bit reconoce la recepción de todos los fragmentos enseguida del cuadro relacionado.
  2. 2. El método de conformidad con la reivindicación 1, caracterizado porque (c) comprende la generación, a partir de la primera información de identificación, de un segundo campo en el cual es grabada la segunda información de identificación.
  3. 3. El método de conformidad con la reivindicación 2 , caracterizado además porque (c) comprende la conversión del primer campo en una unidad de byte mediante la adición de un bit predeterminado ficticio si un número de bits en el primer campo es menor de un byte .
  4. 4. El método de conformidad con la reivindicación 3 , caracterizado porque la primera información de identificación incluye los números MSDU (unidad de datos de servicio MAC) y números de fragmento de los cuadros de datos que son recibidos .
  5. 5. El método de conformidad con la reivindicación 4, caracterizado porque la segunda información de identificación se refiere a la primera información de identificación que incluye el número de fragmento más anterior de la primera información de identificación que incluye el número MSDU más anterior.
  6. 6. El método de conformidad con la reivindicación 1, caracterizado porque el primer bit es grabado como ' 1' si el cuadro de datos relacionado es adecuadamente recibido y el primer bit es grabado como ? 0' si el cuadro de datos relacionado no es adecuadamente recibido, y el segundo bit es grabado como '1' si el primer bit indica el reconocimiento en base a la recepción sólo del cuadro relacionado de datos y el segundo bit es grabado como ? 0' si el primer bit no indica el reconocimiento en base a la recepción sólo del cuadro relacionado de datos y en donde (b) incluye: grabar el par de bits como '01' si ningún número MSDU (unidad de datos de servicio MAC) que corresponde con una secuencia específica MSDU está presente, y determinar si el número MSDU que corresponde con la secuencia específica MSDU es fragmentado si el número MSDU que corresponde con la secuencia específica MSDU está presente; y grabar el par de bits como ' IX' si la MSDU no es fragmentada, en donde 'X' se refiere a cualquiera de 1 y 0.
  7. 7. El método de conformidad con la reivindicación 6, caracterizado porque si la MSDU es fragmentada, (b) incluye: grabar los pares de bits en forma escalonada en cada una de las secuencias que son fragmentadas de manera que sean menores de un número máximo de fragmento; y grabar los pares de bits como ? IX' si el número máximo de fragmento es igual al número de último fragmento.
  8. 8. El método de conformidad con la reivindicación 7, caracterizado porque el par de bits es grabado como x 10' y un par subsiguiente de bits es grabado con '01' si el número máximo de fragmento no es igual al número de último fragmento.
  9. 9. El método de conformidad con la reivindicación 1, caracterizado porque el primer campo es generado mediante la grabación del conjunto de pares de bits en cada uno de los cuadros de datos que son recibidos si la transmisión de un cuadro ACK es requerida desde el dispositivo de transmisión.
  10. 10. Un método de. transmisión de cuadro ACK, por medio del cual uno o más cuadros de datos son recibidos a partir de una estación de transmisión y la recepción de los cuadros de datos es reconocida con un cuadro ACK único, caracterizado porque comprende: (a) recibir los cuadros de datos a partir de la estación de transmisión y almacenar la información que incluye al menos los números de identificación de los cuadros de datos que son recibidos, en donde la información que es almacenada además incluye los números de fragmento y los número de último fragmento de los cuadros de datos que son recibidos si los cuadros de datos son fragmentados; (b) grabar un conjunto de pares de bits en cada uno de los cuadros de datos que son recibidos mediante el uso de la información almacenada, en donde cada uno de los pares de bits incluye un primer bit que reconoce si un cuadro relacionado de datos es adecuadamente trasmitido, y un segundo bit que representa un intervalo del cuadro relacionado de datos indicado por el primer bit; (c) generar un cuadro ACK que incluye el conjunto de pares de bits grabados; y (d) enviar el cuadro ACK generado a la estación de transmisión.
  11. 11. El método de conformidad con la reivindicación 10, caracterizado porque el conjunto de pares de bits es de un tamaño variable.
  12. 12. El método de conformidad con la reivindicación 10, caracterizado porque el intervalo del cuadro de datos es cualquiera de un intervalo que indique un fragmento único y un intervalo que indique todos los fragmentos que siguen al fragmento actual que pertenecen a una MSDU única (unidad de datos de servicio MAC) .
  13. 13. El método de conformidad con la reivindicación 10, caracterizado porque (c) comprende la grabación de un número de identificación de un cuadro de datos para iniciar el reconocimiento de la transmisión con el conjunto de pares de bits, y un número de fragmento del cuadro de datos para iniciar el reconocimiento de la transmisión.
  14. 14. El método de conformidad con la reivindicación 13, caracterizado porque (c) además comprende la conversión del conjunto de pares de bits en una unidad de byte mediante la adición de un bit predeterminado ficticio si un número de bits en el conjunto de pares de bits es menor que un byte.
  15. 15. El método de conformidad con la reivindicación 10, caracterizado porque el número de identificación es un número de secuencia de una MSDU (unidad de datos de servicio MAC) a la cual pertenece el cuadro de datos que es recibido.
  16. 16. El método de conformidad con la reivindicación 10, caracterizado porque el número de último fragmento es grabado en un campo de subtipo del cuadro de datos que es recibido.
  17. 17. El método de conformidad con la reivindicación 10, caracterizado porque el primer bit es grabado como '1' si el cuadro relacionado es adecuadamente recibido y el primer bit es grabado como '0' si el cuadro relacionado no es adecuadamente recibido .
  18. 18. El método de conformidad con la reivindicación 10, caracterizado porque el segundo bit es grabado como '1' si el primer bit indica el reconocimiento de la transmisión sólo al cuadro relacionado de datos, y el segundo bit es grabado como '0' si el primer bit no indica el reconocimiento de la transmisión sólo al cuadro relacionado de datos .
  19. 19. El método de conformidad con la reivindicación 10, caracterizado porque el conjunto de pares de bits es grabado en cada uno de los cuadros de datos que son recibidos mediante la utilización de la información que es almacenada si una transmisión de cuadro ACK es requerida desde la estación de transmisión.
  20. 20. Un método de transmisión de cuadro ACK, por medio del cual uno o más cuadros de datos son recibidos a partir de un dispositivo de transmisión, y la recepción de los cuadros de datos es reconocida con un cuadro ACK único, caracterizado porque comprende: (a) recibir los cuadros de datos a partir de la estación de transmisión y almacenar al menos la información que incluye los números de identificación de los cuadros recibidos de datos, en donde la información que es almacenada además incluye el número de fragmento y los números de último fragmento de los cuadros de datos si los cuadros de datos son fragmentados ; (b) grabar en forma continua los bits mediante el uso de la información almacenada para reconocer si cada uno de los cuadros recibidos de datos es adecuadamente trasmitido; (c) generar un cuadro ACK que incluye el conjunto de par de bits que es grabado; y (d) enviar el cuadro ACK generado a la estación de transmisión.
  21. 21. El método de conformidad con la reivindicación 20, caracterizado porque los conjuntos de bits que son grabados para cada uno de los cuadros de datos que son recibidos tienen un tamaño variable.
  22. 22. El método de conformidad con la reivindicación 20, caracterizado porque (c) comprende la grabación de un numero de identificación de un cuadro que inicia el reconocimiento de la transmisión con el conjunto de pares de bits, y la grabación de un número de fragmento del cuadro que inicia el reconocimiento de la transmisión.
  23. 23. El método de conformidad con la reivindicación 20, caracterizado porque los números de identificación son números de secuencia de los cuadros de datos que son recibidos.
  24. 24. El método de conformidad con la reivindicación 20, caracterizado porque un bit es grabado como ' 1' si el cuadro relacionado de datos es adecuadamente recibido, y el bit es grabado como '0' si el cuadro relacionado de datos no es adecuadamente recibido.
  25. 25. El método de conformidad con la reivindicación 20, caracterizado porque los bits son grabados en forma continua mediante la utilización de la información que es almacenada para el reconocimiento sí cada uno de los cuadros de datos que son recibidos es adecuadamente trasmitido, si una transmisión de cuadro ACK es requerida desde la estación de transmisión.
  26. 26. Un aparato de transmisión de cuadro ACK, por medio del cual los cuadros de datos son recibidos a partir de un dispositivo de transmisión y la recepción de los cuadros de datos es reconocida con un cuadro ACK único, caracterizado porque el método comprende: un primer medio que recibe cuadros de datos del dispositivo de transmisión, un segundo medio que almacena la primera información de identificación de los cuadros de datos recibidos, un tercer medio que genera un primer campo mediante la grabación de un conjunto de pares de bits en cada uno de los cuadros de datos recibidos mediante el uso de la información de identificación almacenada, y genera un cuadro ACK que incluye el primer campo creado, y un cuarto medio que transmite el cuadro ACK generado' al dispositivo de transmisión, en donde cada par de bits incluye: un primer bit que reconoce si cualquier cuadro relacionado es adecuadamente recibido, y un segundo bit que distingue si el primer bit reconoce la recepción sólo del cuadro relacionado de datos, a partir de si el primer bit reconoce la recepción de todos los fragmentos enseguida del cuadro relacionado.
  27. 27. El aparato de conformidad con la reivindicación 26, caracterizado porque el tercer medio genera un segundo campo en el cual es grabada la segunda información de identificación a partir de la primera información de identificación.
  28. 28. El aparato de conformidad con la reivindicación 26, caracterizado porque el tercer medio convierte el primer campo en una unidad de byte mediante la adición de un bit predeterminado ficticio si un número de bits en el primer campo es menor que un byte .
  29. 29. El aparato de conformidad con la reivindicación 28, caracterizado porque la primera información de identificación incluye un número MSDU (unidad de datos de servicio MAC) y un número de fragmento del cuadro de datos que es recibido.
  30. 30. El aparato de conformidad con la reivindicación 29, caracterizado porque la segunda información de identificación incluye un número de fragmento más anterior que corresponde con el número MSDU más anterior .
  31. 31. El aparato de conformidad con la reivindicación 26, caracterizado porque el tercer medio genera el primer campo y el cuadro ACK en base a la recepción de una petición de una transmisión de cuadro ACK desde el dispositivo de transmisión.
  32. 32. Un aparato de transmisión de cuadro ACK, por medio del cual los cuadros de datos son recibidos a partir de una estación de transmisión y la recepción de los cuadros de datos es reconocida con un cuadro ACK único, caracterizado porque el método comprende: un medio que recibe los cuadros de datos a partir de la estación de transmisión y almacena la información que incluye al menos los números de identificación de los cuadros de datos que son recibidos, en donde la información que es almacenada además incluye números de fragmento y los números del último fragmento de los cuadros de datos si los cuadros de datos son fragmentados; un medio que graba un conjunto de pares de bits en cada uno de los cuadros de datos que son recibidos mediante la utilización de la información que es almacenada, en donde cada par de bits incluye un primer bit que reconoce si un cuadro relacionado de datos es adecuadamente trasmitido, y un segundo bit que representa un intervalo de cuadro de datos que es indicado por el primer bit; un medio que genera un cuadro ACK que incluye un conjunto de pares de bits que son grabados; y un medio que transmite el cuadro ACK generado hacia la estación de transmisión.
  33. 33. Un aparato de transmisión de cuadro ACK, por medio del cual uno o más cuadros de datos son recibidos a partir de la estación de transmisión y la recepción de los cuadros de datos es reconocida con un cuadro ACK único, caracterizado porque el método comprende: un medio que recibe los cuadros de datos a partir de la estación de transmisión y almacena la información que incluye al menos los números de identificación de los cuadros de datos que son recibidos, en donde la información que es almacenada además incluye los números de fragmento y los números del último fragmento de los cuadros de datos si los cuadros de datos son fragmentados; un medio que graba en forma continua los bits para reconocer la recepción adecuada de cada uno de los cuadros de datos que son recibidos mediante la utilización de la información que es almacenada; un medio que genera un cuadro ACK que incluye los bits que son grabados; y un medio que transmite el cuadro ACK generado hacia la estación de transmisión.
MX2007001682A 2004-08-12 2005-07-26 Metodo y aparato de transmision de cuadro ack. MX2007001682A (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020040063599A KR100631736B1 (ko) 2004-08-12 2004-08-12 Ack 프레임 전송 방법 및 장치
KR1020040094099A KR100631742B1 (ko) 2004-11-17 2004-11-17 Ack 프레임 전송 방법 및 장치
PCT/KR2005/002420 WO2006016745A1 (en) 2004-08-12 2005-07-26 Method and apparatus for transmitting ack frame

Publications (1)

Publication Number Publication Date
MX2007001682A true MX2007001682A (es) 2007-04-23

Family

ID=35276236

Family Applications (1)

Application Number Title Priority Date Filing Date
MX2007001682A MX2007001682A (es) 2004-08-12 2005-07-26 Metodo y aparato de transmision de cuadro ack.

Country Status (6)

Country Link
US (1) US20060034317A1 (es)
EP (1) EP1626520A1 (es)
JP (1) JP2008509622A (es)
BR (1) BRPI0514128A (es)
MX (1) MX2007001682A (es)
WO (1) WO2006016745A1 (es)

Families Citing this family (74)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7599363B2 (en) 2004-08-13 2009-10-06 Samsung Electronics Co. Ltd Method for reporting reception result of packets in mobile communication system
JP4319654B2 (ja) * 2004-08-13 2009-08-26 三星電子株式会社 移動通信システムにおけるパケット受信結果報告方法
US7746866B2 (en) * 2005-05-13 2010-06-29 Intel Corporation Ordered and duplicate-free delivery of wireless data frames
US7561599B2 (en) * 2005-09-19 2009-07-14 Motorola, Inc. Method of reliable multicasting
US8363675B2 (en) * 2006-03-24 2013-01-29 Samsung Electronics Co., Ltd. Method and system for transmission of uncompressed video over wireless communication channels
US7979784B2 (en) * 2006-03-29 2011-07-12 Samsung Electronics Co., Ltd. Method and system for enhancing transmission reliability of video information over wireless channels
US8341478B2 (en) * 2006-04-19 2012-12-25 Telefonaktiebolaget L M Ericsson (Publ) Method and apparatus for selective acknowledgement
EP1858190B1 (en) * 2006-05-16 2012-01-11 Nokia Siemens Networks GmbH & Co. KG Method for safely transmitting short ACK/NACK bitmaps in ARQ process inside edge compliant systems
US20080002650A1 (en) * 2006-06-28 2008-01-03 Pengfei Xia Partially delayed acknowledgment mechanism for reducing decoding delay in WiHD
KR100773579B1 (ko) * 2006-07-14 2007-11-08 강릉대학교산학협력단 무선 데이터를 전송하기 위한 방법 및 이를 위한프로그램이 기록된 기록매체
US8031691B2 (en) * 2006-08-09 2011-10-04 Samsung Electronics Co., Ltd. System and method for wireless communication of uncompressed video having acknowledgment (ACK) frames
US8111654B2 (en) * 2006-08-09 2012-02-07 Samsung Electronics Co., Ltd. System and method for wireless communication of uncompressed video having acknowledgement (ACK) frames
JP4799396B2 (ja) * 2006-12-25 2011-10-26 株式会社東芝 無線通信装置
JP2008227642A (ja) * 2007-03-09 2008-09-25 Hitachi Ltd 再送制御方法、および無線通信システム
KR100984811B1 (ko) * 2007-03-27 2010-10-01 삼성전자주식회사 데이터를 송수신하는 장치 및 방법
US20080259891A1 (en) * 2007-04-17 2008-10-23 Telefonaktiebolaget Lm Ericsson (Publ) Multiple packet source acknowledgement
WO2009020288A1 (en) 2007-08-09 2009-02-12 Samsung Electronics Co., Ltd. Apparatus and method for searching for erroneous data
US8127206B2 (en) * 2007-09-13 2012-02-28 Samsung Electronics Co., Ltd. System and method for wireless communication of uncompressed video having reed-solomon code error concealment
US7826436B2 (en) * 2007-10-01 2010-11-02 Samsung Electronics Co., Ltd. Method and system for wireless communication of data with a fragmentation pattern and low-density parity-check codes
US8681755B2 (en) 2007-10-30 2014-03-25 Samsung Electronics Co., Ltd. Method and apparatus for generating data frame in wireless personal area network
JP5280781B2 (ja) * 2007-10-30 2013-09-04 三星電子株式会社 受信確認フレームの生成方法及びその装置
US8205126B2 (en) * 2007-11-27 2012-06-19 Samsung Electronics Co., Ltd. System and method for wireless communication of uncompressed video using selective retransmission
US20110069669A1 (en) * 2009-09-11 2011-03-24 Research In Motion Limited System and methods for sending and receiving pan (piggy-backed ack/nack) so as to avoid decoding confusion
US10225047B2 (en) 2009-12-08 2019-03-05 Qualcomm Incorporated Method and apparatus for multicast block acknowledgement
KR101758909B1 (ko) * 2010-02-18 2017-07-18 엘지전자 주식회사 무선 랜에서 수신 확인 전송 방법 및 장치
US20120207087A1 (en) * 2010-09-03 2012-08-16 Qualcomm Incorporated Aggregated mpdu (a-mpdu) numerology and mpdu grouping
US9100177B2 (en) * 2011-09-02 2015-08-04 Qualcomm Incorporated Systems and methods for acknowledging communications from a plurality of devices
WO2013037322A1 (zh) 2011-09-16 2013-03-21 华为技术有限公司 分片接收和发送的方法以及分片接收和发送的装置
US9363707B2 (en) 2011-12-29 2016-06-07 Qualcomm Incorporated Systems and methods for generating and decoding short control frames in wireless communications
US9253290B2 (en) * 2012-02-29 2016-02-02 Qualcomm Incorporated Apparatus and methods for block acknowledgment compression
US8832515B2 (en) 2012-02-29 2014-09-09 Qualcomm Incorporated Block acknowledgement mechanism including sequence number acknowledgement and retry bit
US9432879B2 (en) 2012-02-29 2016-08-30 Qualcomm Incorporated Apparatus and methods for block acknowledgment compression
TWI532352B (zh) * 2012-05-04 2016-05-01 財團法人資訊工業策進會 無演進封包核心直接通訊系統及其通訊連接方法
US9525520B2 (en) * 2012-12-21 2016-12-20 Qualcomm Incorporated Block acknowledgement selection rules
US9781627B2 (en) 2013-04-08 2017-10-03 Qualcomm Incorporated Systems and methods for generating and decoding short control frames in wireless communications
US20150036673A1 (en) * 2013-07-30 2015-02-05 Qualcomm Incorporated Systems and methods for communicating multi-destination traffic in a wireless network
US10432529B2 (en) * 2013-09-19 2019-10-01 Connectivity Systems Incorporated Enhanced large data transmissions and catastrophic congestion avoidance over IPv6 TCP/IP networks
KR102233358B1 (ko) * 2014-10-22 2021-03-29 삼성전자주식회사 멀티 레이트 전송을 위한 블록 애크 기법과 링크 어댑테이션을 지원하는 코디네이터 및 노드의 동작 방법
US9929847B2 (en) 2014-12-23 2018-03-27 Qualcomm Incorporated Shortened block acknowledgement with fragmentation acknowledgement signaling
EP3251253A1 (en) * 2015-01-28 2017-12-06 Qualcomm Incorporated Method and apparatus for multicast block acknowledgement
WO2016140546A1 (ko) 2015-03-04 2016-09-09 주식회사 윌러스표준기술연구소 다중 사용자 동시 전송을 위한 무선 통신 단말 및 무선 통신 방법
CN106161583B (zh) * 2015-05-12 2020-02-21 华为技术有限公司 一种块确认帧的传输方法及设备
US10218483B2 (en) * 2015-09-25 2019-02-26 Qualcomm Incorporated Systems and methods for signaling and generating variable length block acknowledgment fields in a wireless network
CN109314605A (zh) * 2015-11-24 2019-02-05 马维尔国际贸易有限公司 用于数据单元片段的确认数据单元
US10469210B2 (en) 2015-11-24 2019-11-05 Marvell World Trade Ltd. Acknowledgment data unit for data unit fragment
US11659439B2 (en) * 2015-11-30 2023-05-23 Sony Corporation Information processing apparatus, communication system, information processing method, and program
WO2017150042A1 (en) * 2016-03-03 2017-09-08 Panasonic Intellectual Property Management Co., Ltd. Communication method and communication apparatus for block acknowledgment transmission
KR102426759B1 (ko) 2016-03-10 2022-07-29 주식회사 윌러스표준기술연구소 다중 사용자 무선 통신 방법 및 이를 사용하는 무선 통신 단말
WO2017176034A1 (ko) 2016-04-04 2017-10-12 주식회사 윌러스표준기술연구소 프래그멘테이션을 이용하는 무선 통신 방법 및 이를 사용하는 무선 통신 단말
AU2017252988A1 (en) * 2016-04-18 2018-09-27 Sony Corporation Communication apparatus, communication method, and program
US10361832B2 (en) * 2016-04-22 2019-07-23 Qualcomm Incorporated Block acknowledgment generation and selection rules
US11032257B1 (en) 2017-12-08 2021-06-08 Rankin Labs, Llc Method for covertly delivering a packet of data over a network
US11861025B1 (en) 2018-01-08 2024-01-02 Rankin Labs, Llc System and method for receiving and processing a signal within a TCP/IP protocol stack
US10725743B2 (en) 2018-01-22 2020-07-28 John Rankin System and method for generating random numbers
US10574439B2 (en) 2018-01-31 2020-02-25 John Rankin System and method for secure communication using random blocks or random numbers
WO2019168978A1 (en) 2018-02-28 2019-09-06 John Rankin System and method for expanding a set of random values
WO2019183543A1 (en) 2018-03-23 2019-09-26 John Rankin System and method for identifying a speaker's community of origin from a sound sample
US11341985B2 (en) 2018-07-10 2022-05-24 Rankin Labs, Llc System and method for indexing sound fragments containing speech
US11689543B2 (en) 2018-08-10 2023-06-27 Rankin Labs, Llc System and method for detecting transmission of a covert payload of data
WO2020033540A1 (en) 2018-08-10 2020-02-13 John Rankin System and method for covertly transmitting a payload of data
US11652732B2 (en) 2018-08-21 2023-05-16 Rankin Labs, Llc System and method for scattering network traffic across a number of disparate hosts
WO2020132173A1 (en) 2018-12-19 2020-06-25 John Rankin Hidden electronic file systems
WO2020154219A1 (en) 2019-01-21 2020-07-30 John Rankin Systems and methods for controlling machine operations
WO2020154223A1 (en) 2019-01-21 2020-07-30 John Rankin Systems and methods for processing network traffic using dynamic memory
US11526357B2 (en) 2019-01-21 2022-12-13 Rankin Labs, Llc Systems and methods for controlling machine operations within a multi-dimensional memory space
US11487674B2 (en) 2019-04-17 2022-11-01 Rankin Labs, Llc Virtual memory pool within a network which is accessible from multiple platforms
US10908133B2 (en) 2019-04-17 2021-02-02 Rankin Labs, Llc System and method for detecting hidden chemicals within objects in a non-invasive manner
US11055166B2 (en) 2019-05-28 2021-07-06 Rankin Labs, Llc Covertly storing a payload of data within a network
WO2020243244A1 (en) 2019-05-28 2020-12-03 John Rankin Supporting a virtual memory area at a remote computing machine
US11729184B2 (en) 2019-05-28 2023-08-15 Rankin Labs, Llc Detecting covertly stored payloads of data within a network
US11430010B2 (en) 2019-08-07 2022-08-30 Rankin Labs, Llc System and method for influencing a primary target through word-of-mouth interaction with secondary targets
WO2021025729A1 (en) 2019-08-07 2021-02-11 John Rankin Determining proximity and attraction of objects within a coordinate system
US11665588B2 (en) * 2020-01-07 2023-05-30 Mediatek Singapore Pte. Ltd Extended sequence control for fragmented frames in WLAN
US11699037B2 (en) 2020-03-09 2023-07-11 Rankin Labs, Llc Systems and methods for morpheme reflective engagement response for revision and transmission of a recording to a target individual

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1220830A (en) * 1984-12-28 1987-04-21 David S. Drynan Transmitting sequence numbers of information in a packet data transmission system
GB9915593D0 (en) * 1999-07-02 1999-09-01 Nokia Telecommunications Oy Data acknowledgement
US6658619B1 (en) * 2000-10-06 2003-12-02 Ericsson Inc. Systems and methods for implementing hierarchical acknowledgement bitmaps in an ARQ protocol
FR2818844B1 (fr) * 2000-12-22 2003-03-07 Mitsubishi Electricite Procede de transmission de donnees entre au moins un emetteur et au moins un recepteur, emetteur, recepteur et systeme de transmission correspondants
US20030135640A1 (en) * 2002-01-14 2003-07-17 Texas Instruments Incorporated Method and system for group transmission and acknowledgment
US7420921B2 (en) * 2002-05-17 2008-09-02 Broadcom Corporation Aggregated fragment acknowledgement in local area network
KR100614638B1 (ko) * 2003-02-26 2006-08-23 삼성전자주식회사 고속의 무선 통신에 적합한 하이브리드형 직렬 주변 장치 인터페이스 회로 및 그 방법
US20050111416A1 (en) * 2003-11-24 2005-05-26 Boris Ginzburg Method, system and device of fragmentation with group acknowledgement in wireless networks
US7161909B2 (en) * 2004-04-23 2007-01-09 Samsung Electronics Co., Ltd. Method and system for acknowledging the receipt of a transmitted data stream in a wireless communication system
US8223647B2 (en) * 2004-07-21 2012-07-17 Nokia Corporation System and method for increasing data throughout using a block acknowledgement

Also Published As

Publication number Publication date
EP1626520A1 (en) 2006-02-15
WO2006016745A1 (en) 2006-02-16
JP2008509622A (ja) 2008-03-27
US20060034317A1 (en) 2006-02-16
BRPI0514128A (pt) 2008-05-27

Similar Documents

Publication Publication Date Title
MX2007001682A (es) Metodo y aparato de transmision de cuadro ack.
US7924805B2 (en) Communication apparatus, communication system, and communication control program
US8488523B2 (en) Method of transmitting and processing data block of specific protocol layer in wireless communication system
EP1626519B1 (en) Communication apparatus and communication method
JP4917750B2 (ja) フレーム集約
CA2779828C (en) Apparatus for transmitting mac pdu with a fragmentation and packing extended header and method thereof
US20060048034A1 (en) Method and apparatus for transmitting block ACK frame
CN104272836B (zh) 用于控制帧和管理帧压缩的装置和方法
US20120014335A1 (en) Wireless terminal
US20060013256A1 (en) Wireless communication device and method for aggregating MAC service data units
CN101010913A (zh) 在无线个域网中应答发送的数据流的接收的方法和系统
MX2013013367A (es) Aparato y metodos para compresion de cabecera de control de acceso de medios.
JP2008510351A (ja) 共通無線チャネルによって接続された複数の局を含むネットワークにおいてデータパケットに対して確認応答する方法
KR20150032744A (ko) 블록 확인응답 압축을 위한 장치 및 방법들
JP2007535838A (ja) 後で受信するデータを指示するため更新される圧縮状態レポートを生成する方法及び装置
JP2012533259A (ja) 媒体接続制御プロトコルデータユニットの長さ情報のエンコーディング及びデコーディングのための方法及びシステム
JP2006352897A (ja) 通信装置、通信方法、および通信システム
JP2017502564A (ja) 拡張ブロック確認応答プロトコル
BR112016010139A2 (pt) Aparelho e métodos para compressão de cabeçalho mac
JP2016539576A (ja) チャネルアクセス延期メカニズム
JP2009117891A (ja) 無線通信装置
WO2013064007A1 (zh) 无线局域网中传输确认帧的方法和装置
KR100631742B1 (ko) Ack 프레임 전송 방법 및 장치

Legal Events

Date Code Title Description
FA Abandonment or withdrawal