KR980007343A - 전전자 교환기에서 백보드를 이용한 탈장 감지 장치 - Google Patents

전전자 교환기에서 백보드를 이용한 탈장 감지 장치 Download PDF

Info

Publication number
KR980007343A
KR980007343A KR1019960020145A KR19960020145A KR980007343A KR 980007343 A KR980007343 A KR 980007343A KR 1019960020145 A KR1019960020145 A KR 1019960020145A KR 19960020145 A KR19960020145 A KR 19960020145A KR 980007343 A KR980007343 A KR 980007343A
Authority
KR
South Korea
Prior art keywords
backboard
processors
time slot
buffers
detection device
Prior art date
Application number
KR1019960020145A
Other languages
English (en)
Other versions
KR100197441B1 (ko
Inventor
이재설
Original Assignee
유기범
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신 주식회사 filed Critical 유기범
Priority to KR1019960020145A priority Critical patent/KR100197441B1/ko
Publication of KR980007343A publication Critical patent/KR980007343A/ko
Application granted granted Critical
Publication of KR100197441B1 publication Critical patent/KR100197441B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme
    • H04Q3/54541Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme using multi-processor systems
    • H04Q3/54566Intelligent peripherals, adjunct processors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/20Testing circuits or apparatus; Circuits or apparatus for detecting, indicating, or signalling faults or troubles
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2201/00Electronic components, circuits, software, systems or apparatus used in telephone systems
    • H04M2201/34Microprocessors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13106Microprocessor, CPU
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13393Time slot switching, T-stage, time slot interchanging, TSI

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Electronic Switches (AREA)
  • Monitoring And Testing Of Exchanges (AREA)

Abstract

본 발명은 적어도 두 개 이상의 버퍼(B1, B2), (B3, B4)를 구비하는 두 개의 프로세서(P1, P2)와, 접지된 감시 선로(L1, L2)를 각기 구비하는 적어도 두 개 이상의 타임 슬롯 스위치(1, 2)의 이중화 연결 상태를 감지하기 위한 전전자 교환기에 관한 것으로서, 전원(Vcc)과; 프로세서(P1, P2)내 버퍼(B1, B2, B3, B4)들을 상기 타임 슬롯 스위치(1, 2)의 선로(L1, L2) 및 상기 전원(Vcc)에 각각 연결하는 두 개 이상의 저항(R11, R12)을 상기 타임 슬롯 스위치(1, 2)와 상기 프로세서(P1, P2) 사이에 백보드(3)로서 구성한다.
즉, 본 발명은 타임 슬롯 스위치와 프로세서간의 탈장 상태를 감지하는 회로를 백보드(Back Board)내에 구성하므로써 필요한 저항 수를 감소시킬 수 있다는 효과가 있다.

Description

전전자 교환기에서 백보드를 이용한 탈장 감지 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 종래의 이중화된 프로세서와 타임 슬롯 스위치간의 탈장 상태를 감시하기 위한 회로의 블록도.
제2도는 본 발명에 따른 전전자 교환기에서 백보드를 이용한 탈장 감지 장치의 블록도.

Claims (1)

  1. 적어도 두 개 이상의 버퍼(B1, B2), (B3, B4)를 구비하는 두 개의 프로세서(P1, P2)와, 접지된 감시 선로(L1, L2)를 각기 구비하는 적어도 두 개 이상의 타임 슬롯 스위치(1, 2)의 이중화 연결 상태를 감지하기 위한 전전자 교환기에 있어서, 전원(Vcc)과; 프로세서(P1, P2)내 버퍼(B1, B2, B3, B4)들을 상기 타임 슬롯 스위치(1, 2)의 선로(L1, L2) 및 상기 전원(Vcc)에 각각 연결하는 두 개 이상의 저항(R11, R12)을 상기 타임 슬롯 스위치(1, 2)와 상기 프로세서(P1, P2) 사이에 백보드(3)로서 구성한 전전자 교환기에서 백보드를 이용한 탈장 감지 장치.
KR1019960020145A 1996-06-05 1996-06-05 전전자 교환기에서 백보드를 이용한 탈장 감지 장치 KR100197441B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960020145A KR100197441B1 (ko) 1996-06-05 1996-06-05 전전자 교환기에서 백보드를 이용한 탈장 감지 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960020145A KR100197441B1 (ko) 1996-06-05 1996-06-05 전전자 교환기에서 백보드를 이용한 탈장 감지 장치

Publications (2)

Publication Number Publication Date
KR980007343A true KR980007343A (ko) 1998-03-30
KR100197441B1 KR100197441B1 (ko) 1999-06-15

Family

ID=19460981

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960020145A KR100197441B1 (ko) 1996-06-05 1996-06-05 전전자 교환기에서 백보드를 이용한 탈장 감지 장치

Country Status (1)

Country Link
KR (1) KR100197441B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100352847B1 (ko) * 2000-06-23 2002-09-16 엘지전자 주식회사 셀프의 유니트 실탈장 판별 회로

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990086057A (ko) * 1998-05-25 1999-12-15 김영환 디에스엘에이엠 시스템의 보드실장 관리장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100352847B1 (ko) * 2000-06-23 2002-09-16 엘지전자 주식회사 셀프의 유니트 실탈장 판별 회로

Also Published As

Publication number Publication date
KR100197441B1 (ko) 1999-06-15

Similar Documents

Publication Publication Date Title
EP2018067A3 (en) Signal processing device and method for switching signal processors thereof
KR960009774A (ko) 전전자 교환기의 클럭 폴트 검출회로
DE59402527D1 (de) Resonanter wechselrichter
SE9802058D0 (sv) Behandlingssystem och förfarande vid sådant system
FI890412A (fi) Integroitu piiri, joka käsittää logiikkapiirejä ja ainakin yhden vuorovaiheasteen
KR850000875A (ko) 비데오 성분 상호 연결장치
KR980007343A (ko) 전전자 교환기에서 백보드를 이용한 탈장 감지 장치
SE9604376D0 (sv) Unit switching apparatus
KR960029805A (ko) 비정상 전류를 이용하는 고장 블럭 검출 시스템
FI971505A (fi) Kytkinlaite
KR970068418A (ko) 전전자 교환기의 리세트 방법 및 그 장치
KR930015463A (ko) 패킷처리장치의 이중화 패킷버스 선택회로
KR960025007A (ko) 노드 유지 보수 버스의 이중화 장치
KR980007342A (ko) 전전자 교환기의 프로세서와 타임 슬롯 스위치간 이중화 알람 통신 장치
KR970002944B1 (ko) 클록 장애 검출 장치
KR970024719A (ko) 통신망에서 외부 프로세서에 의한 제어를 위한 실/탈장 보고회로
KR960036856A (ko) 디지탈신호처리기 보오드의 버스고장 점검회로
KR950021944U (ko) 전전자 교환기의 공통선 신호 링크군과 신호메시지 처리부의 접속회로
KR940015741A (ko) 스위치 하드웨어 이중화 제어회로
KR980007340A (ko) 전전자 교환기의 프로세서와 디바이스간 이중화 통신 장치
KR950033790A (ko) 전전자 교환기의 트렁크 슬립 데이타 모니터 장치
KR930015909A (ko) Tdx-10 isdn 가입자 시험 환경 시스팀
KR940017561A (ko) 전전자 교환기의 경보시스템
KR980000249A (ko) 프로세서와 디바이스간의 타임 슬롯 스위치의 알람 취합 장치
KR920014062A (ko) 전전자 교환기의 입출력 포트 장애 처리방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030224

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee